电子科技大学模电试卷A卷(2011-12)答案
电子科技大学期末数字电子技术考试题a卷-参考答案

电子科技大学二零零九至二零一零学年第 二 学期期 末 考试数字逻辑设计及应用 课程考试题 A 卷(120分钟)考试形式:闭卷 考试日期2010年7月12日课程成绩构成:平时 20 分, 期中 20 分, 实验 0 分, 期末 60 分一、To fill your answers in the blanks (1’×25)1. If [X]10= - 110, then [X]two's-complement =[ ]2,[X]one's-complement =[ ]2. (Assumed the number system is 8-bit long) 2. Performing the following number system conversions: A. [10101100]2=[ 0 ]2421B. [1625]10=[01001 ]excess-3C. [ 1010011 ]GRAY =[10011000 ]8421BCD3. If ∑=C B A F ,,)6,3,2,1(, then F D ∑=C B A ,,( 1,4,5,6 )=C B A ,,∏(0,2,3,7 ).4. If the parameters of 74LS-series are defined as follows: V OL max = 0.5 V , V OH min = 2.7 V , V IL max = 0.8 V , V IH min = 2.0 V , then the low-state DC noise margin is 0.3V ,the high-state DC noise margin is 0.7V .5. Assigning 0 to Low and 1 to High is called positive logic. A CMOS XOR gate in positive logic is called XNOR gate in negative logic.6. A sequential circuit whose output depends on the state alone is called a Moore machine.7. To design a "001010" serial sequence generator by shift registers, the shift register should need 4 bit as least.8. If we use the simplest state assignment method for 130 sates, then we need at least8state variables.9. One state transition equation is Q*=JQ'+K'Q. If we use D flip-flop to complete the equation, the D input terminal of D flip-flop should be have the function D= JQ'+K'Q.10.Which state in Fig. 1 is ambiguous D11.A CMOS circuit is shown as Fig. 2, its logic function z= A’B’+ABFig. 1 Fig. 212.If number [A]two's-complement =01101010 and [B]one's-complement =1001, calculate [A-B]two's-complement and indicate whether or not overflow occurs.(Assumed the number system is 8-bit long)[A-B]two's-complement = 01110000, overflow no13. If a RAM’s capacity is 16K words × 8 bits, the address inputs should be 14bits; We need 8chips of 8K ⨯8 bits RAM to form a 16 K ⨯ 32 bits ROM..14. Which is the XOR gate of the following circuit A .15.There are 2n-n invalid states in an n-bit ring counter state diagram.16.An unused CMOS NOR input should be tied to logic Low level or 0 .17.The function of a DAC is translating the Digital inputs to the same value of analogoutputs.二、Complete the following truth table of taking a vote by A,B,C, when more than two of A,B,C approve a resolution, the resolution is passed; at the same time, the resolution can’t go through if A don’t agree.For A,B,C, assume 1 is indicated approval, 0 is indicated opposition. For the F,A B C F三、The circuit to the below realizes a combinational function F of four variables. Fill in the Karnaugh map of the logic function F realized by the multiplexer-based circuit. (6’)四、(A) Minimize the logic function expressionF = A·B + AC’ +B’·C+BC’+B’D+BD’+ADE(H+G) (5’)F = A·B + AC’ +B’·C+BC’+B’D+BD’ = A·(B ’C )’ +B’·C+BC’+B’D+BD’= A +B’·C+BC’+B’D+BD’+C ’D (或= A +B’·C+BC’+B’D+BD’+CD ’)= A +B’·C+BD’+C ’D (或= A + BC’+B’D +CD ’)(B) To find the minimum sum of product for F and use NAND-NAND gates to realize it (6’)),,,(Z Y X W F Π(1,3,4,6,9,11,12,14)------3分 F= X ’Z ’+XZ -----2分 =( X ’Z ’+XZ)’’=(( X ’Z ’)’(XZ)’)’ ------1分五、Realize the logic function using one chip of 74LS139 and two NAND gates.(8’)∑=)6,2(),,(C B A F ∑=)3,2,0(),,(E D C GF(A,B,C)=C’∑(1,3) ---- 3分 G(C,D,E)=C’∑(0,2,3) ----3分-六、Design a self-correcting modulo-6 counter with D flip-flops. Write out the excitation equations and output equation. Q2Q1Q0 denote the present states, Q2*Q1*Q0* denote the next states, Z denote the output. The state transition/output table is as following.(10’)Q2Q1Q0Q2*Q1*Q0*Z000 100 0100 110 0110 111 0111 011 0011 001 0001 000 1激励方程式:D2=Q0’(2分,错-2分)D1=Q2 (2分,错-2分)D0=Q1 (2分,错-2分)修改自启动:D2=Q0 +Q2Q1’(1分,错-1分)D1=Q2+Q1Q0’(1分,错-1分)D0=Q1+Q2Q0 (1分,错-1分)输出方程式:Z=Q1’Q0 (1分,错-1分)得分七、Construct a minimal state/output table for a moore sequential machine, that will detect the input sequences: x=101. If x=101 is detected, then Z=1.The input sequences DO NOT overlap one another. The states are denoted with S0~S3.(10’)For example:X:0 1 0 1 0 0 1 0 1 0 1 1 0 1 1 0 0 0 1 1 ……Z:0 0 0 1 0 0 0 0 1 0 0 0 0 1 0 0 0 0 0 0 ……state/output table八、Please write out the state/output table and the transition/output table and theexcitation/output table of this state machine.(states Q2 Q1=00~11, use the state name A~D )(10’)Transition/output table State/output table Excitation/output table(4分) (3分) (3分)评分标准:转移/输出表正确,得4分;每错一处扣0.5分,扣完4分为止;由转移/输出表得到状态/输出表正确,得3分;每错一处扣0.5分,扣完3分为止;激励/输出表正确,得3分;每错一处扣0.5分,扣完3分为止。
《 模拟电子技术 》试卷A-附答案(华南理工大学)

诚信应考,考试作弊将带来严重后果!华南理工大学期末考试《 模拟电子技术 》试卷A (2011.07.04)1. 考前请将密封线内填写清楚;2. 闭卷考试;所有题均直接答在试卷纸上;选择题(在题末的备选答案中选出一个正确答案的号码。
每小题2分,共20分) .二极管D 的正偏电压D 0.62V U =,电流D 1mA I =,其交流电阻d r = ( )。
A .620ΩB .13ΩC .26ΩD .310Ω.集成运放的输入级采用差分放大电路是因为可以( )。
A .抑制温漂B .增大放大倍数C .展宽频带D .降低输出电阻 .已知图1所示电路中 V CC =12V ,R c =3kΩ,静态管压降 CEQ =6 V ;输出端负载电阻 R L =3 kΩ,若发现电路输出电( )。
A .R W 减小 B .R c 减小C .V CC 减小D .R b 减小.用恒流源取代长尾式差分放大电路中的发射极电阻 R e ,将使电路的( )。
A .差模放大倍数增大B .对共模信号抑制能力增强C .差模输入电阻增大D .输出电阻降低.放大电路在高频信号作用时放大倍数数值下降的原因是( ),而低频信号作用时放( ) 。
A .耦合电容和旁路电容的存在B .半导体管极间电容和分布电容的存在。
C .半导体管的非线性特性D .放大电路的静态工作点不合适图16.欲减小电路从信号源索取的电流,增大带负载能力,应在放大电路中引入 ( )。
A .电压串联负反馈B .电压并联负反馈C .电流串联负反馈D .电流并联负反馈7.欲将正弦波电压转换成二倍频电压,应选用( );将方波电压转换成三角波电压,应选用( )。
A .积分运算电路B .微分运算电路C .反相比例运算电路D .乘方运算电路8.如图2所示框图,要使由基本放大电路及正反馈网络构成的电路能产生正弦波振荡,其起振条件是( )。
(n 为整数)A. πA F n ϕϕ+=,1=F AB. 2πA F n ϕϕ+=,1>F AC. 2πA F n ϕϕ+=,1=F AD. πA F n ϕϕ+=,1>F A9.若图3所示电路中晶体管饱和管压降的数值为│U CES │, 则最大输出功率 P om =( )。
电子科技大学微机原理2012-2013期末A卷及答案

电子科技大学2012-2013学年第 1 学期期 末 考试 A 卷课程名称:微处理器系统结构与嵌入式系统设计 考试形式:一本书开卷 考试日期:2013年1月16日 考试时长:120分钟平行班课程成绩构成:平时 10 %, 期中 15 %, 实验 15 %, 期末 60 % 英才班课程成绩构成:平时 30 %, 期中 0 %, 实验 20 %, 期末 50 % 本试卷试题由 3 部分构成,共 4 页。
注意:请将第一、二题答案填入指定位置。
一、单选题答案(共30分,共30空,每空1分)二、填空题答案(共28分,共28空,每空1分)1. ① 存储器 ② I/O 端口 (可交换顺序)2. ① 一条机器指令由一段微程序来解释执行3. ① 指令 ② 总线4. ① IRQ ② FIQ (可交换顺序)5. ① 1.78 ② 44.94 ③ 2.886. ① 1100 0011 0000 1010 ② 1010 0010 1001 1010 ③ 1 ④ 1 ⑤ 1 ⑥ 0 (说明:该题评阅时按上述答案给分,但实际ARM 是32位CPU ,基本没有同学考虑到)7. ① 非流水线执行时间相对流水线执行时间之比8. ① 一段时间内,计算机工作时所需的指令和数据总是集中存放在临近地址的存储单元 9. ① 复位 ② 电源 ③ 时钟 ④ 存储系统 ⑤ 调试接口 (可交换顺序) 10. ① 异常 (或中断) 11. ① BIC ② ORR12. ① =ULCON0(或=0x50000000) ② #0x2B (或#0xAB )一、单选题(共30分,共30空,每空1分)1.以下常用总线标准中,不属于片内总线的是()。
A、Core ConnectB、AMBAC、AvalonD、SATA2.计算机系统中,以下不属于“异常”的是()。
A、系统复位B、软件中断C、未定义指令陷阱D、函数调用3.一般地,微机接口电路一定是()。
A.可编程的B.可寻址的C.可中断的D.可定时的4.某减法定时/计数器的输入时钟周期为Ti,若计数初值为N,则定时时间为()。
电子科技大学网络编程试卷及答案(A)

电子科技大学网络编程试卷及答案(A)电子科技大学2010 -2011学年第 2学期期末考试 A 卷课程名称:__ 计算机网络编程考试形式:闭卷考试日期:2011年月日考试时长:120分钟课程成绩构成:平时 5 %,期中 5 %,实验 40 %,期末 50 % 本试卷试题由____3 _部分构成,共__7__页。
一、填空题(共20分,共 10题,每空1分)1.物理地址(MAC)存在于_____________层,IP地址存在于_____________层,可以将IP地址分为_______和主机号。
2.要实现网络服务的可靠性需要提供:_______、超时、重传和_______。
3.发起对等通信的应用程序称为_______,等待接收客户通信请求的程序称为_______。
4.在TCP/IP使用中,__________________的模式占有主导地位,其动机来源于_______________问题。
5.一个进程包含一段___________和至少一个___________。
6.在UNIX系统中创建新进程,需要调用系统函数_______。
7.TCP/IP协议定义的端点地址包括_______和_______。
8.不保存任何状态信息的服务器称为________________服务器,反之则称为______________服务器。
9._______是指真正的或表面的同时计算,一个单处理机多用户的计算机可以通过_______机制实现表面的同时计算,而在多处理机下可以实现真正的同时计算。
10.T CP提供面向_______的服务,而UDP提供_______的服务。
二、判断题(共20分,共 10题,每题2 分)1.有些场合下只能使用UDP协议进行网络通信( )2.服务器使用并发处理可以完全防止死锁( )3.发起对等通信的应用程序为服务器( )4.TCP/IP标准规定了通信双方在什么时间以及用什么方式交互( )5.客户程序可以将服务器的IP地址或域名说明为常量( )6.TCP提供流量控制和拥塞控制( )7.并发的、面向连接的服务器可以有n个不同的进程( )8.只能在TCP通信时使用connect系统调用( )9. TCP/IP地址族可以表示为PF_INET ( )10.面向连接的服务易于编程。
杭电 数字电路试卷2011-A

第 3 页
共 3 页
)
10、欲将一个正弦波电压信号转变为同频率的矩形波,应当采用(
第1
页 共
3页
ห้องสมุดไป่ตู้
4、试用下图所示双 2 线-4 线译码器及适当逻辑门电路,构成 1 位全加器,列出真值表,画出逻辑电 路。
7. 画出序列 1011 不可重叠序列检测的原始转换图。
BIN/QUAD EN 0 0 1 G 0 3 2 1 3
一 填空选择题,每题 2 分。 (共 20 分) 1、(65)10 = ( )2 =( 2、逻辑函数
Y ( A, B , C )
)8421BCD。
m (1, 3, 5, 7 ) 以最大项表示是(
3、七段显示译码器的输出 Ya~Yg=0010010 驱动共阳极七段发光管可显示( 4、TTL 逻辑门中三极管工作在( )区和 ( )区。 5、F=A(B+C)的对偶式 F*=( ) ,反演式 F =( ) 。
3.用下列 2 选 1 的四通道数据选择器 74LS157 和四位二进制加法计数器 74LS161 以及适当门电路,设 计一个可变模值分频器,当 X=0 时,实现 M=8 分频,当 X=1 时,实现 M=5 分频。(12 分) 1) 画出完整电路图。 2) 写出对应的计数状态,并分析从哪个端口可实现所需的分频输出。
CP
三.综合分析设计题,1,2 题各 10 分,3 题 12 分。 (32 分) 1、一个寝室住四位同学,每个同学床头各有一个公共照明灯的开关:A、B、C、D,用下图所示的八 选一数据选择器 74LS151 及适当门电路设计实现控制电路,使每个同学的床头开关都能独立的控制公
C
6、下图给出了给定电路输入 A、B、C 和对应输出 F 的波形,试写出真值表,画出用最少与非门实现 的该电路逻辑图。
电力电子技术(本科)电子科技大学含答案

电子科技大学网络教育考卷(A1卷)(20 年至20 学年度第 学期)考试时间 年 月 日(120分钟) 课程 电力电子技术 教师签名_____大题号 一 二 三 四 五 六 七 八 九 十 合 计 得 分一、填空题(每小题1分,共30分)1、请在空格内标出下面元件的简称:电力晶体管 ;可关断晶闸管 ;功率场效应晶体管 ;绝缘栅双极型晶体管 ;IGBT 是 和 的复合管。
2、晶闸管对触发脉冲的要求是 、 和 。
3、多个晶闸管相并联时必须考虑 的问题,解决的方法是 。
4、在电流型逆变器中,输出电压波形为 波,输出电流波形为 波。
5、型号为KS100-8的元件表示 晶闸管、它的额定电压为 伏、额定有效电流为安。
6、180°导电型三相桥式逆变电路,晶闸管换相是在_ 上的上、下二个元件之间进行;而120º导电型三相桥式逆变电路,晶闸管换相是在_ 上的元件之间进行的。
7、当温度降低时,晶闸管的触发电流会 、正反向漏电流会 ;当温度升高时,晶闸管的触发电流会 、正反向漏电流会 。
8、按逆变后能量馈送去向不同来分类,电力电子元件构成的逆变器可分为 逆变器与逆变器两大类。
9、常用的过电流保护措施有 、 、 、 。
(写出四种即可)10、由晶闸管构成的逆变器换流方式有 换流和 换流。
11、一个单相全控桥式整流电路,交流电压有效值为220V ,流过晶闸管的电流有效值为15A ,则这个电路中晶闸管的额定电压可选为 ;晶闸管的额定电流可选为 。
二、单项选择题(每小题1.5分,共15分。
从每小题的四个备选选答案,选出一个正确答案,并将正确答案的号码填在题干后面的括号内。
)1、单相半控桥整流电路的两只晶闸管的触发脉冲依次应相差 度。
A 、180°,B 、60°, c 、360°, D 、120°2、α为 度时,三相半波可控整流电路,电阻性负载输出的电压波形,处于连续和断续的临界状态。
北京科技大学2011-2012电子技术试题题目
北京科技大学 2011----2012 学年 第 一 学期电子技术试卷(A)院(系) 班级 学号 姓名一、选择填空题(每空2分,共24分)1. 右图所示电路,设二极管D 1、D 2均为理想的二极管,则输出电压F为( )A. 3VB. 0VC. 6V D . 12V2. 晶体管工作于饱和状态时,( )A. 发射极正偏,集电极反偏B. 发射极正偏,集电极正偏C. 发射极反偏,集电极反偏 D. 发射极反偏,集电极正偏3. 晶体管的控制方式是( )A. 输入电流控制输出电流B. 输入电流控制输出电压C. 输入电压控制输出电流D. 输入电压控制输出电压4. 对射极输出器而言,下列说法不正确的是( )A. 电压放大倍数大于1B. 带负载能力强C. 输入与输出信号同相D. 输入电阻高5. 有两个放大倍数相同,输入电阻和输出电阻不同的放大电路A 和B ,对同一个具有内阻的信号源电压进行放大。
在负载开路的条件下,测得A 放大器的输出电压小,这说明A 的( )A. 输入电阻大B. 输入电阻小C. 输出电阻大D. 输出电阻小6. 下图所示组合电路的逻辑式为( )A. _____Y AB B. Y AB C. Y AB D. Y A B7. 若输入变量A 、B 和输出变量F 的波形如右图所示,则逻辑式为( ) A. F AB B. F A B C. F AB D. F A B8. 下列三个逻辑电路中,能实现Y=(A+B)(C+D)的是图( )A B C9. 已知8位倒T 形电阻网络D/A 转换器中的反馈电阻R F =R ,最小输出电压为-0.02V ,当输入代码为01001001时,输出电压和分辨率分别为( )A. -1.46V ,)12/(18B. 1.46V ,82/1C. 1.58V ,82/1 D. -1.58V ,)12/(1810. 在下面左图所示运算放大器电路中,输出电压u 0为( )A. u IB.- u IC. 2u ID. -2u I11. 逻辑电路如上面右图所示,设初始状态为Q=0,则当A=“0” 时,CP 脉冲来到后D 触发器( )A. 具有计数功能 B .置“0” C .置“1” D .以上都不对12. 如右图所示的RC 正弦波振荡电路,在起振时'w R为( )A .大于2kΩ B. 小于2kΩC. 大于12kΩD. 小于12kΩ二、(共20分)简答题1.(6分)在下图所示电路(a)(b)中,请用瞬时极性法判断反馈电阻FR引入的是什么反馈,说明该反馈对输入输出电阻的影响。
武汉科技大学电子技术试卷A卷及答案
图 1.06 07.给 32 个字符编码,至少需要( A. 3 B. 4 ) 位二进制数。 C. 5
注:1、教师命题时题目之间不留空白; 2、考生不得在试题纸上答题,教师只批阅答题册正面部分,若考生须在试题 图上作解答,请另附该试题图。3、请在试卷类型、考试方式后打勾注明。 (第 1 页)
A.9V
B.18V )
C.24V
D.28.3V
7.下列数中与十进制数(29)10 相等的是( A.(11001)2
题4图
五、在题 5 图所示直流电源中,已知稳压二极管 DZ 的稳定电压 UZ=6V,R 1 =R 2 =2 KΩ。 (12 分) (1)当 R W 的滑动端在最下端时,输出电压 Uo =15 V,试求电位器 R W 的阻值; (2)在(1)选定的 R W 值情况下,当 R W 的滑动端在最上端时输出电压 Uo =?
A.饱和失真
B.截止失真
C.频率失真
D.交越失真 )。
05.与共射单管放大电路相比,射极输出器电路的特点是( A.输入电阻高,输出电阻低 C. 输入,输出电阻都很高
B. 输入电阻低,输出电阻高 D. 输入,输出电阻都很低
06.整流滤波电路如图 1.06 所示,变压器副边电压有效值是 10V,开关 S 打开后,二极管 承受的最高反向电压是( A. 10V B. 12V ) 。 C.14.14V D.28.28V
(3)用与非门画出逻辑电路如题 6A 图所示。
题 6A 图
七、 (3 4=12 分) (1)驱动方程 (2) 次态方程
D2 Q1 , D1 Q2 Q1
1 n 1 Qn Q1 , Q1 Q2 Q1 2
(3) 由次态方程填写状态转移表如题 7A 表所示。 题 7A 表 状态转移表
数字电路试卷(B)答案2011~2012(2)
装订线2011—2012学年第2学期闽江学院考试试卷考试课程: 数字逻辑电路试卷类别:A 卷□ B 卷□√ 考试形式:闭卷□√ 开卷□ 适用专业年级:10级电子信息工程、10级电子信息科学与技术、10电子科学与技术班级 姓名 学号1.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y '∙'∙'的值是( C )。
A .111B .010C . 000D .1012.十六路数据选择器的地址输入(选择控制)端有( C )个。
A .16B .2C .4D .83.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( A )。
A .1011--0110--1100--1000--0000B .1011--0101--0010--0001--0000C .1011--1100--1101--1110--1111D . 1011--1010--1001--1000--0111 4.一只四输入端或非门,使其输出为0的输入变量取值组合有( A )种。
A .15B .8C .7D .1 5.随机存取存储器具有( A )功能。
A .读/写B .无读/写C .只读D .只写6.N 个触发器可以构成最大计数长度(进制数)为( D )的计数器。
A .N B .2N C .N 2 D.2N7.某计数器的状态转换图如下, 其计数的容量为( B ) A .8 B .5 C .4 D .38.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( C )。
A . A Q =*B .Q A Q A Q '+'=* C .Q B Q A Q '+'=* D .B Q =* 9.以下电路中,能够实现对CP 端时钟信号二分频的电路是 ( B )10.有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,当输入数字量为1101时,输出电压为( A )。
电子科技大学模拟电路考试题及答案
电子科技大学二零零七至二零零八学年第一学期期末考试模拟电路基础课程考试题A 卷(120 分钟)考试形式:开卷课程成绩构成:平时10 分,期中30 分,实验0 分,期末60 分一(20分)、问答题1.(4分)一般地,基本的BJT共射放大器、共基放大器和共集放大器的带宽哪个最大?哪个最小?2.(4分)在集成运算放大器中,为什么输出级常用射极跟随器?为什么常用射极跟随器做缓冲级?3.(4分)电流源的最重要的两个参数是什么?其中哪个参数决定了电流源在集成电路中常用做有源负载?在集成电路中采用有源负载有什么好处?4.(4分)集成运算放大器为什么常采用差动放大器作为输入级?5.(4分)在线性运算电路中,集成运算放大器为什么常连接成负反馈的形式?二(10分)、电路如图1所示。
已知电阻R S=0,r be=1kΩ,R1∥R2>>r be。
1.若要使下转折频率为10Hz,求电容C的值。
2.若R S≠0,仍保持下转折频率不变,电容C的值应该增加还是减小?图1三(10分)、电路如图2所示。
已知差模电压增益为10。
A点电压V A=-4V,硅三极管Q1和Q2的集电极电压V C1=V C2=6V,R C=10 kΩ。
求电阻R E和R G。
图2四(10分)、电路如图3所示。
已知三极管的β=50,r be=1.1kΩ,R1=150kΩ,R2=47kΩ,R3=10kΩ,R4=47k Ω,R5=33kΩ,R6=4.7kΩ,R7=4.7kΩ,R8=100Ω。
1.判断反馈类型;2.画出A电路和B电路;3.求反馈系数B;4.若A电路的电压增益A v=835,计算A vf,R of和R if。
图3五(10分)、试导出图4所示电路的输出电压v o与输入电压v i之间的关系。
已知R1=1MΩ,R2=4MΩ,R3=1/3MΩ,R4= R5= R6=1MΩ,C1=C2=1μF。
图4参考答案及评分标准一(20分)、问答题1.(4分)一般地,基本的BJT共射放大器的带宽最小(2分),共集放大器的带宽最大(2分)。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
………密………封………线………以………内………答………题………无………效……
电子科技大学2011-2012学年第一学期期末考试A 卷
课程名称:模拟电路和脉冲电路基础考试形式:闭卷考试日期:2012年1月11日考试时长:120分钟
课程成绩构成:平时20 %,期中20 %,实验0 %,期末60 %
本试卷试题由三部分构成,共5 页。
一、简答题(共30分,共6题,每题5分)
1、简述常用的电压放大器与功率放大器的不同点?
1)任务不同:
电压放大—不失真地提高输入信号的幅度,以驱动后面的功率放大级,通常工作在小信号状态。
(2分)功率放大—信号不失真或轻度失真的条件下提高输出功率,通常工作在大信号状态。
(2分)
2)分析方法不同:
电压放大—采用微变等效电路法和图解法;功率放大—图解法。
(1分)
2、简述引入负反馈改善波形失真的原因?
失真的反馈信号(1分),使净输入产生相反的失真(2分),从而弥补了放大电路本身的非线性失真。
(2分)
3、什么叫脉冲电路?简述脉冲电路构成和常见脉冲电路?
脉冲电路是用来产生和处理脉冲信号的电路。
(1分)
脉冲电路可以用分立晶体管、场效应管作为开关和RC或RL电路构成,也可以由集成门电路或集成运算放大器和RC充、放电电路构成。
(2分)
常用的有脉冲波形的产生、变换、整形等电路,如双稳态触发器、单稳态触发器、自激多谐振荡器、射极耦合双稳态触发器(施密特电路)及锯齿波电路。
(2分)
………密………封………线………以………内………答………题………无………效……
4、一般地,CE 、CC 和CB 晶体管基本放大电路的带宽哪个最小?哪个最大?
一般地,基本的BJT 共射放大器的带宽最小(2分),共集放大器的带宽最大(3分)。
5、简述乙类互补对称电路交越失真产生的原因,如何进行克服?
当输入信号vi 在0~V BE 之间变化时,不足以克服死区电压,三极管不工作。
因此在正、负半周交替过零处会出现一些非线性失真,这个失真称为交越失真。
(3分) 采用甲乙类功放克服。
(2分)
6、简述集成单元电路基本组成部分、分别在电路中的作用、采用的典型电路? 集成运放的内部主要由输入级、中间级、输出级和偏置电路组成。
(1分)
输入级:是提高运算放大器质量的关键部分。
电路形式:采用具有恒流的差动放大电路。
(1分) 中间级:进行电压放大,获得运放的总增益。
电路形式:带有恒流源负载的共射电路。
输出级:与负载相接。
电路形式:一般由互补对称电路或射极输出器构成。
(1分)
偏置电路:为上述各级电路提供稳定和合适的偏置电流,决定各级的静态工作点。
电路形式:各种恒流源组成。
(1分)
二、计算题(共50分,共3题,第1题20分,第2、3题各15分)
1、放大电路如图所示(RP 滑动端在中点),晶体管的β=50,r bb’=300Ω,U BE =0.7V ,试求: (1) 静态工作点参数I C1、I C
2、U C1和U C2的值。
(2) 双端输入单端(C2)输出时的差模电压增益A d 、输入电阻R i 和输出电阻R o 。
u o
CC
EE
………密………封………线………以………内………答………题………无………效……
解:本题考察射极带恒流源差动放大电路的分析与计算。
(1)电阻R2两端的压降为
(2分)
VT3的射极电流
(1分)
(2分)
VT2
(2分)
(1分)
(2)(3分)
(4分)双端输入单端输出电路的输入电阻与双端输入双端输出的输入电阻相同,即
(3分)
双端输入、单端输出电路的输出电阻是双端输入、双端输出电路的一半,即
(2分)
2、放大电路如图所示,设电容器对交流信号均可视为短路。
(1)判断电路中输入级和输出级之间交流反馈的极性和组态;
(2)求电路的闭环电压增益A uf错误!未找到引用源。
;
(3)说明输入电阻R if=?输出电阻R of=?
………密………封………线………以………内………答………题………无………效……
if of
解:交流通路如图所示。
if
of
(1)分析电路级间交流反馈的组态:R E1、R F2、R E3构成电流串联负反馈。
(3分)(2)求深度负反馈条件下电压增益A uf:
(2分)
(2分)
(3分)
………密………封………线………以………内………答………题………无………效……
(3)求输入电阻及输出电阻:
(3分)
(2分)
3、电路如图所示,(1)求U o的范围错误!未找到引用源。
;
(2)说明其工作原理,指出集成运算放大器构成电路的作用是什么?
图5
解:稳压管的U Z=6V是稳定的,经过分压器输入由集成运放组成的电压跟随器。
(3分)因为集成运放的R if很大,输入端的调节不会影响实际输入精度,而U o≈U i,所以采用电压跟随器的目的在于提高
R if,降低R of,总的是为了提高U o的精度。
(
5分)
(
2分)
(
2分)
(3分)
三、设计题(共20分,共2题,每题10分)
1、电路如图所示。
(1)要求输入电阻最大,试正确引入负反馈;写出反馈类型,并画出相应的电路图。
(2)要求输入电流稳定,试正确引入负反馈;写出反馈类型,并画出相应的电路图。
(3)要求u o输出稳定,试正确引入负反馈;写出反馈类型,并画出相应的电路图。
………密………封………线………以………内………答………题………无………效……
R
U CC
u s
解:(1)要求输入电阻增大,必须要引入串联负反馈(2分),如图2-2(a)所示。
图中指出各点交流信号的瞬时极性。
(2分)
(2)要求输入电流稳定,必须要引入电流负反馈(2分),如图2-2(b)所示。
图中指出各点交流信号的瞬时极性,可见是负反馈。
(2分)
(3)必须要引入电压负反馈,反馈电路如图2-2(a)(2分)
U CC u
图2-2(a)
U CC
u
图2-2(b)。
2、用三个理想运算放大器实现如下运算关系,需标明相关原件参数,
解:u11和u12应该用比例求和电路实现(2分),u13用积分器实现,(2分),总的关系用差分比例电路实现(2分)。
电路如图1-1所示。
此题还有第二方案,如图1-2所示。
这两种方案中的具体参数取值可根据所学的反相比例放大电路、同相比例放大电路、差分放大电路以及积分运算的公式进行,考虑到运算放大器的非理想特性,一般取值在几千欧到几百千欧之间。
(4分)
一般而言,反相比例求和运算电路的参数容易确定,容易找到符合标称值得电阻值;通向比例求和运算电路的参数难于确定,不易得到符合标称值的电阻值。
………密………封………线………以………内………答………题………无………效……
15 k Ω
30 k Ω
u 11
u 12
u 13
u o
图1-1 电路图方案一
u 11u 12
u 13
u o。