2014期末考试数电复习资料(含答案)

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。


2014数电期末考试复习题习题册
 含答案

第一章选择、判断共20题
一、选择题
1以下代码中为无权码的为 。
A. 8421BCD码 B. 5421BCD码 C. 余三码 D. 格雷码
2以下代码中为恒权码的为 。
A.8421BCD码 B. 5421BCD码 C. 余三码 D. 格雷码
3一位十六进制数可以用 位二进制数来表示。
A.  B.  C.  D. 16
4十进制数25用8421BCD码表示为 。
A.10 101 B.0010 0101 C.100101 D.10101
5在一个8位的存储单元中能够存储的最大无符号整数是 。
A.25610 B.12710 C.FF16 D.25510
6与十进制数53.510等值的数或代码为

A.(0101 0011.0101)8421BCD B.(35.8)16 C.(110101.1)2 D.(65.4)8 7矩形脉冲信号的参数有

A.周期 B.占空比 C.脉宽 D.扫描期
8与八进制数(47.3)8等值的数为 A. (100111.011)2 B.(27.6)16 C.(27.3 )16 D. (100111.11)2 9. 常用的BCD码有

A.奇偶校验码 B.格雷码 C.8421码 D.余三码 10与模拟电路相比数字电路主要的优点有

A.容易设计 B.通用性强 C.保密性好 D.抗干扰能力强 二、判断题正确打√错误的打×
1. 方波的占空比为0.5。 
2. 8421码1001比0001大。 
3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。 
4格雷码具有任何相邻码只有一位码元不同的特性。  5八进制数188比十进制数1810小。 
6当传送十进制数5时在8421奇校验码的校验位上值应为1。 
7在时间和幅度上都断续变化的信号是数字信号语音信号不是数字信号。 
8占空比的公式为q = t w / T则周期T越大占空比q越小。 
9十进制数910比十六进制数916小。 
10当8421奇校验码在传送十进制数810时在校验位上出现了1时表明在传送过
程中出现了错误。 

三、填空题
1. 描述脉冲波形的主要参数有 、 、 、 、 、 、 。
2. 数字信号的特点是在 上和 上都是断续变化的其高电平和低电平常用
和 来表示。
3. 分析数字电路的主要工具是 数字电路又称作 。
4. 在数字电路中常用的计数制除十进制外还有 、 、 。
5. 常用的BCD码有 、 、 、 等。常用的可靠性代码
有 、 等。
6. 10110010.10112=(
)8=( )16
7. ( 35.4)8 =
2
=(

)10=(
)16=( )8421BCD
8. (39.75 )10=
2=( )8=( )16
9. ( 5E.C)16=
2=( )8=( )10=
( )8421BCD 10. ( 0111 1000)8421BCD =
2=( )8=( )10=( )16
四、思考题
 在数字系统中为什么要采用二进制
 格雷码的特点是什么为什么说它是可靠性代码
 奇偶校验码的特点是什么为什么说它是可靠性代码
第一章答案
一、选择题
1CD 2AB 3C 4B 5CD
6ABCD
7ABC
8AB
9CD
10BCD
二、判断题
1.√ 2.× 3.√ 4.√ 5.×
6.√ 7.√ 8.× 9.× 10.√

三、填空题
1 幅度、周期、频率、脉宽、上升时间、下降时间、占空比
2 时间、幅值、1、0
3 逻辑代数、逻辑电路
4 二进制、八进制、十六进制
5 8421BCD码、2421BCD码、5421BCD码、余三码、格雷码、奇偶校验码
6 262.54 B2.B
7 11101.1 29.5 1D.8 (0010 1001.0101)
8 100111.11 47.6 27.C
9 1011110.11 136.6 94.75 (1001 0100.0111 0101)
10 1001110 116 78 4E

四、思考题
1因为数字信号有在时间和幅值上离散的特点它正好可以用二进制的1和0来表示两种
不同的状态。
2格雷码的任意两组相邻代码之间只有一位不同其余各位都相同它是一种循环码。这
个特性使它在形成和传输过程中可能引起的错误较少因此称之为可靠性代码。
3奇偶校验码可校验二进制信息在传送过程中1的个数为奇数还是偶数从而发现可能出
现的错误。
第二章选择、判断共20题
一、选择题
1. 以下表达式中符合逻辑运算法则的是 。
A.C·C=C2 B.1+1=10 C.0<1 D.A+1=1
2. 逻辑变量的取值和可以表示 。
A.开关的闭合、断开 B.电位的高、低 C.真与假 D.电流的有、无
3. 当逻辑函数有n个变量时共有 个变量取值组合
A. n B. 2n C. n2 D. 2n
4. 逻辑函数的表示方法中具有唯一性的是 。
A .真值表 B.表达式 C.逻辑图 D.卡诺图
5.F=AB+BD+CDE+AD=

A.D
BA B.DBA)( C.))((DBDA D.))((DBDA
6.逻辑函数F=)
(BAA = 。 A.B B.A C.BA D.
B
A
7求一个逻辑函数F的对偶式可将F中的 。

A .“·”换成“+”“+”换成“·”
B.原变量换成反变量反变量换成原变量
C.变量不变
D.常数中“0”换成“1”“1”换成“0”
E.常数不变
8A+BC= 。
A .A+B B.A+C C.A+BA+C

 D.B+C
9在何种输入情况下“与非”运算的结果是逻辑0。
A全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1
10在何种输入情况下“或非”运算的结果是逻辑0。
A全部输入是0 B.全部输入是1 C.任一输入为0其他输入为1 D.任一输入
为1

二、判断题正确打√错误的打×
1 逻辑变量的取值比大。 。
2 异或函数与同或函数在逻辑上互为反函数。 。
3若两个函数具有相同的真值表则两个逻辑函数必然相等。 。
4因为逻辑表达式A+B+AB=A+B成立所以AB=0成立。 
5若两个函数具有不同的真值表则两个逻辑函数必然不相等。 
6若两个函数具有不同的逻辑函数式则两个逻辑函数必然不相等。 
7逻辑函数两次求反则还原逻辑函数的对偶式再作对偶变换也还原为它本身。 
8逻辑函数Y=AB+AB+BC+BC已是最简与或表达式。 
9因为逻辑表达式AB+AB +AB=A+B+AB成立所以AB+
AB= A+B成立。 
10对逻辑函数Y=AB+AB+BC+BC利用代入规则令A=BC代入得Y=
BCB+BCB+BC+BC=BC+BC成立。 


三、填空题
1. 逻辑代数又称为 代数。最基本的逻辑关系有 、 、 三
种。常用的几种导出的逻辑运算为 、 、 、 、 。
2. 逻辑函数的常用表示方法有 、 、 。
3. 逻辑代数中与普通代数相似的定律有 、 、 。摩根定律又称为 。
4. 逻辑代数的三个重要规则是 、 、 。
5逻辑函数F=
A+B+CD的反函数F= 。
6逻辑函数F=AB+C·1的对偶函数是 。
7添加项公式AB+AC+BC=AB+AC的对偶式为

8逻辑函数F=
A BCD+A+B+C+D= 。
9逻辑函数F=AB
BABABA= 。
10已知函数的对偶式为B
A+BCDC则它的原函数为 。

四、思考题
1. 逻辑代数与普通代数有何异同
2. 逻辑函数的三种表示方法如何相互转换
3. 为什么说逻辑等式都可以用真值表证明
4. 对偶规则有什么用处
第二章答案

一、选择题
1 D
2 ABCD
3 D
4 AD
5 AC
6 A
7 ACD
8 C
9 D
10 BCD

二、判断题
1.× 2.√ 3.√ 4.× 5.√
6.× 7.√ 8.× 9× 10×

三、填空题
1布尔 与 或 非 与非 或非 与或非 同或 异或
2逻辑表达式 真值表 逻辑图
3交换律 分配律 结合律 反演定律
4代入规则 对偶规则 反演规则
5

ABC+D
6A+BC+0
7A+BA+CB+C=A+BA+C 81
90
10)
()(CBDCBA

四、思考题
1都有输入、输出变量都有运算符号且有形式上相似的某些定理但逻辑代数的取值
只能有0和1两种而普通代数不限且运算符号所代表的意义不同。
2通常从真值表容易写出标准最小项表达式从逻辑图易于逐级推导得逻辑表达式从与
或表达式或最小项表达式易于列出真值表。
3因为真值表具有唯一性。
4可使公式的推导和记忆减少一半有时可利于将或与表达式化简。






第三章选择、判断共20题

一、选择题
1. 三态门输出高阻状态时 是正确的说法。
A.用电压表测量指针不动 B.相当于悬空 C.电压不高不低 D.测量电阻指针不动
2. 以下电路中可以实现“线与”功能的有 。
A.与非门 B.三态输出门 C.集电极开路门 D.漏极开路门 3以下电路中常用于总线应用的有

A.TSL门 B.OC门 C. 漏极开路门 D.CMOS与非门 4逻辑表达式Y=AB可以用
实现。
A.正或门 B.正非门 C.正与门 D.负或门 5TTL电路在正逻辑系统中以下各种输入中
相当于输入逻辑“1”。
A.悬空 B.通过电阻2.7kΩ接电源
C.通过电阻2.7kΩ接地 D.通过电阻510Ω接地 6对于TTL与非门闲置输入端的处理可以

A.接电源 B.通过电阻3kΩ接电源 C.接地 D.与有用输入端并
联 7要使TTL与非门工作在转折区可使输入端对地外接电阻RI

A.RO N B.RO F F C.RO F FRIRO N D.RO F F 8三极管作为开关使用时要提高开关速度可
。 A.降低饱和深度 B.增加饱和深度
C.采用有源泄放回路 D.采用抗饱和三极管
9CMOS数字集成电路与TTL数字集成电路相比突出的优点是 。 A.微功耗 B.高速度 C.高抗干扰能力 D.电源范围宽
10与CT4000系列相对应的国际通用标准型号为 。
A.CT74S肖特基系列 B. CT74LS低功耗肖特基系列
C.CT74L低功耗系列 D. CT74H高速系列


二、判断题正确打√错误的打×
1TTL与非门的多余输入端可以接固定高电平。 
2 当TTL与非门的输入端悬空时相当于输入为逻辑1。 
3普通的逻辑门电路的输出端不可以并联在一起否则可能会损坏器件。 
4两输入端四与非门器件74LS00与7400的逻辑功能完全相同。 
5CMOS或非门与TTL或非门的逻辑功能完全相同。 
6三态门的三种状态分别为高电平、低电平、不高不低的电压。 
7TTL集电极开路门输出为

时由外接电源和电阻提供输出电流。 
8一般TTL门电路的输出端可以直接相连实现线与。 
9CMOS OD门漏极开路门的输出端可以直接相连实现线与。 
10TTL OC门集电极开路门的输出端可以直接相连实现线与。 

三、填空题
1. 集电极开路门的英文缩写为 门工作时必须外加
和 。
2OC门称为 门多个OC门输出端并联到一起可实现 功
能。
3TTL与非门电压传输特性曲线分为 区、 区、 区、
区。
4国产TTL电路 相当于国际SN54/
第三章答案

一、选择题
1 ABD
2 CD
3 A
4 CD 5 ABC
6 ABD
7 C
8 ACD
9 ACD
10 B

二、判断题
.√ .√ .√ .√ .√
.× 7.√ 8.× 9.√ 10.√

三、填空题
OC 电源 负载
集电极开路门 线与
饱和区 转折区 线性区 截止区
CT4000 低功耗肖特基





第四章选择、判断共25题
一、选择题
1.N个触发器可以构成能寄存 位二进制数码的寄存器。
A.N-1 B.N C.N+1 D.2N 2在下列触发器中有约束条件的是

A.主从JK F/F B.主从D F/F C.同步RS F/F D.边沿D F/F
3一个触发器可记录一位二进制代码它有 个稳态。
A.0 B.1 C.2 D.3 E.4
4存储8位二进制信息要 个触发器。
A.2 B.3 C.4 D.8
5对于T触发器若原态Qn=0欲使新态Qn+ 1=1应使输入T=

A.0 B.1 C.Q D.
Q
6对于T触发器若原态Qn=1欲使新态Qn+ 1=1应使输入T=

A.0 B.1 C.Q D.
Q
7对于D触发器欲使Qn+ 1=Qn应使输入D=

A.0 B.1 C.Q D.
Q
8对于JK触发器若J=K则可完成 触发器的逻辑功能。 A.RS B.D C.T D.Tˊ
9欲使JK触发器按Qn + 1=Qn工作可使JK触发器的输入端

A.J=K=0 B.J=Q,K=
Q C.J=Q,K=Q D.J=Q,K=0 E.J=0,K=Q
10欲使JK触发器按Qn + 1=
Qn工作可使JK触发器的输入端 。
A.J=K=1 B.J=Q,K=
Q C.J=Q,K=Q D.J=Q,K=1 E.J=1,K=Q
11欲使JK触发器按Qn + 1=0工作可使JK触发器的输入端

A.J=K=1 B.J=Q,K=Q C.J=Q,K=1 D.J=0,K=1 E.J=K=1
12欲使JK触发器按Qn + 1=1工作可使JK触发器的输入端

A.J=K=1 B.J=1,K=0 C.J=K=
Q D.J=K=0
E.J=
Q,K=0
13欲使D触发器按Qn + 1=
Qn工作应使输入D= 。
A.0 B.1 C.Q D.
Q
14下列触发器中克服了空翻现象的有 。
A.边沿D触发器 B.主从RS触发器 C.

同步RS触发器 D.主从JK触
发器
15下列触发器中没有约束条件的是 。
A.基本RS触发器 B.主从RS触发器 C.同步RS触发器 D.边沿D触
发器
16描述触发器的逻辑功能的方法有 。
A.状态转换真值表 B.特性方程 C.状态转换图 D.状态转换卡诺图
17为实现将JK触发器转换为D触发器应使 。
A.J=D,K=D B. K=D,J=D C.J=K=D D.J=K=D
18.边沿式D触发器是一种 稳态电路。
A.无 B.单 C.双 D.多


二、判断题正确打√错误的打×
1.D触发器的特性方程为Qn + 1=D与Qn无关所以它没有记忆功能。 
2.RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。 
3.同步触发器存在空翻现象而边沿触发器和主从触发器克服了空翻。
 
 主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能
完全相同。 
 若要实现一个可暂停的一位二进制计数器控制信号A=0计数A=1保持可选用T触发器且令T=A。 
 由两个TTL或非门构成的基本RS触发器当R=S=0时触发
器的状态为不定。
 对边沿JK触发器在CP为高电平期间当J=K=1时状态
会翻转一次。 

三、填空题
1触发器有 个稳态存储8位二进制信息要 个触发器。
2一个基本RS触发器在正常工作时它的约束条件是R+S=1则它
不允许输入S=
且R= 的信号。
3触发器有两个互补的输出端Q、Q定义触发器的1状态
为 0状态为 可见触发器的状态指的是
端的状态。
4一个基本RS触发器在正常工作时不允许输入R=S=1的信号因此
它的约束条件是 。
5在一个CP脉冲作用下引起触发器两次或多次翻转的现象称为触发
器的 触发方式为 式或 式的触发器不会出现这
种现象。
第四章答案
一、选择题
1 B
2 C
3 C
4 D
5 BD
6 AD
7 C
8 C
9 ABDE
10 ACDE
11 BCD
12 BCE
13 D
14 ABD
15 D
16 ABCD
17 A
18 C
二、判断题
1.× 2.√ 3.√ 4.√ 5.×
6.× 7.×


三、填空题
12 8
20 0
3Q=1、
Q=0 Q=0、Q=1 Q
4RS=0
5空翻 主从式 边沿式

第五章选择、判断共15题
一、选择题
1脉冲整形电路有 。
A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.555定时器
2多谐振荡器可产生 。
A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波
3 石英晶体多谐振荡器的突出优点是 。
A.速度高 B.电路简单 C.振荡频率稳定 D.输出波形边沿
陡峭
4T

TL单定时器型号的最后几位数字为 。
A.555 B.556 C.7555 D.7556
5555定时器可以组成 。
A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.JK触发器
6用555定时器组成施密特触发器当输入控制端CO外接10V电压时
回差电压为 。
A.3.33V B.5V C.6.66V D.10V
7以下各电路中 可以产生脉冲定时。
A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.石英晶体多谐
振荡器
二、判断题正确打√错误的打×
1.施密特触发器可用于将三角波变换成正弦波。 
2.施密特触发器有两个稳态。 
3.多谐振荡器的输出信号的周期与阻容元件的参数成正比。 
4.石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。  5.单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。 
6.单稳态触发器的暂稳态维持时间tW表示与电路中RC成正比。 
7.采用不可重触发单稳态触发器时若在触发器进入暂稳态期间再次受
到触发输出脉宽可在此前暂稳态时间的基础上再展宽tW。 
8.施密特触发器的正向阈值电压一定大于负向阈值电压。 

三、填空题
1555定时器的最后数码为555的是 产品为7555的是
产品。
2施密特触发器具有 现象又称 特性单稳触
发器最重
要的参数为 。
3常见的脉冲产生电路有 常见的脉冲整形电路
有 、 。
4为了实现高的频率稳定度常采用 振荡器单稳态触发器
受到外触发时进入 态。

第五章答案

一、选择题
1BC
2B
3C
4A
5ABC
6B
7B

二、判断题
1× 2.√ 3.√ 4.× 5.×
6.√ 7.× 8.√

三、填空题
1 TTL CMOS
2 回差 电压滞后 脉宽
3 多谐振荡器 单稳态触发器 施密特触发器
4 石英晶体 暂稳态
第六章选择、判断共25题
一、选择题 1下列表达式中不存在竞争冒险的有 。
A.Y=B+AB B.Y=AB+BC C.Y=ABC+AB D.Y=(A+B)AD
2若在编码器中有50个编码对象则要求输出二进制代码位数为
位。
A.5 B.6 C.10 D.50
3.一个16选一的数据选择器其地址输入选择控制输入端有
个。
A.1 B.2 C.4 D.16
4.下列各函数等式中无冒险现象的函数式有 。
A.B
AACCBF B.BABCCAF C.BABABCCAF
D.C
ABABCBAACCBF E.BABAACCBF
5函数C
BABCAF当变量的取值为 时将出现冒险现象。

A.B=C=1 B.B=C=0 C.A=1C=0 D.A=0B=0
6四选一数据选择器的数据输出Y与数据输入Xi和地址码Ai之间的
逻辑表达式为Y= 。
A.3X
AAXAAXAAXAA012
0
110
1
0
01
 B.0
01X
AA C.10
1X
AA
D.3X
AA01
7.一个8选一数据选择器的数据输入端有 个。
A.1 B.2 C.3 D.4 E.8
8在下列逻辑电路中不是组合逻辑电路的有 。
A.译码器 B.编码器 C.全加器 D.寄存器
9八路数据分配器其地址输入端有 个。
A.1 B.2 C.3 D.4 E.8
10组合逻辑电路消除竞争冒险的方法有 。 A. 修改逻辑设计 B.在输出端接入滤波电容
C.后级加缓冲电路 D.屏蔽输入信号的尖峰干扰 11101键盘的编码器输出
位二进制代码。
A.2 B.6 C.7 D.8 12用三线-八线译码器74LS138实现原码输出的8路数据分配器
应 。
A.AST=1BST=DCST=0 B. AST=1BST=DCST=D
C.AST=1BST=0CST=D D. AST=DBST=0CST=0 13以下电路中加以适当辅助门电路
适于实现单输出组合逻
辑电路。 A.二进制译码器 B.数据选择器 C.数值比较器 D.七段显示译码
器 14用四选一数据选择器实现函数Y=0
101AAAA应使 。
A.D0=D2=0D1=D3=1 B.D0=D2=1D1=D3=0 C.D0=D1=0D2=D3=1 D.D0=D1=1D2=D3=0 15用三线-八线译码器74LS138和辅助门电路实现逻辑函数Y=1
22AAA
应 。
A.用与非门Y=7
65410YYYYYY B.用与门Y=32YY
C.用或门Y=3
2YY D.用或门Y=765410YYYYYY
二、判断题正确打√错误的打×
1.优先编码器的编码信号是相互排斥的不允许多个编码信号同时有效。 
2.编码与译码是互逆的过程。 
3.二进制译码器相当于是一个最小项发生器便于实现组合逻辑电路。 
4.液晶显示器的优点是功耗极小、工作电压低。 
5.液晶显示器可以在完全黑暗的工作环境中使用。 
6.半导体数码显示器的工作电流大约10mA左右因此需要考虑电流驱动能力问题。 
7.共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。 
8.数据选择器和数据分配器的功能正好相反互为逆过程。 
9.用数据选择器可实现时序逻辑电路。 
10.组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。 

三、填空题
1半导体数 码 显 示 器 的 内 部 接 法 有 两 种 形 式  共 接 法 和 共
接法。
2对于共阳接法的发光二极管数码显示器应采用 电平驱动的
七段显示译码器。


3消除竟争冒险的方法有 、 、
第六章答案

一、选择题
1CD
2B
3C
4D
5ACD
6A 7E
8D
9C
10AB
11C
12ABC
13AB
14A
15AB

二、判断题
1× 2.√ 3.√ 4.√ 5.×
6.√ 7.√ 8.√ 9× 10×

三、填空题
1 阴 阳
2 低电平
修改逻辑设计 接入滤
第七章选择、判断共30题

一、选择题
1同步计数器和异步计数器比较同步计数器的显著优点是 。
A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控
制。
2把一个五进制计数器与一个四进制计数器串联可得到 进制计
数器。
A.4 B.5 C.9 D.20
3下列逻辑电路中为时序逻辑电路的是 。
A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器
4. N个触发器可以构成最大计数长度进制数为 的计数器。
A.N B.2N C.N2 D.2N 5. N个触发器可以构成能寄存
位二进制数码的寄存器。
A.N-1 B.N C.N+1 D.2N
6五个D触发器构成环形计数器其计数长度为 。
A.5 B.10 C.25 D.32
7同步时序电路和异步时序电路比较其差异在于后者 。
A.没有触发器 B.没有统一的时钟脉冲控制
C.没有稳定状态 D.输出只与内部状态有关 8一位8421BCD码计数器至少需要 个触发器。
A.3 B.4 C.5 D.10
9.欲设计01234567这几个数的计数器如果设计合理
采用同步二进制计数器最少应使用 级触发器。
A.2 B.3 C.4 D.8
108位移位寄存器串行输入时经 个脉冲后8位数码全部移入
寄存器中。
A.1 B.2 C.4 D.8
11用二进制异步计数器从0做加法计到十进制数178则最少需要
个触发器。
A.2 B.6 C.7 D.8 E.10
12某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲
转换为60HZ的脉冲欲构成此分频器至少需要
个触发器。
A.10 B.60 C.525 D.31500
13某移位寄存器的时钟脉冲频率为100KHZ欲将存放在该寄存器中的
数左移8位完成该操作需要 时间。
A.10μS B.80μS C.100μS D.800ms
14.若用JK触发器来实现特性方程为AB
QAQ
n1n

则JK端的方程
为 。
A.J=ABK=B
A B.J=ABK=BA C.J=BAK=AB D.J=BAK=AB
15要产生10个顺序脉冲若用四位双向移位寄存器CT74LS194来实现需要 片。
A.3 B.4 C.5 D.10
16若要设计一个脉冲序列

为1101001110的序列脉冲发生器应选用
个触发器。
A.2 B.3 C.4 D.10

二、判断题正确打√错误的打×
1同步时序电路由组合电路和存储器两部分组成。 
2组合电路不含有记忆功能的器件。 
3时序电路不含有记忆功能的器件。 
4同步时序电路具有统一的时钟CP控制。 
5异步时序电路的各级触发器类型不同。 
6环形计数器在每个时钟脉冲CP作用时仅有一位触发器发生状态更新。 
7环形计数器如果不作自启动修改则总有孤立状态存在。  8计数器的模是指构成计数器的触发器的个数。 
9计数器的模是指对输入的计数脉冲的个数。 
10D触发器的特征方程Qn + 1=D而与Qn无关所以D触发器不是时序电
路。 
11在同步时序电路的设计中若最简状态表中的状态数为2N而又
是用N级触发器来实现其电路则不需检查电路的自启动性。 
12把一个5进制计数器与一个10进制计数器串联可得到15进制计数
器。 
13同步二进制计数器的电路比异步二进制计数器复杂所以实际应用
中较少使用同步二进制计数器。 
14利用反馈归零法获得N进制计数器时若为异步置零方式则状态
SN只是短暂的过渡状态不能稳定而是立刻变为0状态。 

三、填空题
1寄存器按照功能不同可分为两类 寄存器和 寄存器。
2 数 字 电 路 按 照 是 否 有 记 忆 功 能 通 常 可 分 为 两
类 、 。
3由四位移位寄存器构成的顺序脉冲发生器可产生 个顺序脉冲。
4时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电
路和 时序电路。
第七章答案
一、选择题
1 A
2 D
3 C
4 D
5 B
6 A
7 B
8 B
9 B
10 D
11 D
12 A
13 B
14 AB
15 A
16 C
二、判断题
1.√ 2.√ 3.√ 4.√ 5.×
6.× 7.√ 8.× 9.× 10.×
11.√ 12.× 13.× 14.√

三、填空题
1. 移位 数码
2. 组合逻辑电路 时序逻辑电路
3. 4
4. 同步 异步

第八章选择、判断共20题

一、选择题
1一个无符号8位数字量输入的DAC其分辨率为 位。
A.1 B.3 C.4 D.8
2一个无符号10位数字输入的DAC其输出电平的级数为 。
A.4 B.10 C.1024 D.21 0 3一个无符号4位权电阻DAC最低位处的电阻为40KΩ则最高位处
电阻为 。
A.4KΩ B.5KΩ C.10KΩ D.20KΩ
44位倒T型电阻网络DAC的电阻网络的电阻取值

有 种。
A.1 B.2 C.4 D.8
5为使采样输出信号不失真地代表输入模拟信号采样频率fs和输入
模拟信号的最高频率fax
Im的关系是 。
A. fs≥fax
Im B. fs≤faxIm C. fs≥2faxIm D. fs≤2faxIm
6将一个时间上连续变化的模拟量转换为时间上断续离散的模拟
量的过程称为 。
A.采样 B.量化 C.保持 D.编码
7用二进制码表示指定离散电平的过程称为 。
A.采样 B.量化 C.保持 D.编码
8将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的
过程称为 。
A.采样 B.量化 C.保持 D.编码
9若某ADC取量化单位△=8
1REFV并规定对于输入电压Iu在0≤Iu81REFV时认为输入的模拟电压为0V输出的二进制数为000则85REFV≤Iu86REFV时输出的二进制数为

A.001 B.101 C.110 D.111
10以下四种转换器 是A/D转换器且转换速度最高。
A.并联比较型 B.逐次逼近型 C.双积分型 D.施密特触发器

二、判断题正确打√错误的打×
 权电阻网络D/A转换器的电路简单且便于集成工艺制造因此被广泛使用。 
 D/A转换器的最大输出电压的绝对值可达到基准电压V REF。 
 D/A转换器的位数越多能够分辨的最小输出电压变化量就越小。 
 D/A转换器的位数越多转换精度越高。 
 A/D转换器的二进制数的位数越多量化单位△越小。 
 A/D转换过程中必然会出现量化误差。 
 A/D转换器的二进制数的位数越多量化级分得越多量化误差就可以减小到
0。 
 一个N位逐次逼近型A/D转换器完成一次转换要进行N次比较需要N+2个
时钟脉冲。 
 双积分型A/D转换器的转换精度高、抗干扰能力强因此常用于数字式仪表
中。 
 采样定理的规定是为了能不失真地恢复原模拟信号而又不使电路过于复
杂。 

三、填空题
1将模拟信号转换为数字信号需要经过 、
第八章答案

一、选择题
1. D
2. CD
3. B
4. B
5. C
6. A 7. D
8. B
9. B
10. A

二、判断题
1.× 2.× 3.√ 4.√ 5.√
6.√ 7.× 8.√ 9.√ 10.√

三、填空题
1.采样 保持 量化 编码
第九章选择、判断共25题



一、选择题
1一个容量为1K×8的存储器有 个存储单元。
A.8 B.8K C.8000 D.8192
2要构成容量为4K×8的RAM需要 片容量为256×4的RAM。
A.2 B.4 C.8 D.32


3寻址容量为16K×8的RAM需要 根地址线。
A.4 B.8 C.14 D.16 E.16K
4若RAM的地址码有8位行、列地址译码器的输入端都为4个则
它们的输出线即字线加位线共有 条。
A.8 B.16 C.32 D.256
5某存储器具有8根地址线和8根双向数据线则该存储器的容量
为 。
A.8×3 B.8K×8 C.256×8 D. 256×256
6.采用对称双地址结构寻址的1024×1的存储矩阵有 。
A.10行10列 B.5行5列 C.32行32列 D.1024行1024列
7随机存取存储器具有 功能。
A.读/写 B.无读/写 C.只读 D.只写
8欲将容量为128×1的RAM扩展为1024×8则需要控制各片选端的
辅助译码器的输出端数为 。
A.1 B.2 C.3 D.8
9欲将容量为256×1的RAM扩展为1024×8则需要控制各片选端的
辅助译码器的输入端数为 。
A.4 B.2 C.3 D.8
10只读存储器ROM在运行时具有 功能。 A.读/无写 B.无读/写 C.读/写 D.无读/无写
11只读存储器ROM中的内容当电源断掉后又接通存储器中的内
容 。
A.全部改变 B.全部为0 C.不可预料 D.保持不变
12随机存取存储器RAM中的内容当电源断掉后又接通存储器中的
内容 。
A.全部改变 B.全部为1 C.不确定 D.保持不变
13一个容量为512×1的静态RAM具有 。
A.地址线9根数据线1根 B.地址线1根数据线9根
C.地址线512根数据线9根 D.地址线9根数据线512根
14用若干RAM实现位扩展时其方法是将 相应地并联在一起。
A.地址线 B.数据线 C.片选信号线 D.读/写线
15PROM的与陈列地址译码器是 。
A.全译码可编程阵列 B. 全译码不可编程阵列
C.非全译码可编程阵列 D.非全译码不可编程阵列

一、 判断题正确打√错误的打×
1.实际中常以字数和位数的乘积表示存储容量。 
2.RAM由若干位存储单元组成每个存储单元可存放一位二进制信息。 
3.动态随机存取存储器需要不断地刷新以防止电容上存储的信息丢失。 
4.用2片容量为16K×8的RAM构成容量为32K×8的RAM是位扩展。 
5.所有的半导体存储器在运行时都具有读和写的功能。 
6.ROM和RAM中存入的信息在电源断掉后都不会丢失。 
7.RAM中的信息当电源断掉后又接通则原存的信息不会改变。 
8.存储器字数的扩展可以利用外加译码器控制数个芯片的片选输入端来实现。 
9.PROM的或阵列存储矩阵是可编程阵列。 
10.ROM的每个与项地址译码器的输出都一定是最小项。 



三、填空题
1存储器的 和 是反映系统性能的两个重
第九章答案

一、选择题
1. BD
2. D
3. C
4. C
5. C
6. C
7. A
8. D 9. B
10. A
11. D
12. C
13. A
14. CD
15 .B

二、判断题
1.√ 2.√ 3.√ 4. × 5.×
6.× 7.× 8.√ 9.√ 10.√

三、填空题
1. 存储容量 存取时间

第十章共选择、判断共21题

一、选择题
1PROM和PAL的结构是 。
A.PROM的与阵列固定不可编程 B. PROM与阵列、或阵列均不可编

C.PAL与阵列、或阵列均可编程 D. PAL的与阵列可编程
2当用专用输出结构的PAL设计时序逻辑电路时必须还要具备有 。
A.触发器 B.晶体管 C.MOS管 D.电容
3当用异步I/O输出结构的PAL设计逻辑电路时它们相当于 。
A. 组合逻辑电路 B.时序逻辑电路 C.存储器 D.数模转换器
4PLD器件的基本结构组成有 。
A. 与阵列 B.或阵列 C.输入缓冲电路 D.输出电路
5PLD器件的主要优点有 。
A. 便于仿真测试 B.集成密度高 C.可硬件加密 D.可改写

6GAL的输出电路是 。
A.OLMC B.固定的 C.只可一次编程 D.可重复编程
7PLD开发系统需要有 。
A.计算机 B.编程器 C.开发软件 D.操作系统
8只可进行一次编程的可编程器件有 。
A.PAL B.GAL C.PROM D.PLD
9可重复进行编程的可编程器件有 。 A.PAL B.GAL C.PROM D.ISP-PLD
10ISP-PLD器件开发系统的组成有 。
A.计算机 B.编程器 C.开发软件 D.编程电缆
11全场可编程与、或阵列皆可编程的可编程逻辑器件有 。
A.PAL B.GAL C.PROM D.PLA

二、判断题正确打√错误的打×
1.PROM不仅可以读也可以写编程则它的功能与RAM相同。 
2.PAL的每个与项都一定是最小项。 
3.PAL和GAL都是与阵列可编程、或阵列固定。 
4.PAL可重复编程。 
5.PAL的输出电路是固定的不可编程所以它的型号很多。 
6.GAL的型号虽然很少但却能取代大多数PAL芯片。 
7.ABEL语言是一种通用的硬件描述语言HDL用于PLD的开发。 
8.GAL不需专用编程器就可以对它进行反复编程。 
9.在系统可编程逻辑器件ISP-PLD不需编程器就可以高速而反复地编程则它与RAM随机
存取存储器的功能相同。 
10.PLA是全场可编程与、或阵列皆可编程的可编程逻辑器件功
能强大便于使用因此被普遍使用。 
第十章答案
一、选择题
1. AD
2. A
3. A
4. ABCD
5. ABCD
6. AD
7. ABCD
8. AC
9. BD
10

. ACD
11. D
二、判断题
1.× 2.× 3.√ 4.× 5. √
6.√ 7.√ 8.× 9.× 10.×

相关文档
最新文档