端接电阻的作用

端接电阻的作用
端接电阻的作用

端接电阻的作用

端接电阻是干什么的端接电阻是用来实现阻抗匹配的。什么是阻抗匹配,对于波形信号,在传输和使用的过程中会产生非线性阻抗,例如线路中存在电容或电感等非线性原件,对于高频的信号不知道什么时候就会产生阻抗,此时就会影响信号的特性,频率或者能量都会改变,可以通过在电路中加入一种电阻控制电路的阻抗使之达到不影响信号,这种电阻就是端接电阻。端接电阻分为并行端接和串行端接两种。阻抗匹配在高频设计中是一个常用的概念,这篇文章对这个“阻抗匹配”进行了比较好的解析。回答了什么是阻抗匹配。阻抗匹配(Impedancematching)是微波电子学里的一部分,主要用于传输线上,来达至所有高频的微波信号皆能传至负载点的目的,不会有信号反射回来源点,从而提升能源效益。大体上,阻抗匹配有两种,一种是透过改变阻抗力(lumped-circuitmatching),另一种则是调整传输线的波长(transmissionlinematching)。要匹配一组线路,首先把负载点的阻抗值,除以传输线的特性阻抗值来归一化,然后把数值划在史密夫图表上。改变阻抗力

把电容或电感与负载串联起来,即可增加或减少负载的阻抗值,在图表上的点会沿著代表实数电阻的圆圈走动。如果把电容或电感接地,首先图表上的点会以图中心旋转180度,

然后才沿电阻圈走动,再沿中心旋转180度。重覆以上方法直至电阻值变成1,即可直接把阻抗力变为零完成匹配。调整传输线

由负载点至来源点加长传输线,在图表上的圆点会沿著图中心以逆时针方向走动,直至走到电阻值为1的圆圈上,即可加电容或电感把阻抗力调整为零,完成匹配阻抗匹配则传输功率大,对于一个电源来讲,单它的内阻等于负载时,输出功率最大,此时阻抗匹配。最大功率传输定理,如果是高频的话,就是无反射波。对于普通的宽频放大器,输出阻抗50Ω,功率传输电路中需要考虑阻抗匹配,可是如果信号波长远远大于电缆长度,即缆长可以忽略的话,就无须考虑阻抗匹配了。阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,此时的传输不会产生反射,这表明所有能量都被负载吸收了。反之则在传输中有能量损失。高速PCB 布线时,为了防止信号的反射,要求是线路的阻抗为50欧姆。这是个大约的数字,一般规定同轴电缆基带50欧姆,频带75欧姆,对绞线则为100欧姆,只是取个整而已,为了匹配方便。阻抗从字面上看就与电阻不一样,其中只有一个阻字是相同的,而另一个抗字呢?简单地说,阻抗就是电阻加电抗,所以才叫阻抗;周延一点地说,阻抗就是电阻、电容抗及电感抗在向量上的和。在直流电的世界中,物体对电流阻碍的作用叫做电阻,世界上所有的物质都有电阻,只是

电阻值的大小差异而已。电阻小的物质称作良导体,电阻很大的物质称作非导体,而最近在高科技领域中称的超导体,则是一种电阻值几近于零的东西。但是在交流电的领域中则除了电阻会阻碍电流以外,电容及电感也会阻碍电流的流动,这种作用就称之为电抗,意即抵抗电流的作用。电容及电感的电抗分别称作电容抗及电感抗,简称容抗及感抗。它们的计量单位与电阻一样是奥姆,而其值的大小则和交流电的频率有关系,频率愈高则容抗愈小感抗愈大,频率愈低则容抗愈大而感抗愈小。此外电容抗和电感抗还有相位角度的问题,具有向量上的关系式,因此才会说:阻抗是电阻与电抗在向量上的和。阻抗匹配是指负载阻抗与激励源内部阻抗互相适配,得到最大功率输出的一种工作状态。对于不同特性的电路,匹配条件是不一样的。

在纯电阻电路中,当负载电阻等于激励源内阻时,则输出功率为最大,这种工作状态称为匹配,否则称为失配。

当激励源内阻抗和负载阻抗含有电抗成份时,为使负载得到最大功率,负载阻抗与内阻必须满足共扼关系,即电阻成份相等,电抗成份只数值相等而符号相反。这种匹配条件称为共扼匹配。一、阻抗匹配的研究

在高速的设计中,阻抗的匹配与否关系到信号的质量优劣。阻抗匹配的技术可以说是丰富多样,但是在具体的系统中怎样才能比较合理的应用,需要衡量多个方面的因素。例如我

们在系统中设计中,很多采用的都是源段的串连匹配。对于什么情况下需要匹配,采用什么方式的匹配,为什么采用这种方式。

例如:差分的匹配多数采用终端的匹配;时钟采用源段匹配;

1、串联终端匹配

串联终端匹配的理论出发点是在信号源端阻抗低于传输线

特征阻抗的条件下,在信号的源端和传输线之间串接一个电阻R,使源端的输出阻抗与传输线的特征阻抗相匹配,抑制从负载端反射回来的信号发生再次反射.

串联终端匹配后的信号传输具有以下特点:

A、由于串联匹配电阻的作用,驱动信号传播时以其幅度的50%向负载端传播;

B、信号在负载端的反射系数接近+1,因此反射信号的幅度接近原始信号幅度的50%。

C、反射信号与源端传播的信号叠加,使负载端接受到的信号与原始信号的幅度近似相同;

D、负载端反射信号向源端传播,到达源端后被匹配电阻吸收;

E、反射信号到达源端后,源端驱动电流降为0,直到下一次信号传输。相对并联匹配来说,串联匹配不要求信号驱动器具有很大的电流驱动能力。选择串联终端匹配电阻值的原则很简单,就是要求匹配电阻值与驱动器的输出阻抗之和与传

输线的特征阻抗相等。理想的信号驱动器的输出阻抗为零,实际的驱动器总是有比较小的输出阻抗,而且在信号的电平发生变化时,输出阻抗可能不同。比如电源电压为+4.5V的CMOS驱动器,在低电平时典型的输出阻抗为37Ω,在高电平时典型的输出阻抗为45Ω[4];TTL驱动器和CMOS驱动一样,其输出阻抗会随信号的电平大小变化而变化。因此,对TTL或CMOS电路来说,不可能有十分正确的匹配电阻,只能折中考虑。

链状拓扑结构的信号网路不适合使用串联终端匹配,所有的负载必须接到传输线的末端。否则,接到传输线中间的负载接受到的波形就会象图3.2.5中C点的电压波形一样。可以看出,有一段时间负载端信号幅度为原始信号幅度的一半。显然这时候信号处在不定逻辑状态,信号的噪声容限很低。串联匹配是最常用的终端匹配方法。它的优点是功耗小,不会给驱动器带来额外的直流负载,也不会在信号和地之间引入额外的阻抗;而且只需要一个电阻元件。2、并联终端匹配并联终端匹配的理论出发点是在信号源端阻抗很小的情况下,通过增加并联电阻使负载端输入阻抗与传输线的特征阻抗相匹配,达到消除负载端反射的目的。实现形式分为单电阻和双电阻两种形式。

并联终端匹配后的信号传输具有以下特点:

A驱动信号近似以满幅度沿传输线传播;

B所有的反射都被匹配电阻吸收;

C负载端接受到的信号幅度与源端发送的信号幅度近似相同。

在实际的电路系统中,芯片的输入阻抗很高,因此对单电阻形式来说,负载端的并联电阻值必须与传输线的特征阻抗相近或相等。假定传输线的特征阻抗为50Ω,则R值为50Ω。如果信号的高电平为5V,则信号的静态电流将达到100mA。由于典型的TTL或CMOS电路的驱动能力很小,这种单电阻的并联匹配方式很少出现在这些电路中。

双电阻形式的并联匹配,也被称作戴维南终端匹配,要求的电流驱动能力比单电阻形式小。这是因为两电阻的并联值与传输线的特征阻抗相匹配,每个电阻都比传输线的特征阻抗大。考虑到芯片的驱动能力,两个电阻值的选择必须遵循三个原则:

⑴.两电阻的并联值与传输线的特征阻抗相等;

⑵.与电源连接的电阻值不能太小,以免信号为低电平时驱动电流过大;

⑶.与地连接的电阻值不能太小,以免信号为高电平时驱动电流过大。并联终端匹配优点是简单易行;显而易见的缺点是会带来直流功耗:单电阻方式的直流功耗与信号的占空比紧密相关?;双电阻方式则无论信号是高电平还是低电平都有直流功耗。因而不适用于电池供电系统等对功耗要求高的

系统。另外,单电阻方式由于驱动能力问题在一般的TTL、CMOS系统中没有应用,而双电阻方式需要两个元件,这就对PCB的板面积提出了要求,因此不适合用于高密度印刷电路板。当然还有:AC终端匹配;基于二极管的电压钳位等匹配方式。二、将讯号的传输看成软管送水浇花2.1数位系统之多层板讯号线(SignalLine)中,当出现方波讯号的传输时,可将之假想成为软管(hose)送水浇花。一端于手握处加压使其射出水柱,另一端接在水龙头。当握管处所施压的力道恰好,而让水柱的射程正确洒落在目标区时,则施与受两者皆欢而顺利完成使命,岂非一种得心应手的小小成就?

2.2然而一旦用力过度水注射程太远,不但腾空越过目标浪费水资源,甚至还可能因强力水压无处宣泄,以致往来源反弹造成软管自龙头上的挣脱!不仅任务失败横生挫折,而且还大捅纰漏满脸豆花呢!2.3反之,当握处之挤压不足以致射程太近者,则照样得不到想要的结果。过犹不及皆非所欲,唯有恰到好处才能正中下怀皆大欢喜。2.4上述简单的生活细节,正可用以说明方波(SquareWave)讯号(Signal)在多层板传输线(TransmissionLine,系由讯号线、介质层、及接地层三者所共同组成)中所进行的快速传送。此时可将传输线(常见者有同轴电缆CoaxialCable,与微带线MicrostripLine或带线StripLine等)看成软管,而握管处所施加的压力,就好比板面上“接受端”(Receiver)元件所并联

到Gnd的电阻器一般,可用以调节其终点的特性阻抗(CharacteristicImpedance),使匹配接受端元件内部的需求。三、传输线之终端控管技术(Termination)3.1、由上可知当“讯号”在传输线中飞驰旅行而到达终点,欲进入接受元件(如CPU或Meomery等大小不同的IC)中工作时,则该讯号线本身所具备的“特性阻抗”,必须要与终端元件内部的电子阻抗相互匹配才行,如此才不致任务失败白忙一场。用术语说就是正确执行指令,减少杂讯干扰,避免错误动作”。一旦彼此未能匹配时,则必将会有少许能量回头朝向“发送端”反弹,进而形成反射杂讯(Noise)的烦恼。3.2当传输线本身的特性阻抗(Z0)被设计者订定为28ohm时,则终端控管的接地的电阻器(Zt)也必须是28ohm,如此才能协助传输线对Z0的保持,使整体得以稳定在28ohm的设计数值。也唯有在此种Z0=Zt的匹配情形下,讯号的传输才会最具效率,其“讯号完整性”(SignalIntegrity,为讯号品质之专用术语)也才最好。四、特性阻抗(CharacteristicImpedance)4.1当某讯号方波,在传输线组合体的讯号线中,以高准位(HighLevel)的正压讯号向前推进时,则距其最近的参考层(如接地层)中,理论上必有被该电场所感应出来的负压讯号伴随前行(等于正压讯号反向的回归路径ReturnPath),如此将可完成整体性的回路(Loop)系统。该“讯号”前行中若将其飞行时间暂短加以冻结,即可想象其所遭受到来自讯

号线、介质层与参考层等所共同呈现的瞬间阻抗值(InstantaniousImpedance),此即所谓的“特性阻抗”。是故该“特性阻抗”应与讯号线之线宽(w)、线厚(t)、介质厚度(h)与介质常数(Dk)都扯上了关系。4.2、阻抗匹配不良的后果

由于高频讯号的“特性阻抗”(Z0)原词甚长,故一般均简称之为“阻抗”。读者千万要小心,此与低频AC交流电(60Hz)其电线(并非传输线)中,所出现的阻抗值(Z)并不完全相同。数位系统当整条传输线的Z0都能管理妥善,而控制在某一范围内(±10﹪或±5﹪)者,此品质良好的传输线,将可使得杂讯减少,而误动作也可避免。但当上述微带线中Z0的四种变数(w、t、h、r)有任一项发生异常,例如讯号线出现缺口时,将使得原来的Z0突然上升(见上述公式中之Z0与W成反比的事实),而无法继续维持应有的稳定均匀(Continuous)时,则其讯号的能量必然会发生部分前进,而部分却反弹反射的缺失。如此将无法避免杂讯及误动作了。例如浇花的软管突然被踩住,造成软管两端都出现异常,正好可说明上述特性阻抗匹配不良的问题。4.3、阻抗匹配不良造成杂讯

上述部分讯号能量的反弹,将造成原来良好品质的方波讯号,立即出现异常的变形(即发生高准位向上的Overshoot,与低准位向下的Undershoot,以及二者后续的Ringing)。此

等高频杂讯严重时还会引发误动作,而且当时脉速度愈快时杂讯愈多也愈容易出错。并行端接是指使负载阻抗与传输线阻抗匹配,并行端接主要是在尽量靠近负载端的位置加上拉和/或下拉阻抗以实现终端的阻抗匹配。1、简单的并行端接这种端接方式是简单地在负载端加入一下拉到GND的电阻RT(RT=Z0)来实现匹配,采用此端接的条件是驱动端必须能够提供输出高电平时的驱动电流以保证通过端接电阻的

高电平电压满足门限电压要求。在输出为高电平状态时,这种并行端接电路消耗的电流过大,因此一般器件很难可靠地支持这种端接电路,这种设计一般不采用。2、戴维宁(Thevenin)并行端接

戴维宁(Thevenin)端接即分压器型端接,它采用上拉电阻R1和下拉电阻R2构成端接电阻,通过R1和R2吸收反射。R1和R2阻值的选取由下面的条件决定。R1的最大值由可接受的信号的最大上升时间(是RC充放电时间常数的函数)决定,R1的最小值由驱动源的吸电流数值决定。戴维宁等效阻抗可表示为:RT=(R1R2)/(R1+R2)。它要求RT等于传输线阻抗Z0以达到最佳匹配。此端接虽然降低了对源端器件驱动能力的要求,但却由于在VCC和GND之间连接的电阻R1和R2从而一直在从系统电源吸收电流,因此直流功耗较大。

3、主动并行端接

在此端接策略中,端接电阻RT(RT=Z0)将负载端信号拉

终端电阻的作用

在通讯中,增加终端电阻的作用是什么? (1)一般说法:终端电阻是为了消除在通信电缆中的信号反射。在通信过程中,有两种原因因导致信号反射:阻抗不连续和阻抗不匹配。阻抗不连续,信号在传输线末端突然遇到电缆阻抗很小甚至没有,信号在这个地方就会引起反射。这种信号反射的原理,与光从一种媒质进入另一种媒质要引起反射是相似的。消除这种反射的方法,就必须在电缆的末端跨接一个与电缆的特性阻抗同样大小的终端电阻,使电缆的阻抗连续。由于信号在电缆上的传输是双向的,因此,在通讯电缆的另一端可跨接一个同样大小的终端电阻。引起信号反射的另个原因是数据收发器与传输电缆之间的阻抗不匹配。这种原因引起的反射,主要表现在通讯线路处在空闲方式时,整个网络数据混乱。要减弱反射信号对通讯线路的影响,通常采用噪声抑制和加偏置电阻的方法。在实际应用中,对于比较小的反射信号,为简单方便,经常采用加偏置电阻的方法。 终端电阻和偏置电阻 一个正规的RS-485网络(比如MPI,DP)应使用终端电阻和偏置电阻。在网络连接线非常短、临时或实验室测试时也可以不使用终端和偏置电阻。 终端电阻:在线型网络两端(相距最远的两个通信端口上),并联在一对通信线上的电阻。根据传输线理论,终端电阻可以吸收网络上的反射波,有效地增强信号强度。两个终端电阻并联后的值应当基本等于传输线在通信频率上的特性阻抗。 偏置电阻:偏置电阻用于在电气情况复杂时确保A、B信号的相对关系,保证“0”、“1”信号的可靠性。 西门子的PROFIBUS网络连接器已经内置了终端和偏置电阻,通过一个开关方便地接通或断开。网络终端的插头,其终端电阻开关必须放在“ON”的位置;中间站点的插头其终端电阻开关应放在“OFF”位置。 终端和偏置电阻的值完全符合西门子通信端口和PROFIBUS电缆的要求。 合上网络中网络插头的终端电阻开关,可以非常方便地切断插头后面的部分网络的信号传输。 与其他设备通信时(采用PROFIBUS电缆),对方的通信端口可能不是D-SUB9针型的,或者引脚定义完全不同。如西门子的MM4x0变频器,RS-485通信口采用端子接线形式,这种情况下需要另外连接终端电阻,西门子可以提供一个比较规整的外接电阻。对于其他设备,可以参照《S7-200系统手册》上的技术数据制作。 西门子网络插头中的终端电阻、偏置电阻的大小与西门子PROFIBUS电缆的特性阻抗相匹配,强烈建议用户配套使用西门子的PROFIBUS电缆和网络插头。可以避免许多麻烦。

热敏电阻在电源电路中的作用

本文以问答的形式介绍了NTC PTC热敏电阻在电源电路中的作用。 问题1: NTC电阻串联在交流电路中主要是起什么作用!它是怎样工作!请大侠指点!谢谢! 问题2: 压敏电阻并联在交流侧电路中主要是起什么作用!它是怎样工作!如果 没有以上两个元器件!会造成什么影响!谢谢!! NTC电阻串联在交流电路中主要是起“电流保险”作用. 压敏电阻并联在交流侧电路中主要是起“限制电压超高”作用. 为了避免电子电路中在开机的瞬间产生的浪涌电流,在电源电路中串接一个功率型NTC热敏电阻器,能有效地抑制开机时的浪涌电流,并且在完成抑制浪涌电流作用以后,由于通过其电流的持续作用,功率型NTC热敏电阻器的电阻值将下降到非常小的程度,它消耗的功率可以忽略不计,不会对正常的工作电流造成影响,所以,在电源回路中使用功率型NTC热敏电阻器,是抑制开机时的浪涌,以保证电子设备免遭破坏的最为简便而有效的措施。 压敏电阻的工作原理:比如一个“标称300V”的压敏电阻在220V的工作中,突然220V上升到310V!这时压敏电阻被击穿,通过很大的电流,熔断了保险丝后,就保护了后面的电路,然后压敏电阻又恢复了原来的状态. 我的故事讲完了. 老人家:按照你说的意思是压敏电阻设计时最好是放在保险管后面咯,那样压敏电阻导通时不会对电网有什么危害吗而保险管一般都是慢断的! 是NTC没错. 没通电时,NTC的阻值高,一通电霎那,阻值仍高,限制了涌流,随着NTC有电流流过,温度增加,阻值下降到很低,可以忽略. 明白了,但是这样的话,正常工作时,电流小,阻值就小,那么突然来一个浪涌电流,或者电路那段路使得电流增大,那就起不了保护作用了吧,也就是说只能拿来防通电时的浪涌了吗 正常工作后基本就没有浪涌电流了吧只有浪涌电压.如果真有浪涌电流,例如电源短路了,由于NTC已经导通了,对它也无能为力,只有靠保险丝起作用.记住NTC 只是起开机保护的就可以了. 试想若电路已经正常上电,NTC已低阻,这时遭遇高压NTC是无能为力的 说的不错,在电源正常工作一段时间后,再进行频繁开关机,会对电源造成伤害的,因为这时由于NTC的温度上升,阻值下降,对浪涌的抑制能力已经及其有限了 说的对,采用NTC抑制开机浪涌的电源设备,不能够频繁的开关机.需要等NTC冷却,恢复至其冷态阻值后,才能再次开机.要不,安装NTC的意义就没有了.

上拉电阻的作用及阻值的选择原则

TTL电平标准: 输出 L: <0.8V ; H:>2.4V。 输入 L: <1.2V ; H:>2.0V。 CMOS电平标准: 输出 L: <0.1*Vcc ; H:>0.9*Vcc。 输入 L: <0.3*Vcc ; H:>0.7*Vcc。 一、上拉电阻的作用: 1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V,VCC=5V时),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。 2、OC门电路必须加上拉电阻,才能使用。 3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。 4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。 5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。 6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。 7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。 二、上拉电阻阻值的选择原则: 1、从节约功耗及芯片的拉电流(sink)能力考虑应当足够大;电阻大,电流小。 2、从确保足够的驱动电流(灌电流source)考虑应当足够小;电阻小,电流大。 3、对于高速电路,过大的上拉电阻可能边沿变平缓。 综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。 对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进 行设定,主要需要考虑以下几个因素: 1.驱动能力与功耗的平衡。 以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。 2.下级电路的驱动需求。 同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。【电阻不能太大,要喂饱下级】 3.高低电平的设定。 不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。【电阻不能太小,不能喂撑前级】

上拉电阻下拉电阻总结很全很好通俗易懂

上拉电阻: 1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。 2、OC门电路必须加上拉电阻,才能使用。 3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。 4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。 5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。 6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。 7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。 上拉电阻阻值的选择原则包括: 1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。 2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。 3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑 以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理 对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素: 1.驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。 2.下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。 3.高低电平的设定。不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分 压值应确保在零电平门槛之下。 4.频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的需求。 下拉电阻的设定的原则和上拉电阻是一样的。 OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为 低电平);2V(高电平门限值)。 选上拉电阻时: 500uA x 8.4K= 4.2即选大于8.4K时输出端能下拉至0.8V以下,此为最小阻值,再小就拉不下来了。如果输出口驱动电流较大,则阻值可减小,保证下拉时能低于0.8V即可。 当输出高电平时,忽略管子的漏电流,两输入口需200uA

0欧电阻作用

0欧姆电阻作用 发表:2006-10-20 13:33:17 出处:你的博客网(https://www.360docs.net/doc/cb10723880.html,) 0欧姆电阻作用 1,在电路中没有任何功能,只是在PCB上为了调试方便或兼容设计等原因。 2,可以做跳线用,如果某段线路不用,直接不贴该电阻即可(不影响外观) 3,在匹配电路参数不确定的时候,以0欧姆代替,实际调试的时候,确定参数,再以具体数值的元件代替。 4,想测某部分电路的耗电流的时候,可以去掉0ohm电阻,接上电流表,这样方便测耗电流。 5,在布线时,如果实在布不过去了,也可以加一个0欧的电阻 6,在高频信号下,充当电感或电容。(与外部电路特性有关)电感用,主要是解决EMC问题。如地与地,电源和IC Pin间 7,单点接地(指保护接地、工作接地、直流接地在设备上相互分开,各自成为独立系统。) 8,熔丝作用 *模拟地和数字地单点接地* 只要是地,最终都要接到一起,然后入大地。如果不接在一起就是"浮地",存在压差,容易积累电荷,造成静电。地是参考0电位,所有电压都是参考地得出的,地的标准要一致,故各种地应短接在一起。人们认为大地能够吸收所有电荷,始终维持稳定,是最终的地参考点。虽然有些板子没有接大地,但发电厂是接大地的,板子上的电源最终还是会返回发电厂入地。如果把模拟地和数字地大面积直接相连,会导致互相干扰。不短接又不妥,理由如上有四种方法解决此问题: 1、用磁珠连接; 2、用电容连接; 3、用电感连接; 4、用0欧姆电阻连接。 磁珠的等效电路相当于带阻限波器,只对某个频点的噪声有显著抑制作用,使用时需要预先估计噪点频率,以便选用适当型号。对于频率不确定或无法预知的情况,磁珠不合。 电容隔直通交,造成浮地。 电感体积大,杂散参数多,不稳定。 0欧电阻相当于很窄的电流通路,能够有效地限制环路电流,使噪声得到抑制。电阻在所有频带上都有衰减作用(0欧电阻也有阻抗),这点比磁珠强。 *跨接时用于电流回路* 当分割电地平面后,造成信号最短回流路径断裂,此时,信号回路不得不绕道,形成很大的环路面积,电场和磁场的影响就变强了,容易干扰/被干扰。在分割区上跨接0欧电阻,可以提供较短的回流路径,减小干扰。 *配置电路* 一般,产品上不要出现跳线和拨码开关。有时用户会乱动设置,易引起误会,为了减少维护费用,应用0欧电阻代替跳线等焊在板子上。 空置跳线在高频时相当于天线,用贴片电阻效果好。 *其他用途* 布线时跨线 调试/测试用 临时取代其他贴片器件 作为温度补偿器件 更多时候是出于EMC对策的需要。另外,0欧姆电阻比过孔的寄生电感小,而且过孔还会影响地平面(因为要挖孔)。 标签: 0欧姆电阻

线尾电阻及作用

防区电阻的作用 报警主机中的末端电阻 常闭回路(NC):短路正常,断路报警。这种电路形成的缺点是:若有人对线路短路,该探头就失去作用。报警主机就无法识别是人为的短路。 常开回路(NO):短路报警,断路正常。这种电路形成的缺点是:若有人对线路断路(剪断信号线),该探头失去作用。报警主机就无法识别是人为的段路。线尾阻EOL:短路正常,断路报警。这种电路形成的优点是:若有人破环线路(短路回断路),报警主机都能报警。 短路报警,断路故障,阻值为.2.2K为正常。这种电路形式的优点是:对短路和断路作出不同的反应,特别是适合烟感探头和紧急按纽,如果是老鼠咬段或因帮东西而扯断,报警主机认为该回路故障。 在防区回路加入一个电阻最大的作用是分压,... 在防区回路加入一个电阻最大的作用是分压,也就是分担防区回路内的电压值,主机可以根据回路的电压值判断前端探测器的状态。
打个比方, 0.00——1.50VDC=短路
1.60——3.10VDC=正常
3.20——5.00VDC=开路
这个是Honeywell 236TL主机的回路电压参数,不难看出,主机是靠回路的电压值判断前段探测器的状态的,如果没有这个电阻,回路的电压值只有两种情况,即0V或者5V(以Honeywell 236TL为例),这样长时间以后,主机元器件或前段线路老化会引起电压值不准确,影响主机的判断,就可能引起主机的误报。
什么是线尾电阻 线尾阻(EOL,End of Line)回路,电路特点是回路终端接入电阻,回路对地短路会触发电路接点动作,如在系统布防时,回路断线或短路均会触发报警。 学名称为线尾电阻,各个厂家的阻值不一样,安在各种探测器上,也就是线路的末端。用常闭量串接在电路中,用常开量并联在电路中,报警时,主机会检测到电阻值的改变,换句话说,只要探测器输出到主机的电阻不是2.2K左右,就会报警。任务是防破坏用,你剪断线或者短路也会报警。 报警主机中末端电阻的工作原理 常闭回路(NC):短路正常,断路报警。这种电路形成的缺点是:若有人对线路短路,该探头就失去作用。 常开回路(NO):短路报警,断路正常。这种电路形成的缺点是:若有人对线路断路(剪断信号线),该探头失去作用。报警主机就无法识别是人为的断路. 线尾阻EOL:短路正常,断路报警。这种电路形成的优点是:若有人破环线路(短路回断路),报警主机都能报警。 短路报警,断路故障,阻值为.2.2K为正常。这种电路形式的优点是:对短路和断路作出不同的反应,特别是适合烟感探头和紧急按纽,如果是老鼠咬段或因帮东西而扯断,报警主机认为该回路故障。 关于线尾电阻的接法 要放在探测器内。特别是当采用常开接法时,就必须这样做,否则线路的防剪功能和探测器的防拆功能就不起作用了(因为如果把线尾阻直接跨接在主机的防区端口上,由于常开接法

上下拉电阻在电路中的作用

上下拉电阻在电路中的作用 关键字:上下拉电阻 上下拉电阻有什么用?对这个问题,平时没有留意过,搞设计的时候都是照本宣科,没有真正弄懂意思. 很多单片机开发的入门者,以及一些从事软件开发的人,往往在开发单片机的时候遇到上拉电阻、下拉电阻的概念却又无法通过字面理解其中的含义。那么,什么叫上拉电阻和下拉电阻呢? 上拉电阻就是把不确定的信号通过一个电阻嵌位在高电平,此电阻还起到限流的作用。同理,下拉电阻是把不确定的信号嵌位在低电平。上拉电阻是说的是器件的输入电流,而下拉说的则是输出电流。 那么在什么时候使用上、下拉电阻呢? 对上下拉电阻做了以下总结: 1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS 电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。 2、OC门电路必须加上拉电阻,以提高输出的高电平值。 3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。 4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。 5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。 6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。 7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。 上拉电阻阻值的选择原则包括: 1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。 2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。 3、对于高速电路,过大的上拉电阻可能边沿变平缓。 综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。 对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素: 1.驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,

上拉电阻得到选取与详解

吴鉴鹰单片机开发板,学习单片机必备 二、拉电阻作用 1、一般作单键触发使用时,如果IC本身没有内接电阻,为了使单键维持在不被触发的状态或是触发后回到原状态,必须在IC外部另接一电阻。 2、数字电路有三种状态:高电平、低电平、和高阻状态,有些应用场合不希望出现高阻状态,可以通过上拉电阻或下拉电阻的方式使处于稳定状态,具体视设计要求而定! 3、一般说的是I/O端口,有的可以设置,有的不可以设置,有的是内置,有的是需要外接,I/O端口的输出类似与一个三极管的C,当C接通过一个电阻和电源连接在一起的时候,该电阻成为上C拉电阻,也就是说,如果该端口正常时为高电平;C通过一个电阻和地连接在一起的时候,该电阻称为下拉电阻,使该端口平时为低电平,作用吗:比如:“当一个接有上拉电阻的端口设为输入状态时,他的常态就为高电平,用于检测低电平的输入”。 4、上拉电阻是用来解决总线驱动能力不足时提供电流的。一般说法是拉电流,下拉电阻是用来吸收电流的,也就是我们通常所说的灌电流 5、接电阻就是为了防止输入端悬空

电阻在选用时,选用经过计算后与标准值最相近的一个! P0为什么要上拉电阻原因有: 1。P0口片内无上拉电阻 2。P0为I/O口工作状态时,上方FET被关断,从而输出脚浮空,因此P0用于输出线时为开漏输出。 3。由于片内无上拉电阻,上方FET又被关断,P0输出1时无法拉升端口电平。 P0是双向口,其它P1,P2,P3是准双向口。准双向口是因为在读外部数据时要先“准备”一下,为什么要准备一下呢? 单片机在读准双向口的端口时,先应给端口锁存器赋1,目的是使FET关断,不至于因片内FET导通使端口钳制在低电平。 上下拉一般选10k!

电阻的作用

电阻的用途(一)发布时间:2012-04-18 19:28:28 手机板中常用的表贴电阻封装有0402,0603,0805三种,在一些高密度的板子上可能会用到0201封装的表贴电阻。 电阻在电路上的主要作用有分流、限流、分压、偏置、滤波(与电容器组合使用)和阻抗匹配等,下面结合手机原理具体讨论电阻的各个作用。 电阻在并联电路中起到分流作用,在手机板上好像没有用到过,如果哪位看到过类似用法请指教下。 电阻在串联电路中起到分压作用,在我们所用的USB转串口的线上面,一般的厂家就是用两颗电阻分压得到3.3V或者2.8V电平的串口。 电阻的偏置作用在手机原理中典型用法就在MIC回路。如下图中的R1和R2。 电阻的滤波作用一般是和电容组成RC滤波电路,可分为低通和高通电路。

电阻的阻抗匹配作用一般都用在高速信号上,比如DIGRF的TX P和TXN之间并联的100R电阻。电阻的用途(二)发布时间:2012-04-18 19:31:22 上篇文章概述了电阻的一些用途,本文着重说说工作中的原理图上的电阻用途。阐述可能会比较杂乱,敬请谅解。 0欧姆电阻作用: 1.在电路中没有任何功能,只是在PCB上为了调试方便或兼容设计等原因。——常用 2.可以做跳线用,如果某段线路不用,直接不贴该电阻即可(不影响外观)——常用 3.在匹配电路参数不确定的时候,以0欧姆代替,实际调试的时候,确定参数,再以具体数值的元件代替。——不常用 4.想测某部分电路的耗电流的时候,可以去掉0ohm电阻,接上电流表,这样方便测耗电流。——接在万用表上测充电电流 5.在布线时,如果实在布不过去了,也可以加一个0欧的电阻——不用

电阻在电路中通常起分压分流的作用

电阻在电路中通常起分压分流的作用,对信号来说,交流与直流信号都可以通过电阻。 滤波作用,在电源电路中,整流电路将交流变成脉动的直流,而在整流电路之后接入一个较大容量的电解电容,利用其充放电特性,使整流后的脉动直流电压变成相对比较稳定的直流电压。在实际中,为了防止电路各部分供电电压因负载变化而产生变化,所以在电源的输出端及负载的电源输入端一般接有数十至数百微法的电解电容.由于大容量的电解电容一般具有一定的电感,对高频及脉冲干扰信号不能有效地滤除,故在其两端并联了一只容量为0.001--0.lμF的电容,以滤除高频及脉冲干扰。[1] 耦合作用:在低频信号的传递与放大过程中,为防止前后两级电路的静态工作点相互影响,常采用电容藕合.为了防止信号中韵低频分量损失过大,一般总采用容量较大的电解电容。 二极管是最常用的电子元件之一,他最大的特性就是单向导电,也就是电流只可以从二极管的一个方向流过,二极管的作用有整流电路,检波电路,稳压电路,各种调制电路,主要都是由二极管来构成的,其原理都很简单,正是由于二极管等元件的发明,才有我们现在丰富多彩的电子信息世界的诞生,既然二极管的作用这么大那么我们应该如何去检测这个元件呢,其实很简单只要用万用表打到电阻档测量一下正向电阻如果很小,反相电阻如果很大这就说明这个二极管是好的。对于这样的基础元件我们应牢牢掌握住他的作用原理以及基本电路,这样才能为以后的电子技术学习打下良好的基础。 作用是把微弱信号放大成辐值较大的电信号,也用作无触点开关。晶体三极管,是半导体基本元器件之一,具有电流放大作用,是电子电路的核心元件。 电压变换、电流变换一.实习目的: 1、收音机是最常用的家用电器之一,通过这次实习,我们应该在了解其基本工作原理的基础上学会安装、调试、使用,并学会排除一些常见故障。 2、锡焊技术是电工的基本操作技能之一,所以这次实习可以很好的锻炼我们的这项能力。 1 3、使我们能够熟练使用电气基础的东西和认识基础的元器件。 4、通过实习可使我们学会一些常用电工工具、焊铁、开关元件等的使用方法及工作原理。。 二、器材 1、电烙铁(含支架):由于焊接的元件多,所以使用的是外热式电烙铁,功率为30 w,烙铁头是铜制。 2、螺丝刀、镊子等必备小工具。 3、松香和锡。由于锡它的熔点低,焊接时,焊锡能迅速散步在金属表面焊接牢固,焊点光亮美观。 4、两节5号电池。 5、博士618收音机。 6、元件清单。 三.收音机的工作原理

单片机使用上拉电阻及作用

上拉电阻总结 上拉电阻: 1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。 2、OC门电路必须加上拉电阻,才能使用。 3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。 4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。 5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。 6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。 7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。 上拉电阻阻值的选择原则包括: 1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。 2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。 3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑 以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理 对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素: 1.驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。 2.下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。 3.高低电平的设定。不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。 4.频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的需求。 下拉电阻的设定的原则和上拉电阻是一样的。 OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为低电平);2V(高电平门限值)。 选上拉电阻时: 500uA x 8.4K= 4.2即选大于8.4K时输出端能下拉至0.8V以下,此为最小阻值,再小就拉不下来了。如果输出口驱动电流较大,则阻值可减小,保证下拉时能低于0.8V即可。 当输出高电平时,忽略管子的漏电流,两输入口需200uA 200uA x15K=3V即上拉电阻压降为3V,输出口可达到2V,此阻值为最大阻值,再大就拉不到2V了。选10K可用。COMS门的可参考74HC系列

端接电阻的作用

一、端接电阻及其作用 端接电阻是用来实现阻抗匹配的。什么是阻抗匹配,对于波形信号,在传输和使用的过程中会产生非线性阻抗,例如线路中存在电容或电感等非线性原件,对于高频的信号不知道什么时候就会产生阻抗,此时就会影响信号的特性,频率或者能量都会改变,可以通过在电路中加入一种电阻控制电路的阻抗使之达到不影响信号,这种电阻就是端接电阻。端接电阻分为并行端接和串行端接两种。 阻抗匹配在高频设计中是一个常用的概念,这篇文章对这个“阻抗匹配”进行了比较好的解析。回答了什么是阻抗匹配。阻抗匹配(Impedance matching)是微波电子学里的一部分,主要用于传输线上,来达至所有高频的微波信号皆能传至负载点的目的,不会有信号反射回来源点,从而提升能源效益。 二、匹配阻抗分类 大体上,阻抗匹配有两种,一种是透过改变阻抗力(lumped-circuit matching),另一种则是调整传输线的波长(transmission line matching)。 要匹配一组线路,首先把负载点的阻抗值除以传输线的特性阻抗值来归一化,然后把数值划在史密夫图表上。改变阻抗力把电容或电感与负载串联起来,即可增加或减少负载的阻抗值,在图表上的点会沿著代表实数电阻的圆圈走动。如果把电容或电感接地,首先图表上的点会以图中心旋转180度,然后才沿电阻圈走动,再沿中心旋转180度。重复以上方法直至电阻值变成1,即可直接把阻抗力变为零完成匹配。 调整传输线由负载点至来源点加长传输线,在图表上的圆点会沿著图中心以逆时针方向走动,直至走到电阻值为1的圆圈上,即可加电容或电感把阻抗力调整为零,完成匹配阻抗匹配则传输功率大,对于一个电源来讲,单它的内阻等于负载时,输出功率最大,此时阻抗匹配。最大功率传输定理,如果是高频的话,就是无反射波。对于普通的宽频放大器,输出阻抗50Ω,功率传输电路中需要考虑阻抗匹配,可是如果信号波长远远大于电缆长度,即缆长可以忽略的话,就无须考虑阻抗匹配了。 阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,此时的传输不会产生反射,这表明所有能量都被负载吸收了。反之则在传输中有能量损失。高速PCB布线时,为了防止信号的反射,要求是线路的阻抗为50欧姆。这是个大约的数字,一般规定同轴电缆基带50欧姆,频带75欧姆,对绞线则为100欧姆,只是取个整而已,为了匹配方便。阻抗从字面上看就与电阻不一样,其中只有一个阻字是相同的,而另一个抗字呢?简单地说,阻抗就是电阻加电抗,所以才叫阻抗;周延一点地说,阻抗就是电阻、电容抗及电感抗在向量上的和。在直流电的世界中,物体对电流阻碍的作用叫做电阻,世界上所有的物质都有电阻,只是电阻值的大小差异而已。电阻小的物质称作良导体,电阻很大的物质称作非导体,而最近在高科技领域中称的超导体,则是一种电阻值几近于零的东西。但是在交流电的领域中则除了电阻会阻碍电流以外,电容及电感也会阻碍电流的流动,这种作用就称之为电抗,意即抵抗电流的作用。电容及电感的电抗分别称作电容抗及电感抗,简称容抗及感抗。它们的计量单位与电阻一样是欧姆,而其值的大小则和交流电的频率有关系,频率愈高则容抗愈小感抗愈大,频率愈低则容抗愈大而感抗愈小。此外电容抗和电感抗还有相位角度的问题,具有向量上的关系式,因此才会说:阻抗是电阻与电抗在向量上的和。 阻抗匹配是指负载阻抗与激励源内部阻抗互相适配,得到最大功率输出的一种工作状态。对于不同特性的电路,匹配条件是不一样的。在纯电阻电路中,当负载电阻等于激励源内阻时,则输出功率为最大,这种工作状态称为匹配,否则称为失配。当激励源内阻抗和负载阻抗含有电抗成份时,为使负载得到最大功率,负载阻抗与内阻必须满足共扼关系,即电阻成份相等,电抗成份只数值相等而符号相反。这种匹配条件称为共扼匹配。 阻抗匹配的研究在高速的设计中,阻抗的匹配与否关系到信号的质量优劣。阻抗匹配的

电路设计—— 常用电阻的选择及其作用

电路设计——常用电阻的选择及其作用 电阻的种类很多,普通常用的电阻有碳膜电阻、水泥电阻、金属膜电阻和线绕电阻等;特殊电阻有压敏电阻、热敏电阻、光敏电阻等。不同类型电阻其特性参数都有一定的差异,在电路使用时需要考虑的点也不一样。 对于刚接触电路设计的工程师来说很可能会忽略电阻的某些特殊的参数,导致产品的稳定性和可靠性得不到保证。正确的理解电阻各个参数及选型的注意事项,且全面的理解电阻在电路中起到的真正作用,才能够从底层最基本的电路设计上保证产品的优质性。 1电阻的基本参数: 新接触硬件电路设计的工程师,可能对电阻的第一印象就是物理书上描述的导电体对电流的阻碍作用称为电阻,用符号R表示,单位为欧姆、千欧、兆欧,分别用Ω、KΩ、MΩ表示。主要关注的参数为1)、标称阻值:电阻器上面所标示的阻值;2)、允许误差:

标称阻值与实际阻值的差值跟标称阻值之比的百分数称阻值偏差,它表示电阻器的精度。而在电路的设计上,只关注这两个参数是不够的,还有两个重要的参数必须要在设计当中引起重视:额定功率和耐受电压值,这两个参数对整个系统的可靠性影响非常大。 如电路中流过电阻的电流为100mA,阻值为100Ω,那么在电阻上的功率消耗为1W,选择常用的贴片电阻,如封装为0805或1206等是不合适的,会因电阻额定功率小而出现问题。因此,选择电阻的额定功率要满足在1W以上(电路设计选择电阻的功率余量一般在2倍以上),否则电阻上消耗的功率会使电阻过热而失效。 同样,耐压值选择不合适的情况下,也会因为电阻被击穿而导致系统设计的失败。举个例子:AC-DC开关电源模块在设计的输入前端,根据安规GB4943.1标准的要求,在保证插头或连接器断开后,在输入端L、N上的滞留电压在1S之内衰减到初始值的37%,因此,在设计时一般会采用并接一个或两个MΩ级阻抗的电阻进行能量泄放,而输入端是高压,即电阻两端是要承受高压的,当电阻的耐压值低压输入端高压的情况下,就会产生失效。以下表一是常见SMT厚膜电阻的参数,最终选型时还要和选购器件的厂家核实。 表一常用SMT厚膜电阻 注:只做参考,以最终选择的厂家说明为准

51单片机总结上拉电阻

51单片机总结——上拉电阻 单片机2009-07-28 14:56:05 阅读961 评论1字号:大中小 上拉电阻的作用: (1)用于为OC和OD门电路,提供驱动能力。 以OC(集电极开路)电路为例: 例如,达林顿管(其实就是复合三级管)集成块ULN2003. 内部一路的电路如图,就是一个集电极开路电路。 如果不加上拉电阻是无法高电平驱动其他器件的。因为当三极管截至市没有电流流通的路径,更谈不上驱动了。这个跟单片机P0口加上拉电阻的原理一样。 (2)提高高电平电位: 单片机P1口外接4×4矩阵键盘。另外复用P1.0~P1.3外接ULN2003控制驱动步进电机。 实验中遇到的问题:当接入ULN2003时键盘无法工作,去掉ULN2003后键盘工作正常。ULN2003工作正常。(注,两个部分不同时工作) 问题分析:由于键盘的结构,无非就是两个金属片的接通或断开。但是接入ULN2003 后无法正常工作,说明是接入ULN2003影响到了P1口电平的变化。用万用表测的电压,当单片机输出高电平时,P1.0~P1.3电压1V左右,P1.4~P1.7电压4.3V左右,于是测A T89s52高低电平的判决电位,在1.3V左右。这样P1.0~P1.3始终是低电平,键盘根本无法实现扫描功能。 解决方法,只要抬高P1口高电平时的电位,就可以正常工作, 1.在P1口到ULN2003上串接电阻,起到分压的作用,就可以抬高电平。 2.给P1口接上拉电阻,跟P1口内部电阻并联,减小上拉电阻阻值,减小分得的电压,从而抬高P0口高电平电位。 采用第二种方案可以抬高电平到2.5V左右。键盘工作正常。 另外:我在做液晶显示实验的时候,数据线用的P0口,无法正常工作,不显示字符。但是乱动一下数据线就可以完成显示,但是显示现象并不正常,字符不是一次写入,而是乱动几次才能写完全部内容,正常应该一次全部显示。原因是由于,我的P0口中有六个端口都外接并联三个发光二极管。,因为从资料上查到,P0口每一个端口最大可以吸收10MA 电流,总电流不能超过26MA电流。这样算我的总电流已经到了40MA,呵呵。见笑了。所以怀疑是驱动的问题。于是去掉了几个二极管。显示一切正常。似乎问题已经解决,但总觉得还是有点问题,于是又经过几次试验,发现只有当P0.7端口的并联二极管去掉一个,再在其他端口接上一个发光二极管。此时也可以正常显示。但是这样P0口吸收电流在38MA,也超过了26MA不少。所以不是吸收电流太大的问题。仔细分析当端口并联外接三个二极管的时候等效于加了一个700欧左右的电阻,于是把二极管去掉换成一个1k电阻,液晶也无法显示。

端接电阻

端接电阻是用来实现阻抗匹配的。 什么是阻抗匹配? 对于波形信号,在传输和使用的过程中由于传输路径上阻抗的非线性,会产生信号的失真,例如线路中存在电容或电感等非线性原件,对于高频的信号不知道什么时候就会产生阻抗,此时就会影响信号的特性,频率或者能量都会改变,可以通过在电路中加入一种电阻控制电路的阻抗使之达到不影响信号,这种电阻就是端接电阻。端接电阻分为并行端接和串行端接两种。 阻抗匹配在高频设计中是一个常用的概念,这篇文章对这个“阻抗匹配”进行了比较好的解析。回答了什么是阻抗匹配。 阻抗匹配(Impedance matching)是微波电子学里的一部分,主要用于传输线上,来达至所有高频的微波信号皆能传至负载点的目的,不会有信号反射回来源点,从而提升能源效益。 大体上,阻抗匹配有两种,一种是透过改变阻抗力(lumped-circuit matching),另一种则是调整传输线的波长(transmission line matching)。 要匹配一组线路,首先把负载点的阻抗值,除以传输线的特性阻抗值来归一化,然后把数值划在史密夫图表上。 改变阻抗力 把电容或电感与负载串联起来,即可增加或减少负载的阻抗值,在图表上的点会沿著代表实数电阻的圆圈走动。如果把电容或电感接地,首先图表上的点会以图中心旋转180度,然后才沿电阻圈走动,再沿中心旋转180度。重覆以上方法直至电阻值变成1,即可直接把阻抗力变为零完成匹配。 [编辑] 调整传输线

由负载点至来源点加长传输线,在图表上的圆点会沿著图中心以逆时针方向走动,直至走到电阻值为1的圆圈上,即可加电容或电感把阻抗力调整为零,完成匹配 阻抗匹配则传输功率大,对于一个电源来讲,当它的内阻等于负载时,输出功率最大,此时阻抗匹配。最大功率传输定理,如果是高频的话,就是无反射波。对于普通的宽频放大器,输出阻抗50Ω,功率传输电路中需要考虑阻抗匹配,可 是如果信号波长远远大于电缆长度,即缆长可以忽略的话,就无须考虑阻抗匹配了。阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,此时的传输不会产生反射,这表明所有能量都被负载吸收了.反之则在传输中有能量 损失。高速 PCB布线时,为了防止信号的反射,要求是线路的阻抗为50欧姆。这是个大约的数字,一般规定同轴电缆基带50欧姆,频带75欧姆,对绞线则为 100欧姆,只是取个整而已,为了匹配方便. 阻抗从字面上看就与电阻不一样,其中只有一个阻字是相同的,而另一个抗字呢?简单地说,阻抗就是电阻加电抗,所以才叫阻抗;周延一点地说,阻抗就是电阻、电容抗及电感抗在向量上的和。在直流电的世界中,物体对电流阻碍的作用叫做电阻,世界上所有的物质都有电阻,只是电阻值的大小差异而已。电阻小的物质称作良导体,电阻很大的物质称作非导体,而最近在高科技领域中称的超导体,则是一种电阻值几近于零的东西。但是在交流电的领域中则除了电阻会阻碍电流以外,电容及电感也会阻碍电流的流动,这种作用就称之为电抗,意即抵抗电流的作用。电容及电感的电抗分别称作电容抗及电感抗,简称容抗及感抗。它们的计量单位与电阻一样是奥姆,而其值的大小则和交流电的频率有关系,频率愈高则容抗愈小感抗愈大,频率愈低则容抗愈大而感抗愈小。此外电容抗和电感抗还有相位角度的问题,具有向量上的关系式,因此才会说:阻抗是电阻与电抗在向量上的和。 阻抗匹配是指负载阻抗与激励源内部阻抗互相适配,得到最大功率输出的一种工作状态。对于不同特性的电路,匹配条件是不一样的。

电阻在电路中的典型作用分析范文

电阻在电路中的典型作用分析 一、电阻的基本知识 对电流产生的阻碍作用的器件称为电阻器,简称电阻,是一个限流元件,能够控制电路支路上的电流大小。用字母R表示,图形符号:,国际单位是欧姆(ohm),简称欧,符号是Ω。 电阻器上用不同颜色的环来表示电阻的标称阻值,常见的电阻器有四色环电阻和五色环电阻。四色环电阻,一般是碳膜电阻,用三个色环来表示阻值,用一个色环表示误差。五环电阻一般是金属膜电阻,精度更高,常用四个色环表示阻值,另一个色环表示误差。 用不同颜色的色标来表示电阻参数称为色环标示法,色环颜色代表不同的数值,如下表所示: 五色环电阻的色环意义及读数规则如下图所示:

将电阻串接在电路中起到限制支路电流大小的作用,比如1个精密度更高的五色环电阻,颜色分别为棕、黑、黑、棕、棕,标称阻值即100X10=1000欧姆=1K。 二、电阻在电路中的典型作用分析 在分析电阻电路时不必分别考虑该电阻对直流电和交流电的情况,也不必考虑频率高低的影响,只需要分析该电阻阻值大小对电流大小的影响,因为电阻器对这些电信号所呈现的阻值特性一样,下面是电阻在电路中的典型作用。 1、为三极管提供偏置电压 三极管的基极需要直流工作电压,此时可以用一只电阻接在直流工作电压与该三极管基极之间,电源通过电阻R给基极提供偏置电压,电阻R1的大小决定了偏置电压的大小,这种电阻在电路中一般称为偏置电阻。 2、降低电路中某一点电压 在电源与电路的A之间接入电阻时,A点的电压就比电源电压低,可以为发光二极管提供合适的电压。电阻R1同时限制该条支路的电流,保护发光二极管不会因为电流太大而烧坏,这种电阻在电路中一般称为降压电阻或者是限流电阻。 3、将电路中的两部分子电路隔离 在电路中的子电路A和子电路B之间接入隔离电阻,就能将这两部分电路隔离,在黑白电视机电路中通常把电源电路和扫描等电路隔离就采用这种电路结构,这种电阻在电路中一般称为隔离电阻。 4、将电流转换成电压

电阻的种类及作用

电阻种类按照工艺可以分为碳膜电阻和金属膜电阻。 电阻器通常分为三大类:固定电阻,可变电阻,特种电阻。 在电子产品中,以固定电阻应用最多。常用、常见的有RT型碳膜电阻、RJ型金属膜电阻、 RX型线绕电阻,近年来还广泛应用的片状电阻。 电阻器型号命名:R代表电阻,T-碳膜,J-金属,X-线绕,是拼音的第一个字母。在国产老式的电子产品中,常可以看到外表涂覆绿漆的电阻,那就是RT型的。而红颜色的电阻,是RJ型的。 按照功率可以分为小功率电阻和大功率电阻。大功率电阻通常是金属电阻,实际上应该是在金属外面加一个金属(铝材料)散热器,所以可以有10W以上的功率;在电子配套市场上专门卖电阻的市场上可以很容易地看到。 金属电阻通常是作为负载,或者作为小设备的室外加热器,如,在CCTV的一些解码器箱和全天候防护罩中可以看到。 电阻在电路中起到限流、分压等作为。通常1/8W电阻已经完全可以满足使用。但是,在作为7段LED中,要考虑到LED的压降和供电电压之差,再考虑LED的最大电流,通常是20mA(超高亮度的LED),如果是2×6(2排6个串联),则电流是40mA。 不同厂家选用不同材料的,其压降也有所不同。所以需要加上电实测一下。但是,不要让单只LED的电流超出20mA,这时加大电流亮度也不会增加,但是LED的寿命会下降,限流电阻的大小就是压降除以电流。电阻的功率随之可以算出。 电位器 电位器就是可调电阻。它的阻值在1~nΩ之间变化。如N=102=10×10的2次方,也就是1000欧姆,1KΩ。同理,502=5KΩ。 电位器又分单圈和多圈电位器。单圈的电位器通常为灰白色,面上有一个十字可调的旋纽,出厂前放在一个固定的位置上,不在2头;多圈电位器通常为蓝色,调节的旋纽为一字,一字小改锥可调;多圈电位器又分成顶调和侧调2种,主要是电路板调试起来方便。 有些是仪器仪表设备,通常是模拟电路,有一些不确定的因素,需要调节才能达到最理想的效果;有些是设备本身就需要输出一个可变的东西,如电压和电流,也需要一个电位器。 排电阻 是sip n的封装,比较常用的就是阻值502和103的9脚的电阻排;象sip9就是8个电阻封装在一起,8个电阻有一端连在一起,就是公共端,在排电阻上用一个小白点表示。排电阻通常为黑色,也有黄色;51系统的P0需要一个排电阻上拉,否则,作为输入的时候,不能正常读入数据;作为输出的时候,接7407是可以的,不需要上拉电阻;但是,接其它的芯片,还是不行。有兴趣可以看看51的P0的结构;没有兴趣,依葫芦画瓢,照做没错。 光敏电阻 当照在光敏电阻上的光强变化时,电阻值也在变化。显然这是半导体材料的特性。 使用光敏电阻可以检测光强的变化。 电阻的封装 电阻的封装有表面贴和轴向的封装。轴向封装有:axial0.4、axial0.6、axial0.8等等;axial在英语中就是轴的意思;表面贴电阻的封装最常用的就是0805;当然还有更大的;但是更大的电阻不是很常用的。

端接电阻的作用教学提纲

端接电阻的作用 端接电阻是干什么的端接电阻是用来实现阻抗匹配的。什么是阻抗匹配,对于波形信号,在传输和使用的过程中会产生非线性阻抗,例如线路中存在电容或电感等非线性原件,对于高频的信号不知道什么时候就会产生阻抗,此时就会影响信号的特性,频率或者能量都会改变,可以通过在电路中加入一种电阻控制电路的阻抗使之达到不影响信号,这种电阻就是端接电阻。端接电阻分为并行端接和串行端接两种。阻抗匹配在高频设计中是一个常用的概念,这篇文章对这个“阻抗匹配”进行了比较好的解析。回答了什么是阻抗匹配。阻抗匹配(Impedancematching)是微波电子学里的一部分,主要用于传输线上,来达至所有高频的微波信号皆能传至负载点的目的,不会有信号反射回来源点,从而提升能源效益。大体上,阻抗匹配有两种,一种是透过改变阻抗力(lumped-circuitmatching),另一种则是调整传输线的波长(transmissionlinematching)。要匹配一组线路,首先把负载点的阻抗值,除以传输线的特性阻抗值来归一化,然后把数值划在史密夫图表上。改变阻抗力 把电容或电感与负载串联起来,即可增加或减少负载的阻抗值,在图表上的点会沿著代表实数电阻的圆圈走动。如果把电容或电感接地,首先图表上的点会以图中心旋转180度,

然后才沿电阻圈走动,再沿中心旋转180度。重覆以上方法直至电阻值变成1,即可直接把阻抗力变为零完成匹配。调整传输线 由负载点至来源点加长传输线,在图表上的圆点会沿著图中心以逆时针方向走动,直至走到电阻值为1的圆圈上,即可加电容或电感把阻抗力调整为零,完成匹配阻抗匹配则传输功率大,对于一个电源来讲,单它的内阻等于负载时,输出功率最大,此时阻抗匹配。最大功率传输定理,如果是高频的话,就是无反射波。对于普通的宽频放大器,输出阻抗50Ω,功率传输电路中需要考虑阻抗匹配,可是如果信号波长远远大于电缆长度,即缆长可以忽略的话,就无须考虑阻抗匹配了。阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,此时的传输不会产生反射,这表明所有能量都被负载吸收了。反之则在传输中有能量损失。高速PCB 布线时,为了防止信号的反射,要求是线路的阻抗为50欧姆。这是个大约的数字,一般规定同轴电缆基带50欧姆,频带75欧姆,对绞线则为100欧姆,只是取个整而已,为了匹配方便。阻抗从字面上看就与电阻不一样,其中只有一个阻字是相同的,而另一个抗字呢?简单地说,阻抗就是电阻加电抗,所以才叫阻抗;周延一点地说,阻抗就是电阻、电容抗及电感抗在向量上的和。在直流电的世界中,物体对电流阻碍的作用叫做电阻,世界上所有的物质都有电阻,只是

相关文档
最新文档