dxp使用技巧
Protel DXP操作手册(PCB)1

第二章Protel DXP PCB DXP PCB印刷电路板布线设计流程与步骤D X P P C B常用快速键键:公英制切换少了Page Up Page Down End 键:改变移动格点的距离键:层别的设定键:进入对象编辑模式键:走线模式时恢复上一线段的状态键:切换走线的层数键:切换所在的层别(往后)键:切换所在的层别(往前)键:显示整个绘图画面键:显示整个板框大小键:选取所有对象键:解除所有选取对象+ 键:切换电气格点+ 键:切换走线模式+ 键:切换单层显示模式+ LeftClick 键:选取点到的对象+ 键:删除所有选取的对象RightClick 键:鼠标下拉式选单建立新PCB,加载零件库首先到下拉式菜单的File/New/PCB 并建立起一个PCB的档案接着执行储存Save的指令,可以用来更改PCB的文件名称进入零件库挂载区点选画面右下方的面板用来开启零件库管理器加入新零件库选择所要加载零件库的入径将所选择的零件库加入零件库挂载区2-2 设定原点,定义板框和工作区Edit/Origin/Set将光标点选在指定的位置PCB原点符号此位置将被设为坐标0,0Protel DXP的预设单位为英制(mil),按键盘Q键后可切换公制(mm)定义板框板框由“Mechanical 1”和“KeepOut”所组合而成,“Mechanical 1”是PCB板场裁板子的依据;而“KeepOut”则是Layout人员所自订的板边间距。
首先将工作层面切换到机构层Mechanical 1上Place/Line 用坐标定点( J,L 输入坐标点, Enter ) 由原点出发依照尺寸绘制Place/Line 使用画线指令画板框线Step1. 按 再按 , 再按 + 再按Step2. 按 再按 , 在 输入坐标值, 再按三次。
Step3. 按 再按 , 在 输入坐标值,再按三次。
Step4. 按 再按 , 在 输入坐标值,再按 三次。
DXP操作技巧

1、 PCB中放置器件:M+C+点击空白,元件就进放置(可打印出原理图方便对照);2、使用DC-DC隔离时,外部与内部的电源选择应根据功率大小选择,因为DC-DC的输出功率较小;3、PCB中的room层只是为了便于整体移动器件,可删;4、消除ALTIUM 6.9以上高版本垃圾文件,写个bat文件放到工作目录中,每次退出程序后运行一下,基本清理干净。
bat 文件内容;“del *.BK*del *.ldbdel Backup*del Previous*del *.~*DEL .\history\*.zipdel *.log”;5、6.X版本的pcb文件经7.X以后版本打开后保存大小由几兆变为几十兆,解决方法:Perference--PCB Editor--True Type Fonts取消 Embed True Type Fonts Inside PCB Documents前面的勾;6、换层快捷键,小键盘的星号键 or Ctrl+Shift+滑轮;7、如何让GND不显示飞线,或者只有GND显示飞线:设计---网络表---编辑网络----双击"GND" ,隐藏即可;8、库中很多元件的同一封装有三种:L,M,N,好像是元件布局的密度.L是低密度板用的封装.M是高密度板用的封装,N是普通密度板用的封装.只是封装外型的大小有点区别;9、未解决:在机械层里画一圆,选中Keepout属性,在铺铜时照样全部被覆盖,一直以来我都是在机械层里画了再到Keepout层里再画一个来解决。
以前在做一个板的时候在一个安装孔的丝印层画了一个圈。
然后选了KEEPout。
结果厂里做回来的板子居然没给我钻孔。
好像不认识有个KEEPout属性一样;10、在AD中,文件已经不再使用DDB的方式进行保存了,而是改用分离的文件方式。
AD中的文件由项目文件(不同的项目有不同的后辍,如.prjPCB,.prjFPGA等),原理图文件,PCB文件等。
自己总结 DXP基本操作步骤

DXP基本操作步骤总结首先打开DXP软件→新建一个工程→新建一个原理图文件和一个PCB文件→将这两个文件加到之前新建的那个工程下之后保存(根据需要重命名)。
↓之后转到原理图文件开始绘制原理图→根据需要从常用库中找到相应器件(如果找不到合适的器件符号,要自己绘制所需器件图形,建立原理图库)→连线,注意连接时一定要“热点”相连,否则无效→修改器件参数(名字【也可以用自动编号命令】、参数值大小)→修改、添加封装(之后通过封装管理器查看是否所有器件均有封装,是否合适,不合适要自己建立封装库,之后添加)→编译→修改其中的错误和警告→再次编译→确认无误后保存。
↓之后的相关操作都在PCB文件中,将原理图导入到PCB中(这步也可在原理图文件中完成),原理图中相应元件就会出现在PCB文件中→器件位置的摆放(这步是PCB设计中很耗费时间的两步中的一步,因为要综合考虑,放置在这个位置是否会导致下一步布线难度的加大,尽量避免“绕花”)器件摆放认为是最佳方案后→开始布线(这步是另一个很耗费时间的步骤)→布线之前要根据所设计电路的需要设计好布线规则(如地线加粗,焊盘与走线间距等等);最好手动布线,也可以自动布线后自己再对不合理走线进行修改。
↓如果认为布线已经是最优方案了,那下一步就是板子形状的重新定义(也可在刚将原理图导入PCB之后就定义板子形状、尺寸)。
在机械层花好边框后,沿边框在机械层切割。
这步之后就是补泪滴,在“Tool”中的“Teardrops”,选择“All pads”、和“All vias”。
之后就是最后一步——覆铜,在顶层覆铜,那一定要切换到顶层下操作,在顶层画出要覆铜的边框,之后点击覆铜按钮设计相关选项后,沿之前画的覆铜边框画出这个封闭边框,之后点击右键就可以等待覆铜完成了。
在底层覆铜也是同样的操作(在哪层覆铜就要切换到那层进行画边框,覆铜操作)。
认为没有问题就可以保存了。
当然现在就可以看自己设计的电路的3D视图了,这样可以看自己设计的板子效果如何了。
DXP操作指南解读

DXP操作指南注意:1、总图里面总线信号要用总线画2、原理图里面网络标号不能用[中括号],否则不能导入。
3、导原理图时,拉到最下面,ROOM不要打钩。
Protel DXP提供了三种导线延伸模式,<空格>用于横/竖的切换;<SHIFT+空格>用于水平/垂直/45度及任意角度的切换;放置元件时,按X键,实现水平翻转;按Y实现上下翻转;CTRL+Q 打开选择记忆器窗口,可快速选择记忆器中民存储的元件;DXP快捷键DXP按键更改记录2015.6.19DXP规则设置一、Electrical (电气类型)1 . Clearance (安全距离)选项区域设置安全距离设置的是 PCB 电路板在布置铜膜导线时,元件焊盘和焊盘之间、焊盘和导线之间、导线和导线之间的最小的距离。
2 . Short Circuit (短路)选项区域设置短路设置就是否允许电路中有导线交叉短路。
设置方法同上,系统默认不允许短路,即取消 AllowShort Circuit 复选项的选定。
3 . Un-Routed Net (未布线网络)选项区域设置可以指定网络、检查网络布线是否成功,如果不成功,将保持用飞线连接。
4 . Un-connected Pin (未连接管脚)选项区域设置对指定的网络检查是否所有元件管脚都连线了。
二、Routing (布线类型)未全1 . Width (导线宽度)选项区域设置导线的宽度有三个值可以供设置,分别为 Max width (最大宽度)、 Preferred Width (最佳宽度)、Min width (最小宽度)三个值。
2. Routing Topology (布线拓扑)选项区域设置拓扑规则定义是采用的布线的拓扑逻辑约束。
Protel DXP 中常用的布线约束为统计最短逻辑规则,用户可以根据具体设计选择不同的布线拓扑规则。
Protel DXP 提供了以下几种布线拓扑规则。
◆ Shortest ( 最短 ) 规则设置在布线时连接所有节点的连线最短规则。
protelDXP小技巧汇总

protelDXP小技巧汇总1.PROTEL DXP飞线颜色的修改先将当前PCB中的网络全部清除(快捷键为D-N-C;)然后设置飞线颜色(快捷键L 打开颜色设置界面,"CONNECTIONS AND FROM TOS"对应的颜色即为飞线颜色,将其设置为所以需颜色),最后从原理图更新PCB,自动加载网络表,你会发现飞线颜色已经修改成功或者在更新PCB前先修改飞线颜色添加泪滴: 补泪滴可增加它们的牢度,但会使板上的线变得较难看。
顺序按下键盘的S 和A 键(全选),再选择Tools-Teardrops2、图纸设置:执行Design----Document Options,对图纸的大小、方向、标题栏以及颜色等进行设置。
执行Tools----Schematic Preferences,对原理图网格(Grids)的设置。
3、生成(或者更新)元器件流水号:执行Tools----Annotate,点击Reset Designators 和UpdateChangesList,则给原理图里各个元件自动编号。
新弹出的窗口中依次点击Validate Changes和Execute Changes,确认无误,关闭该对话框。
4、生成ERC报告:执行Project----Project Options----Error Reporting里可以看到ERC 报告将根据这个规则进行检查报错。
执行Project下的Compile Document****则生成ERC 结果报告,在System----Message里可以查看错误或警告信息。
根据报告进行修改重新编译直至没有错误。
5、生成元器件列表:执行Report----Bill of materials将生成元器件的详细列表。
6、自动布局元器件:执行Tools---Auto Placement----*****命令,即可进行元器件的自动布局,一般不用此功能,大都是自己挨个摆放元器件。
DXP使用说明

1、显示管脚编号在Tools/Preferences2、显示层信息和颜色设置Design/Board Layers and Colors3、设置多层板Design/Layer Stack Manager4、自动绘制等长线第一步Design/Classes设置类在net classes里选择需要等长的网络类第二步设置连线弯曲形状Design/Rules在net class的第一个选项中选择需要编辑的网络类第三步选择Tools/Equalize net lengths连线会自动将所有的类里面的线完全相等。
5、手动绘制等长线方法时Shift+H选择Toggle Heads UP Display指向或点中所需要测量的线就会在下方出现该net 的线长度。
就可以按照自己的思路进行绘制了。
手动绘制等长线的步骤一.设置需要等长的网络组点击主菜单DesignàClasses,在弹出的窗口中单击Net Classes,并右键,点Add Class会增加一个New Class,在该网络组上右键,修改一个你想要的名字,如:SDRAM 等。
单击打开它,将需要等长的网络,从左边选取并添加到右边的窗口中。
然后再点击关闭设置。
二. 布线在布蛇行线时,只能在已经布好的线上修改,不能直接拉蛇线,所以得先布线,把所有SDRAM Class 的网络用手工(不推荐用自动)的方式布完线,走线尽量的短,尽量的宽松,也就是说间距留大一点。
应该把最长的那一根做为基准,把它尽量的布短一点。
三. 走蛇行线等长按T ,R键,单击一根走线,再按TAB键,设置一下先1. 选中在右边的网络中,选中一根你想要长度的网络,一般选最长的那根也就是说,以后的自动等长中,将会以些为基准,所有需等长的线将会跟它一样长。
2.蛇行设置这里为蛇行线的样式,可以根据自己的需要选择.2. 布蛇行线的快捷键控制:在布蛇行线时,按快捷键“1”“2”“3”“4”“,”“。
”可以在走线时随时控制蛇行线的形状。
DXP使用方法

system中选择隐藏显示面板
C3-1 (所连接的元件管脚) (这4个引脚在这个网络中是连接在一起的)
C4-2 (所连接的元件管脚)
R1-2 (所连接的元件管脚)
R4-2 (所连接的元件管脚)
) (声明结束)
C1 (元件标号)
RAD-0.3 (元件封装)
Cap (元件在原理图的参考名称)
] (声明结束)
( (网络声明开始)
VCC (网络名称)
添加头顶一横:Tools-最后一个选项-Graphical Editing-Single'\'Negation
取消自动摇景:Tools-最后一个选项-Graphical调整速度滑块或选取Auto pan off
查找元件:在元件库里search中输入关键字找寻 关键字要输入数字型号,字母用*号代替,因为字母可能不同,但数字型号是相同的
拖动导线:选中或框选导线, edit-move-drag selection
DXP可以对画好的原理图进行查错编译,项目管理-第二个选项
画好的原理图要进行报表生成:报告-第一个选项。一般Vanul数字要显示出来,Description不用显示。做好后选择输入保存
打印原理图:文件-打印预览 右击第三个选项进行页面设计
也可转为图片进行打印,因为有的复印店没装DXP:文件-打印预览 右击第二个选项
浏览元件封装库,installed封装库:在library中打开路径-PCB中文件
生成网络表:Dsign-设计项目的网络表-Protel,然后在工程面板中查看
[ (中括号标识元件声明开始)
阵列粘贴:放置一个元件-复制-选择阵列粘贴命令
DXP使用方法

一、中英文转换英文转换为中文单击(工具栏里的)DXP(图A)----preferences----localization—use localized resources(在左边的小方框处打钩)(图B)----OK----OK---把DXP软件关掉----重新启动DXP软件即可图A图B图C二、PCB项目及原理图的建立1、点击:文件----创建-----项目----PCB项目图(1)2、文件---创建-----原理图图(2)三、元件库的安装右上角处点击:元件库(图3)-------元件库(图4)------加元件库(图5)-------选择图6的两个文件-----打开------图7所示2、继续加元件库-------选择文件夹philip------打开------8bit图9所示元件库---关闭即可图(3)图(4)图(5)图6图7图8图9图10四、元器件的使用1、如图11所示:元件库===选择所需原件---place...---放到原理图里(1到4顺序)图11图122、其它元器件的位置A、电容图13双击该元件更改可视内容,把下图的红色圈的勾去掉---确定,这样可以缩小空间更改标识符同样把下图的C?改为C1或者其他的就可以了B、电阻(右上角处有个工具栏一般选1K)图14 同样双击电阻元件,更改可视效果,并更改标识符C、二极管(也是在同一个库找)图15 同样更改二极管的可视效果,并更改标识符D、晶振(也是在此库,在最后一个)图16 更改标识符和可视效果F、电源跟接地图17G、开关(也是在同一个库)图18、1图18、2同样更改标识符和可视效果五、最小资源系统(图A为最小系统图的左半边,图B为最小系统图的右半部)打开发给你的《DXP笔记》文件夹里的《最小资源系统图》文件夹的原理图(单击工具栏里的文件----打开---最小系统资源图所在的位置如你把我给你的放在D盘究打开D盘---DXP笔记-----最小资源系统图---会出现一个history文件夹和一些文件,单击后缀为PRJPCB的文件-----打开,就可以看到原理图了),参照着画就好了图A图Bk1、k2、k3等的标注用如下图所示单击Net1键再按键盘的左边的Tab键更改为K1、K2,如图C所示图C。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一、Protel DXP中的基本PCB库:原理图元件库的扩展名是.SchLib,PCB板封装库的扩展名.PcbLib,它们是在软件安装路径的“\Library\...”目录下面的一些封装库中。
根据元件的不同封装我们将其封装分为二大类:一类是分立元件的封装,一类是集成电路元件的封装1、分立元件类:电容:电容分普通电容和贴片电容:普通电容在Miscellaneous Devices.IntLib库中找到,它的种类比较多,总的可以分为二类,一类是电解电容,一类是无极性电容,电解电容由于容量和耐压不同其封装也不一样,电解电容的名称是“RB.*/.*”,其中.*/.*表示的是焊盘间距/外形直径,其单位是英寸。
无极性电容的名称是“RAD-***”,其中***表示的是焊盘间距,其单位是英寸。
贴片电容在\Library\PCB\Ch ip Capacitor-2Contacts.PcbLib中,它的封装比较多,可根据不同的元件选择不同的封装,这些封装可根据厂家提供的封装外形尺寸选择,它的命名方法一般是CC****-****,其中“-”后面的“****”分成二部分,前面二个**是表示焊盘间的距离,后面二个**表示焊盘的宽度,它们的单位都是10mil,“-”前面的“****”是对应的公制尺寸。
电阻:电阻分普通电阻和贴片电阻:普通电阻在Miscellaneous Devices.IntLib库中找到,比较简单,它的名称是“AXIAL-***”,其中***表示的是焊盘间距,其单位是英寸。
贴片电阻在Miscellaneous Devices.IntLib库中只有一个,它的名称是“R2012-0806”,其含义和贴片电容的含义基本相同。
其余的可用贴片电容的封装套用。
二极管:二极管分普通二极管和贴片二极管:普通二极管在Miscellaneous Devices.IntLib库中找到,它的名称是“DIODE-***”,其中***表示一个数据,其单位是英寸。
贴片二极管可用贴片电容的封装套用。
三极管:普通三极管在Miscellaneous Devices.IntLib库中找到,它的名称与Protel99SE的名称“TO-***”不同,在Protel DXP中,三极管的名称是“BCY-W3/***”系列,可根据三极管功率的不同进行选择。
连接件:连接件在Miscellaneous Connector PCB.IntLib库中,可根据需要进行选择。
其他分立封装元件大部分也在Miscellaneous Devices.IntLib库中,我们不再各个说明,但必须熟悉各元件的命名,这样在调用时就一目了然了。
2、集成电路类:DIP:是传统的双列直插封装的集成电路;PLCC:是贴片封装的集成电路,由于焊接工艺要求高,不宜采用;PGA:是传统的栅格阵列封装的集成电路,有专门的PGA库;QUAD:是方形贴片封装的集成电路,焊接较方便;SOP:是小贴片封装的集成电路,和DIP封装对应;SPGA:是错列引脚栅格阵列封装的集成电路;BGA:是球形栅格阵列封装的集成电路;3、dxp中常用短语Fairchild SemiconductorFSC Discrete BJT.IntLib三极管FSC Discrete Diode.IntLib二极管FSC Discrete Rectifier.IntLib IN系列二极管FSC Logic Flip-Flop.IntLib40系列FSC Logic Latch.IntLib74LS系列C-MAC MicroTechnologyC-MAC MicroTechnology晶振Dallas SemiconductorDallasMicrocontroller8-Bit.IntLib存储器International RectifierIR Discrete SCR.IntLib可控硅IR Discrete Diode.IntLib二极管KEMET ElectronicsKEMET.Chip.Capacitor..IntLib粘贴式电容MotorolaMotorola Discrete BJT.IntLib三极管Motorola.Discrete.Diode.IntLib1N系列稳压管Motorola Discrete JFET.IntLib场效应管MotorolaMotorola.Discrete.MOSFET.IntLib MOS管Motorola Discrete SCR.IntLib可控硅Motorola Discrete TRIAC.IntLib双向可控硅Motorola.PowerManagementVoltage电源LM系列National SemiconductorNSC Audio Power Amplifier.IntLib LM38、48系列NSC Analog Timer Circuit.IntLib LM555NSC Analog Timer Circuit.IntLib三极管NSC Discrete Diode.IntLib IN系列二极管NSC Discrete Diode.I ntLib IN系列稳压管NSC Logic Counter.IntLib CD40系列NSC Logic Counter.IntLib74系列NSCPowerMgtVoltageRegulator.IntLib电源块子78系列ON SemiconductorON Semi Logic Counter.IntLib74系列ON Semi Logic Counter.IntLib晶振SimulationSimulation Sources.IntLib信号源Simulation Voltage Source.INTLIB信号源ST MicroelectronicsST Analog Timer Circuit.IntLib LM555ST Discrete BJT.IntLib2N系列三极管ST Operational Amplifier.IntLib TL084系列ST Logic Counter.IntLib40、74系列ST Logic Flip-Flop.IntLib74系列4017ST Logic Switch.IntLib4066系列ST Logic Latch.IntLib74系列ST Logic Register.IntLib40系列ST Logic Special Function.IntLib40系列STPowerMgt Voltage Reference.IntLib TL、LM38系列STPower Mgt Voltage Regulator.IntLib电源块子78、LM317系列Teccor ElectronicsTeccor Discrete TRIAC.IntLib双向可控硅Teccor Discrete SCR.IntLib可控硅Texas InstrumentsTI Analog Timer Circuit.IntLib555系列TI Converter Digital to Analog.IntLib D/A转换器TI C onverter Analog to Digital.IntLib A/D转换器TI Logic Decoder Demux.IntLib SN74LS138TI Logic Flip-Flop.IntLib逻辑电路74系列TI Logic Gate1.IntLib逻辑电路74系列TI Logic Gate2.IntLib逻辑电路74系列TI Operational Amplifier.IntLib TL系列功放块PROTEL DXP2004DRC规则中英文对照2008-11-0510:53在PROTEL DXP2004中的DRC规则检查项目,对于一些英文水平较薄弱的朋友是一个大难题,特和同事对其进行整理一下,英文水平有限,仅供参考:PROTEL DXP2004DRC规则英文对照一、Error Reporting错误报告A:Violations Associated with Buses有关总线电气错误的各类型(共12项)bus indices out of range总线分支索引超出范围Bus range syntax errors总线范围的语法错误Illegal bus range values非法的总线范围值Illegal bus definitions定义的总线非法Mismatched bus label ordering总线分支网络标号错误排序Mismatched bus/wire object on wire/bus总线/导线错误的连接导线/总线Mismatched bus widths总线宽度错误Mismatched bus section index ordering总线范围值表达错误Mismatched electrical types on bus总线上错误的电气类型Mismatched generics on bus(first index)总线范围值的首位错误Mismatched generics on bus(second index)总线范围值末位错误Mixed generics and numeric bus labeling总线命名规则错误B:Violations Associated Components有关元件符号电气错误(共20项)Component Implementations with duplicate pins usage元件管脚在原理图中重复被使用Component Implementations with invalid pin mappings元件管脚在应用中和PCB封装中的焊盘不符Component Implementations with missing pins in sequence元件管脚的序号出现序号丢失Component contaning duplicate sub-parts元件中出现了重复的子部分Component with duplicate Implementations元件被重复使用Component with duplicate pins元件中有重复的管脚Duplicate component models一个元件被定义多砠??重复模型Duplicate part designators元件中出现标示号重复的部分Errors in component model parameters元件模型中出现错误的的参数Extra pin found in component display mode多余的管脚在元件上显示Mismatched hidden pin component元件隐藏管脚的连接不匹配Mismatched pin visibility管脚的可视性不匹配Missing component model parameters元件模型参数丢失Missing component models元件模型丢失Missing component models in model files元件模型不能在模型文件中找到Missing pin found in component display mode不见的管脚在元件上显示Models found in different model locations元件模型在未知的路径中找到Sheet symbol with duplicate entries方框电路图中出现重复的端口Un-designated parts requiring annotation未标记的部分需要自动标号Unused sub-part in component元件中某个部分未使用C:violations associated with document相关的文档电气错误(共10项)conflicti ng constraints约束不一致的duplicate sheet symbol name层次原理图中使用了重复的方框电路图duplicate sheet numbers重复的原理图图纸序号missing child sheet for sheet symbol方框图没有对应的子电路图missing configuration target缺少配置对象missing sub-project sheet for component元件丢失子项目multiple configuration targets无效的配置对象multiple top-level document无效的顶层文件port not linked to parent sheet symbol子原理图中的端口没有对应到总原理图上的端口sheet enter not linked to child sheet方框电路图上的端口在对应子原理图中没有对应端口D:violations associated with nets有关网络电气错误(共19项)adding hidden net to sheet原理图中出现隐藏网络adding items from hidden net to net在隐藏网络中添加对象到已有网络中auto-assigned ports to device pins自动分配端口到设备引脚duplicate nets原理图中出现重名的网络floatin g net labels原理图中有悬空的网络标签global power-objects scope changes全局的电源符号错误net parameters with no name网络属性中缺少名称net parameters with no value网络属性中缺少赋值nets containing floating input pins网络包括悬空的输入引脚nets with multiple names同一个网络被附加多个网络名nets with no driving source网络中没有驱动nets with only one pin网络只连接一个引脚nets with possible connection problems网络可能有连接上的错误signals with multiple drivers重复的驱动信号sheets containing duplicate ports原理图中包含重复的端口signals with load信号无负载signals with drivers信号无驱动unconnected objects in net网络中的元件出现未连接对象unconnected wires原理图中有没连接的导线E:Violations associated with others有关原理图的各种类型的错误(3项)No Error无错误Object not completely within sheet boundaries原理图中的对象超出了图纸边框Off-grid object原理图中的对象不在格点位置F:Violations associated with parameters有关参数错误的各种类型same parameter containing different types相同的参数出现在不同的模型中same parameter containing different values相同的参数出现了不同的取值二、Comparator规则比较A:Differences associated with components原理图和PCB上有关的不同(共16项) Changed channel class name通道类名称变化Changed component class name元件类名称变化Changed net class name网络类名称变化Changed room definitions区域定义的变化Changed Rule设计规则的变化Channel classes with extra members通道类出现了多余的成员Component classes with extra members元件类出现了多余的成员Difference component元件出现不同的描述Different designators元件标示的改变Different library references出现不同的元件参考库Different types出现不同的标准Differe nt footprints元件封装的改变Extra channel classes多余的通道类Extra component classes多余的元件类Extra component多余的元件Extra room definitions多余的区域定义B:Differences associated with nets原理图和PCB上有关网络不同(共6项)Changed net name网络名称出现改变Extra net classes出现多余的网络类Extra nets出现多余的网络Extra pins in nets网络中出现多余的管脚Extra rules网络中出现多余的设计规则Net class with Extra members网络中出现多余的成员C:Differences associated with parameters原理图和PCB上有关的参数不同(共3项)Changed parameter types改变参数类型Changed parameter value改变参数的取值Object with extra parameter对象出现多余的参数【Violations Associated with Buses】栏——总线电气错误类型(1)【Bus indices out of range】:总线分支索引超出范围。