武汉理工大学最新数字电子技术4套期末试卷4套(含答案).doc

合集下载

数字电子技术期末复习试卷及答案(四套)

数字电子技术期末复习试卷及答案(四套)

数字电子技术基础试卷(本科)及参考答案试卷一一、(20分)选择填空。

从每个小题的四个选项中选出一个正确答案,并将其编号填入该题后的括号中。

1.十进制数3.625的二进制数和8421BCD码分别为()A.11.11 和11.001 B.11.101 和0011.1C.11.01 和11.1 D.11.101 和11.1012.下列几种说法中错误的是()A.任何逻辑函数都可以用卡诺图表示。

B.逻辑函数的卡诺图是唯一的。

C.同一个卡诺图化简结果可能不是唯一的。

D.卡诺图中1的个数和0的个数相同。

3.和TTL电路相比,CMOS电路最突出的优点在于()A.可靠性高B.抗干扰能力强C.速度快D.功耗低4.为了把串行输入的数据转换为并行输出的数据,可以使用()A.寄存器B.移位寄存器C.计数器D.存储器5.单稳态触发器的输出脉冲的宽度取决于()A.触发脉冲的宽度B.触发脉冲的幅度C.电路本身的电容、电阻的参数D.电源电压的数值6.为了提高多谐振荡器频率的稳定性,最有效的方法是()A.提高电容、电阻的精度B.提高电源的稳定度C.采用石英晶体振荡器C.保持环境温度不变7.已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用()A.五进制计数器B.五位二进制计数器C.单稳态触发器C.多谐振荡器8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于()A.5V B.2VC.4V D.3V图1-8二、(12分)已知输入信号A、B、C的波形,试画出图2所示各电路输出(L1、L2、L3)的波形。

设触发器的初态为0。

图2三、(10分)如图3所示,为检测水箱的液位,在A 、B 、C 、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。

试用与非门设计一个水位状态显示电路,要求:当水面在A 、B 之间的正常状态时,仅绿灯G 亮;水面在B 、C 间或A 以上的异常状态时,仅黄Y 灯亮;水面在C 以下的危险状态时,仅红灯R 亮。

数字电子技术试题(含答案)

数字电子技术试题(含答案)

系:_____________ 专业:_______________ 班级:_________ 准考证号: 姓名:_____________期 末 考 试 试 题 (卷)密 封 线 密 封 线 以 内 不 准 作 任 何 标 记 密 封 线考试试题(卷A )专业: 考试科目: 数字电子技术 适用班级: 题 号一 二 三 四 五 总分 分 数评卷人 复查人一、单项选择题:(请在答题纸答题)(每小题2分,共20分) 1、十进制数35转换为二进制数为( )A. 11001B.100011C. 10101D.110110 2、十六进制数A05CH 转换为二进制数为( )A.1011 0000 0101 1011B.1010 0010 0101 1000C.1010 0000 0101 1100D.1000 0010 0110 1010 3、十进制数86转换为BCD 码应为( )A.01010110B.10000110C.00111001D.01101000 4、已知Y=A+BC ,则下列说法正确的是( )A.当A=0、B=1、C=0时,Y=1B.当A=0、B=0、C=1时,Y=1C.当A=1、B=0、C=0时,Y=1D.当A=1、B=0、C=0时,Y=0 5、下列逻辑代数基本运算关系式中不正确的是( )A.A+A=AB.A ·A=AC.A+0=0D.A+1=16、二输入端的或非门,其输入端为A 、B ,输出端为Y,则其表达式Y= ( )A.ABB. A BC.ABD.A+B 7、基本RS 触发器如图所示,欲使该触发器保持原态,则输入信号为( )A.S=R=0B.S=R=1C.S=1 R=0D.S=0 R=18、要使JK 触发器处于计数状态,则必须使( )A.J=K=1B.J=K=0C.J=0,K=1D.J=1,K=0 9、下列触发器中没有计数功能的是( )A.RS 触发器B.T 触发器C.JK 触发器D.T ˊ触发器 10、组合电路中的冒险,偏“0”冒险Y = ( )A. AAB.A A +C.A+0D.A+1二、填空题:(请在答题纸答题)(每空2分,共30分)1、逻辑函数的表示方法有___________、___________、___________、___________、___________五种形式。

数字电子技术期末考试试题含答案

数字电子技术期末考试试题含答案

.《数字电子技术》考试一试卷(第一套)课程号2904025035考试时间100分钟合用专业年级(方向):应用物理、电信科技2010级考试方式及要求:闭卷笔试题号一二三四五六七总分得分阅卷人(注:集成电路CD4532、74HC138、74HC151的功能见附表)一、填空题(共28分)1、(2分)()H=()D=()8421BCD。

2、(2分)逻辑函数L=+A+B+C+D=(1)。

3、(2分)由传输门组成的电路以以下图所示,当A=0时,输出L=B。

4、(2分)三态门可能输出的三种状态是低电平、高电平易高阻态_。

5、(3分)A/D变换器一般要经过_采样__、保持、量化和__编码__这4个步骤,A/D变换器的变换速度主要取决于变换种类。

对双积分型A/D变换器、并行比较型A/D变换器和逐次比较型A/D变换器的相对速度进行比较,变换速度最快的是_并行比较型A/D变换器__。

.西南石油大学试卷第2页共11页6、(2分)集成优先编码器CD4532(功能表见后)正常接电源和地,且 待编码信号输入端I 0 2 6 7,输入使能端 EI=1 ,其他输入端为 , =I =I =I =10 其输出Y 21Y 0为 111。

Y7、(3分)集成数据选择器74HC151组成的电路以以下图所示,则其输出Y=ABCABCABC 。

(注:不需化简)Y0 ABE YS2S174HC151CS0D0D1 D2D3D4 D5D6D70 18、(3分)某PLA 电路以以下图所示,其输出逻辑函数表达式 X=ABC A BC A BC 。

ABC×× ×× ×× × ×××× ×××××××X Y9、(2分)某单极性输出的 8位D/A 变换器正常工作,当输入数字量为 (10101010)B 时,其输出电压为,当输入数字量为(10101100) 时,其输出电压为V 。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数字电子技术试卷和问题详解

数字电子技术试卷和问题详解

数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。

2.100001100001是8421BCD 码,其十进制为 861 。

3.逻辑代数的三种基本运算是 与 , 或 和 非 。

4.三态门的工作状态是 0 , 1 , 高阻 。

5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。

6.施密特触发器的主要应用是 波形的整形 。

7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为。

8.实现A/D 转换的主要方法有 , , 。

二.判断题(10)1.BCD 码即8421码 ( 错 )2.八位二进制数可以表示256种不同状态。

( 对 )3.TTL 与非门与CMOS 与非门的逻辑功能不一样。

( )4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。

(对 )5.计数器可作分频器。

( 对 )三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。

解;D B A Y +=-2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。

四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。

(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。

五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1 六.试用触发器和门电路设计一个同步的五进制计数器。

(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。

武汉理工大学历年数电试卷和模拟题

武汉理工大学历年数电试卷和模拟题

3.F3F3四、(共12分)设计一个三人举手表决电路,要求输出Y的状态与三人A、B、C中多数的状态一致:1.列出真值表并写出逻辑表达式;(6分)2.用3/8线译码器74138和与非门实现上述逻辑函数,画出电路图。

(6分)74138集成译码器功能表及符号输入输出G1G2A G2B A2A1A0Y0Y1Y2Y3Y4Y5Y6Y70X X X X X11111111X1X X X X11111111X X1X X X111111111000000111111110000110111111100010110111111000111110111110010011110111100101111110111001101111110110011111111110五、(共12分)分析下列由计数器74LS290和数据选择器74LS151组成的电路:1.画出图中74LS290输出的状态转换图;(3分)2.写出图中74LS151输出Y的逻辑表达式;(3分)3.对照CP画出输出Y的波形图;(3分)4.说明电路的逻辑功能。

(3分)武汉理工大学教务处 试题标准答案及评分标准用纸课程名称 数字电子技术 ( A 卷)一、填空(每空1分,共16分)1.( 111111.11)B =(77.7)O =(3F.C )H =(01100011.01110101)8421BCD 2.()()F A BB C =++,()()'F A B B C =++3.A=C=1,F AB BC AC =++ 4.速度快 5.-5V6.10,8,8 7.0,1,2二、化简(每小题6分,共12分)1.代数法化简:()()()F A B ABC A(B AB)A B AC A A B A+C A A BC A A BC A B+C AB+AC=•+++=•++=++=++=+==2.卡诺图法化简:Y(A,B,C,D)=(0,2,3,4,6,12)(1,7,8,10,14,15)∑+∑m d 三、写表达式(每小题4分,共12分)1.1F A B C =⋅⋅ 2.2F A B B C =⋅+⋅ 3.3F 1= 四、1.真值表:(略)(3分)逻辑表达式:()Y 3,5,6,7m =∑(3分) 2.电路图:(6分)1GA74LS138G 2212AGAY 4 1 Y Y 5 Y2 Y 6 Y Y 7Y 3 0A B C10 0Y图1 例1逻辑五、1.七进制;(3分)2.输出Y 的逻辑表达式()Y 0,1,3,4,5m =∑;(3分)3.1101110;(3分)4.序列码发生器。

数字电子技术试题含答案(题库)

数字电子技术试题含答案(题库)

《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二 三 四(1) 四(2) 四(3) 四(4) 总 分 得 分一、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL 与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( )根地址线,有( )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11. 下图所示电路中, Y 1=( );Y 2 =( );Y 3 =( )。

ABY 1 Y 2 Y 312. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( )有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

数字电子技术试卷和答案

数字电子技术试卷和答案

数字电子技术试卷和答案(总59页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。

2.是8421BCD码,其十进制为861 。

3.逻辑代数的三种基本运算是与,或和非。

4.三态门的工作状态是0 , 1 ,高阻。

5.描述触发器逻辑功能的方法有真值表,逻辑图,逻辑表达式,卡诺图,波形图。

6.施密特触发器的主要应用是波形的整形。

7.设4位D/A转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为。

8.实现A/D转换的主要方法有,,。

二.判断题(10)1.BCD码即8421码(错)2.八位二进制数可以表示256种不同状态。

(对)3.TTL与非门与CMOS与非门的逻辑功能不一样。

()4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。

(对)5.计数器可作分频器。

(对)三.化简逻辑函数(14)1.用公式法化简--+++=ADDCEBDBAY,化为最简与或表达式。

解;D B A Y +=-2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。

四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。

(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。

五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Qn +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。

(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

武汉理工大学最新数字电子技术4套期末试卷4套(含答案)
. 《数字电子技术基础》(第1组)
一、填空:
1.逻辑函数的两种标准形式是()。

2.2004“1”的异或结果是()。

3.半导体存储器的结构主要包括三个部分,即()、()、()。

输入数字量10000000为5v时的4.8位数模转换器。

如果只有最低位为高,则输出电压为()伏;
输入为10001000时,输出电压为()v. 5。

就逐次逼近型和双积分型模数转换器而言,()抗干扰能力强,()转换速度快。

6.在由555个定时器组成的三个电路中,()和()是脉冲整形电路。

7.与PAL相比,GAL 器件具有可编程的输出结构,通过编程()和设置()工作模式来实现。

此外,由于采用()过程结构,它可以重复编程,使它非常通用,更方便和灵活的使用。

二、根据题目的要求:
逻辑函数P=AB交流被写为“与”或表达式,并由集电极开路的与非门实现。

1.数字
1和2中的电路都是由CMOS门电路组成,它们写下p和q的表达式,并画出对应于a、b和c的p和q波形。

3.分析图3所示的电路:
尝试编写8对1数据选择器的输出函数。

1)画一个
2、甲
1.A0从000到111连续变化时的Y波形图;
2)解释电路的逻辑功能。

4.设计“一位十进制数”(8421BCD码)的舍入电路。

只需设置一个输出,并绘制一个逻辑电路图,其中包含最少的与非门。

V.已知电路CP和a的波形如图4(a) (b)所示。

将触发器的初始状态设置为“0”,并尝试绘制输出端b和c的波形。

B C
6.由t触发器和异或门组成的电路如图5(a)所示,在示波器上观察到的波形如图5(b)所示。

电路是如何连接的?请在原图上画出正确的连接图,并注明t值。

7.图6示出了由16*4位只读存储器和同步十六进制加法计数器74LS161组成的脉冲分频电路。

只读存储器中的数据如表1所示。

在阴极保护信号的持续作用下,尝试画出D
3、D
2、D
1、D0输出电压波形,并说明它们与CP信号频率的比值。

表1:
地址输入数据输出a3a2a 1a 0d 3d 2d 1d 0 00 00 00 00 00 00 00 00
00 01 10 00 00 10 10 1 00 11 00 01 00 01 00 01 01 01 01 01 01 01 01 01
01 01 01 01 01 11 01 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 10 0 0 00 0 1 10 1 0 00 1 0 11 0 1
01 0 11 0 1 0 11 0 11 0 11 0 11 0 0 01-
一、填空:
1.逻辑函数的两种标准形式是()。

2.2004“1”的异或结果是()。

3.半导体存储器的结构主要包括三个部分,即()、()、()。

输入数字量10000000为5v时的4.8位数模转换器。

如果只有最低位为高,则输出电压为()伏;
输入为10001000时,输出电压为()v. 5。

就逐次逼近型和双积分型模数转换器而言,()抗干扰能力强,()转换速度快。

6.在由555个定时器组成的三个电路中,()和()是脉冲整形电路。

7.与PAL相比,GAL 器件具有可编程的输出结构,通过编程()和设置()工作模式来实现。

此外,由于采用()过程结构,它可以重复编程,使它非常通用,更方便和灵活的使用。

二、根据题目的要求:
逻辑函数P=AB交流被写为“与”或表达式,并由集电极开路的与非门实现。

1.数字
1和2中的电路都是由CMOS门电路组成,它们写下p和q的表
达式,并画出对应于a、b和c的p和q波形。

3.分析图3所示的电路:
尝试编写8对1数据选择器的输出函数。

1)画一个
2、甲
1.A0从000到111连续变化时的Y波形图;
2)解释电路的逻辑功能。

4.设计“一位十进制数”(8421BCD码)的舍入电路。

只需设置一个输出,并绘制一个逻辑电路图,其中包含最少的与非门。

V.已知电路CP和a的波形如图4(a) (b)所示。

将触发器的初始状态设置为“0”,并尝试绘制输出端b和c的波形。

B C
6.由t触发器和异或门组成的电路如图5(a)所示,在示波器上观察到的波形如图5(b)所示。

电路是如何连接的?请在原图上画出正确的连接图,并注明t值。

7.图6示出了由16*4位只读存储器和同步十六进制加法计数器74LS161组成的脉冲分频电路。

只读存储器中的数据如表1所示。

在阴极保护信号的持续作用下,尝试画出D
3、D
2、D
1、D0输出电压波形,并说明它们与CP信号频率的比值。

表1:
地址输入数据输出a3a2a 1a 0d 3d 2d 1d 0 00 00 00 00 00 00 00 00
00 01 10 00 00 10 10 1 00 11 00 01 00 01 00 01 01 01 01 01 01 01 01 01
01 01 01 01 01 11 01 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11当输入是大于1的质数时,电路的输出是1,否则输出是0(需要设计过程)。

(10分)
四、尝试绘制以下触发器的输出波形(将触发器的初始状态设置为0)。

(12分)1.2.3。

如图所示,数字系统由两个超前进位加法器74LS283和一个数字比较器74LS85组成。

试验分析:
(10分)(1)当x 3 x 2 x 1 x 0=0011,y 3 y 2 y 1 y 0=0011,z 3 z 2 z 1 z 0=?T=?(2)当x 3 x 2 x 1 x 0=0111,y 3 y 2 y 1 y 0=0111,z 3 z 2 z 1 z 0=?T=?(3)解释系统的逻辑功能。

六、尝试74LS161设计一个计数器来完成下面的计数周期(10分)
七、如图所示为跳频信号发生器,其中CB555为555定时器,74LS194为四位双向移位寄存器,74LS160为十进制加法计数器。

(22分)1。

CB 555构成了什么功能电路?2.当2K滑动阻力在中心位置时,找到CP2频率?3.当74LS194的状态为0001时,画出
74LS160的状态转换图,说明它是一个十进制计数器,并求出输出Y. 4的频率。

众所周知,74LS194工作在循环右移状态。

当其状态为0001时,绘制74LS194的状态转换图;
5.试着解释电路输出Y有哪几种输出频率成分?每个频率分量持续多长时间?问题《数字电子技术基础》(第4组)参考答案
一、填空:
1.Y=0、Y=1;

高阻抗状态;
2.TF、T 'F
1111;
13,8;
3.功能扩展电路和功能合成电路;
以及阵列和输出逻辑宏单元;
4.5/3;
1/8;
第二,(1)逻辑表达式(2)最小和或表达式:
(3)真值表ab cy1 y200 0000 1100 1 0100 1 1011 0 0101 1 011 1 0011 111(4)逻辑功能是:
全加器。

三、(1)真值表(2)逻辑表达式:
(3)利用74LS138和与非门实现以下功能:
Iv .
五,(1) z3z2z1z0=0110,t=0。

(2) Z3Z2Z1Z0=1110,T=1;
(3)系统的逻辑功能是:
两位BCD求和电路。

六个,
七,(1)多谐振荡器;
(2) (3)状态转移图如下:
74LS160构成一个9位计数器;
(4)74LS194构成电路的状态转换图:
(5)可输出4种频率的信号,其频率为: 、
Word教育材料。

相关文档
最新文档