计算机组成原理试题集含答案(8)
计算机组成原理期末考试题及答案

计算机组成原理期末考试题及答案计算机组成原理期末考试题及答案1、8位定点原码整数10100011B的真值为(B)。
A、+0100011BB、-0100011BC、+1011101BD、-1011101B2、若某数x的真值为-0.1010,在计算机中该数表⽰为1.0110,则该数所⽤的编码为(B)。
A、原码B、补码C、反码D、移码3、若x补=0.1101010,则x原=(D)。
A、1.0010101B、1.0010110C、0.0010110D、0.11010104、若采⽤双符号位,则发⽣正溢的特征是:双符号位为(B)。
A、00B、01C、10D、115、原码乘法是(A)。
A、先取操作数绝对值相乘,符号位单独处理;B、⽤原码表⽰操作数,然后直接相乘;C、被乘数⽤原码表⽰,乘数取绝对值,然后相乘;D、乘数⽤原码表⽰,被乘数取绝对值,然后相乘6、在微程序控制器中,机器指令与微指令的关系是(B)。
A、每条机器指令由⼀条微指令来执⾏;B、每条机器指令由⼀段⽤微指令编程的微程序来解释执⾏;C、⼀段机器指令组成的程序可由⼀条微指令来执⾏;D、⼀条微指令由若⼲条机器指令组成;7、若存储周期250ns,每次读出16位,则该存储器的数据传送率为(C)。
A、4×106字节/秒B、4M字节/秒C、8×106字节/秒D、8M字节/秒8、挂接在总线上的多个部件(B)。
A、只能分时向总线发送数据,并只能分时从总线接收数据;B、只能分时向总线发送数据,但可同时从总线接收数据;C、可同时向总线发送数据,并同时从总线接收数据;D、可同时向总线发送数据,但只能分时从总线接收数据;9、主存储器和CPU之间增加⾼速缓冲存储器的⽬的是(A)。
A、解决CPU和主存之间的速度匹配问题B、扩⼤主存储器的容量C、扩⼤CPU中通⽤寄存器的数量D、既扩⼤主存容量⼜扩⼤CPU通⽤寄存器数量10.单地址指令中为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个数常采⽤(C)。
《计算机组成原理》习题集部分参考答案

《计算机组成原理》习题集部分参考答案说明:这里给出了习题部分答案,仅供参考。
名词解释、简答题以及论述题的答案均可以在教材以及其它参考书上找到,请各位同学自行完成。
一. 选择题(每小题2分,共20分)1. B2. C3. B4. A5. B6. A7. B8.B 9.A 10.A11. C 12. C 13. D 14. B 15. D16. A 17. D 18. B 19. C 20. C21. D 22. B 23. B 24. D 25. A 26. D27. D 28. D 29. B 30. A31. D 32. D 33. D 34.D、C 35. D 36. C37. B 38. B 39. B 40. C 43.B二. 填空题(每小题1分,共20分)1. 输入编码内码字模码2. 加、减法浮点运算3. 210 2304. 算术运算逻辑运算5. 程序地址6. 存储周期存储器7. 顺序寻址方式跳跃寻址方式8. 并行串行复用9. 符号位数值域10.控制器运算器11. 系统软件应用软件系统软件12.带宽单总线、双总线(或三总线。
答2个即可)13. 并行空间并行时间并行14. 先进后出寄存器存储器15. 软件系统16. 集中式分布式17. 寄存器主存18.为计算机各部件的协调工作提供时间标志。
19. 硬、软件系统器件性能决定20. 输入编码(或输入码)内码(或机内码)字模码21. 内外存贮器指令寄存器22. 存储容量存取时间23. 程序控制类操作数下一条指令24. 寄存器-寄存器型寄存器-存储器型25. 精简指令系统计算机复杂指令系统计算机26. 统一编址单独编址27. 总线I/O设备(或输入输出设备)28. 输入设备输出设备29.三半导体发光二极管显示器30.程序断点PC 程序状态字PSW31. cache 主存32. 二进制代码地址码33. 存储周期存储器带宽34. 算术 135.地址线数据线控制线36. 外围设备DMA控制器内存三. 简答题1. 计算机主要由:CPU子系统、存贮子系统以及输入输出子系统。
计算机组成原理试题及答案全套

计算机组成原理试题及答案全套第一部分:选择题1.下列关于计算机内存的说法,错误的是:A.内存是计算机的主要存储器件之一B.内存是临时存储器件,供程序运行时使用C.内存容量越大,计算机的性能越强D.内存分为主存和辅存,主存速度较快,但容量相对较小答案:C2.下列关于CPU的说法,错误的是:A.CPU是计算机的核心部件,负责执行指令和控制计算机的运行B.CPU由运算器、控制器和寄存器组成C.CPU的速度越快,计算机的运行速度越快D.CPU的主频越高,计算机的运行速度越慢答案:D3.下列关于指令周期的说法,错误的是:A.指令周期是CPU执行一条指令所需的时间B.指令周期包括取指令、译码、执行、访存四个阶段C.指令周期的长度取决于CPU的主频D.指令周期越短,CPU的执行效率越高答案:D4.下列关于存储器层次结构的说法,错误的是:A.存储器层次结构分为寄存器、高速缓存、主存和辅存B.存储器层次结构越高,存取速度越快,容量越小C.高速缓存是位于CPU和主存之间的高速存储器D.存储器层次结构的设计目标是在速度、容量和成本之间取得平衡答案:B5.下列哪项措施可以提高计算机系统的安全性?A.设置强密码B.定期更新操作系统和应用程序补丁C.安装杀毒软件和防火墙D.以上都是答案:D6.下列关于计算机硬盘的说法,错误的是:A.硬盘是一种磁存储设备,用于长期存储数据B.硬盘的读写速度相对较慢,但容量较大C.硬盘的存储介质是固态闪存芯片D.硬盘采用磁道、扇区和柱面的方式来寻址数据答案:C第二部分:填空题1.计算机系统由________、软件和人员三部分组成。
答案:硬件2.CPU的两个主要功能是执行________和控制计算机的运行。
答案:指令3.存储器层次结构的设计目标是在速度、________和成本之间取得平衡。
答案:容量4.计算机的存储器分为________和辅存两部分。
答案:主存5.操作系统的主要功能包括________管理、文件管理和用户接口等。
计算机组成原理试题及答案

计算机组成原理试题及答案计算机组成原理试题及答案⼀、选择题(每题3分,共36分)1、下列数中最⼩的数是()。
BA (1010010)2B (00101000)BCDC (512)8D(235)162、某机字长16位,采⽤定点整数表⽰,符号位为1位,尾数为15位,则可表⽰的最⼤正整数为(),最⼩负整数为()。
AA +(215-1),-(215-1)B +(215-1),-(216-1)C +(214-1),-(215-1)D +(215-1), -(1-215)3、运算器虽由许多部件组成,但核⼼部分是() BA 数据总线B 算术逻辑运算单元C 多路开关D 累加寄存器4、在定点运算器中,⽆论采⽤双符号位还是采⽤单符号位,都必须要有溢出判断电路,它⼀般⽤()来实现 CA 与⾮门B 或⾮门C 异或门D 与或⾮门5、⽴即寻址是指() BA 指令中直接给出操作数地址B 指令中直接给出操作数C 指令中间接给出操作数D 指令中间接给出操作数地址6、输⼊输出指令的功能是() CA 进⾏算术运算和逻辑运算B 进⾏主存与CPU之间的数据传送C 进⾏CPU与I/O设备之间的数据传送D 改变程序执⾏的顺序7、微程序控制器中,机器指令与微指令的关系是() DA ⼀段机器指令组成的程序可由⼀条微指令来执⾏B ⼀条微指令由若⼲条机器指令组成C 每⼀条机器指令由⼀条微指令来执⾏D 每⼀条机器指令由⼀段⽤微指令编成的微程序来解释执⾏8、相对指令流⽔线⽅案和多指令周期⽅案,单指令周期⽅案的资源利⽤率和性价⽐()AA 最低B 居中C 最⾼D 都差不多9、某⼀RAM芯⽚,其容量为1024×8位,除电源端和接地端外,连同⽚选和读/写信号该芯⽚引出腿的最⼩数⽬为() BA 23B 20C 17D 1910、在主存和CPU之间增加Cache的⽬的是()。
CA 扩⼤主存的容量B 增加CPU中通⽤寄存器的数量C 解决CPU和主存之间的速度匹配D 代替CPU中寄存器⼯作11、计算机系统的输⼊输出接⼝是()之间的交接界⾯。
计算机组成原理考试试题及参考答案

计算机组成原理考试试题及参考答案计算机组成原理考试试题及参考答案一、选择题1、下列哪个部件不属于计算机的存储器?() A. 硬盘 B. 寄存器C. RAMD. U盘答案:B2、在计算机内部,所有数据和指令采用何种进制编码?() A. 二进制 B. 八进制 C. 十进制 D. 十六进制答案:A3、下面哪种情况下会发生CPU的分支预测错误?() A. 顺序预测B. 跳转预测C. 高速缓存D. 直接预测答案:B4、在计算机的存储器中,容量最大的部分是:() A. Cache B. RAMC. ROMD.硬盘答案:D5、下列哪种情况可能会导致计算机的内存出现故障?() A. 电源故障 B. 软件故障 C. 硬件故障 D. 网络故障答案:C二、填空题6、在计算机中,CPU主要由 ________ 、________ 、________ 三部分组成。
答案:运算器、控制器、存储器61、在计算机的存储器中,________ 存取速度最快,________ 容量最大。
答案:Cache,RAM611、CPU执行的指令最终由 ________ 输出。
答案:显示器6111、在计算机内部,数据和指令都是以二进制形式进行处理和存储的,这一原理是由 ________ 提出的。
答案:香农61111、在计算机中,________ 是用来存储运行时数据的核心部件。
答案:内存三、简答题11、请简述计算机CPU的工作流程。
答案:计算机CPU的工作流程包括取指令、解码、执行指令和写回结果四个步骤。
具体来说,CPU 从内存中获取指令,然后解码指令并执行,最后将结果写回到内存中。
这个过程会不断重复,使得计算机能够连续执行各种任务。
111、请说明指令和数据在计算机内部有何区别。
答案:在计算机内部,指令和数据没有本质区别,它们都是二进制形式存在的。
但是,为了区分它们,通常将那些访问内存、运算等产生效果的二进制称之为指令,而那些被运算的二进制则称之为数据。
计算机组成原理试题库集及答案

计算机组成原理试题库集及答案计算机组成原理是计算机科学与技术专业的核心课程之一,它涵盖了计算机硬件的基本组成和工作原理。
以下是一套计算机组成原理的试题库及答案,供学习和教学参考。
一、选择题1. 在计算机系统中,CPU的主要功能是()。
A. 数据存储B. 数据处理C. 数据输入D. 数据输出答案:B2. 下列哪个部件不属于冯·诺依曼计算机体系结构的主要组成部分?A. 运算器B. 控制器C. 存储器D. 打印机答案:D3. 在计算机中,字长是指()。
A. 存储器的容量B. CPU一次能处理的数据的位数C. 存储器地址的数量D. CPU的时钟频率答案:B二、填空题1. 计算机的存储系统通常由______和______组成。
答案:主存;辅存2. 在指令执行过程中,CPU首先从______中取出指令,然后进行______。
答案:存储器;指令译码三、简答题1. 简述指令周期的主要阶段。
答案:指令周期主要包括取值阶段、译码阶段、执行阶段和写回阶段。
在取值阶段,CPU从存储器中取出指令;在译码阶段,CPU对指令进行解析,确定需要执行的操作;在执行阶段,CPU执行指令中指定的操作;在写回阶段,将操作结果写回寄存器或存储器。
2. 解释什么是流水线技术,并简述其优点。
答案:流水线技术是一种将指令执行过程分解为多个阶段,并且让多个指令在不同阶段同时进行的技术。
其优点包括提高CPU的利用率,减少CPU空闲时间,从而提高计算机系统的处理速度和效率。
四、计算题1. 假设一个计算机系统有32位字长,存储器地址空间为4GB,请计算该系统最多可以有多少条指令?答案:首先,4GB的存储空间等于\(2^{32}\)字节。
由于该系统字长为32位,即4字节,所以最多可以存储的指令数为\(\frac{2^{32}}{4}\),即\(2^{30}\)条指令。
五、论述题1. 论述计算机硬件的主要组成部分及其功能。
答案:计算机硬件主要由以下几部分组成:中央处理器(CPU),负责执行程序指令和处理数据;存储器,包括主存和辅存,用于存储程序和数据;输入设备,如键盘、鼠标等,用于向计算机输入信息;输出设备,如显示器、打印机等,用于展示计算结果或打印文档;总线,用于连接各个硬件部件,实现数据传输;以及其他辅助设备,如电源、散热系统等,保证计算机系统的正常运行。
计算机组成原理考试题+参考答案

计算机组成原理考试题+参考答案一、单选题(共90题,每题1分,共90分)1、在三种集中式总线控制方式中,()方式响应时间最快。
A、独立请求B、计数器定时查询C、串行链接D、以上都不是正确答案:A2、计算机中常采用下列几种编码表示数据,其中,± 0 编码相同的是()。
Ⅰ . 原码Ⅱ . 反码Ⅲ . 补码Ⅳ . 移码A、Ⅲ 和ⅣB、Ⅰ 和ⅣC、Ⅰ 和ⅢD、Ⅱ 和Ⅲ正确答案:A3、半导体EPROM中写入的内容,可以通过( )擦除。
A、紫外线照射B、电信号C、口令D、DOS命令正确答案:A4、浮点数加减中的对阶是指()。
A、将加数的阶码调整到与被加数的阶码相同B、将较大的一个阶码调整到与较小的一个阶码相同C、将被加数的阶码调整到与加数的阶码相同D、将较小的一个阶码调整到与较大的一个阶码相同正确答案:D5、已知小写英文字母“ a” 的 ASCII 码值为 61H ,现字母“ g” 被存放在某个存储单元中,若采用偶校验(假设最高位作为校验位),则该存储单元中存放的十六进制数是()。
A、E7HB、66HC、E6HD、67H正确答案:A6、通常划分计算机发展时代是以()为标准的。
A、所用的电子器件B、运算速度C、计算机结构D、所有语言正确答案:A7、假定用若干16K×1位的存储器芯片组成一个64K×8位的存储器,芯片内各单元连续编址,则地址BFF0H所在的芯片的最小地址为()。
A、8000HB、4000HC、6000HD、A000H正确答案:A8、下面是关于计算机中存储容量单位的叙述,其中错误的是()。
A、一台计算机的编址单位、指令字长和数据字长都一样,且是字节的整数倍B、最小的计量单位为位(bit),表示一位“0”或“1”C、最基本的计量单位是字节(Byte),一个字节等于8bD、主存容量为1KB,其含义是主存中能存放1024个字节的二进制信息正确答案:A9、CPU取出一条指令并执行该指令的时间被称为()。
计算机组成原理试题集(含答案)

计算机组成原理试题一一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。
)1.若十进制数据为137.5则其八进制数为(B )。
A、89.8B、211.4C、211.5D、1011111.1012.若x补=0.1101010,则x原=(A )。
A、1.0010101B、1.0010110C、0.0010110D、0.11010103.若采用双符号位,则发生正溢的特征是:双符号位为(B)。
A、00B、01C、10D、114.原码乘法是(A )。
A、先取操作数绝对值相乘,符号位单独处理B、用原码表示操作数,然后直接相乘C、被乘数用原码表示,乘数取绝对值,然后相乘D、乘数用原码表示,被乘数取绝对值,然后相乘5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。
A、立即寻址B、变址寻址C、间接寻址D、寄存器寻址6.下列数中,最小的数是(A)。
A.(101001)2B.(52)8C.(2B)16D.457.下列数中,最大的数是(D)。
A.(101001)2B.(52)8C.(2B)16D.458.下列数中,最小的数是(D)。
A.(111111)2B.(72)8C.(2F)16D.509.已知:X=-0.0011,Y= -0.0101。
(X+Y)补= ( A)。
A.1.1100B.1.1010C.1.0101D.1.100010.一个512KB的存储器,地址线和数据线的总和是(C )。
A.17 B.19C.27D.3611.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。
A.64K B.32KB C.32K D.16KB12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。
A.21B.17C.19D.2012.计算机内存储器可以采用(A)。
A.RAM和ROMB.只有ROMC.只有RAMD.RAM和SAM13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
计算机组成原理试题集含答案第五章a单选题1、一般机器周期的时间是根据(A )来规定的。
主存中读取一个指令字的时间主存中读取一个数据字的时间主存中写入一个数据字的时间主存中读取一个数据字的时间2、存放微程序的控制存储器称为:(B)高速缓冲存储器控制存储器虚拟存储器主存储器3、以下叙述中正确描述的句子是: (A)同一个CPU周期中,可以并行执行的微操作叫相容性微操作同一个CPU周期中,可以并行执行的微操作叫相交性微操作同一个CPU周期中,可以并行执行的微操作叫相斥性微操作同一个CPU周期中,可以并行执行的微操作叫排他性微操作4、计算机操作的最小时间单位是:(A)时钟周期指令周期CPU周期微指令周期5、下列部件中不属于控制器的是:(D)IR操作控制器PCPSW6、同步控制是:(C)只适用于CPU控制的方式只适用于外围设备控制的方式由统一时序信号控制的方式所有指令执行时间都相同的方式7、在CPU中跟踪指令后继地址的寄存器是:(B)MAR PC IR PSW判断题8、指令流水线中主要存在三种相关冲突:资源相关、数据相关及控制相关。
对9、并发性指两个或两个以上事件在同一时间间隔内发生。
对10、硬布线控制器的缺点:增加了到控存中读取微指令的时间,执行速度慢。
错11、微程序控制器的优点:规整性、灵活性、可维护性强。
对12、微操作是执行部件接受微命令后所进行的操作,是计算机硬件结构中最基本的操作对13、微命令指控制部件通过控制线向执行部件发出的各种控制命令,是构成控制信号序列的最小单位。
对14、时钟周期是CPU处理操作的最大时间单位。
错15、微程序控制器属于存储逻辑型,以微程序解释执行机器指令,采用存储逻辑技术实对16、地址寄存器用于存放当前执行的指令码,供进行指令译码。
错17、程序计数器用于存放CPU正在执行的指令的地址。
错18、指令寄存器用于保存当前CPU所要访问的内存单元的地址。
错填空题19、请在括号内填入适当答案。
在CPU中: (1) 保存当前正在执行的指令的寄存器是;(指令寄存器IR) (2) 保存当前正要执行的指令地址的寄存器是(程序计数器PC); (3) 算术逻辑运算结果通常放在(通用寄存器)和(数据缓冲寄存器DR)。
20、硬布线器的设计方法是:先画出(指令)流程图,再利用写出(布尔(逻辑)代数)综合逻辑表达式,然后用(门电路和触发器)等器件实现。
21、微程序控制器由(控制存储器)、(微指令寄存器)、(地址转移逻辑)三大部分组成,其中(控制存储器)是ROM存储器,用来存放(微程序)。
22、流水CPU中的主要问题是:(资源)相关、(数据)相关和(控制)相关。
23、并行处理技术主要有三种形式:(时间)并行、(空间)并行和(时间及空间)并行。
24、微程序设计技术是利用(软件)方法设计(控制器)的一门技术,具有规整性、(灵活性)、可维护性等一系列优点。
25、微指令格式中,微指令的编码通常采用以下三种方式:(直接表示法)、(编码表示法)和(混合表示法)。
26、由于数据通路之间的结构关系,微操作可分为(相容性)和(相斥性)两种。
27、在程序执行过程中,控制器控制计算机的运行总是处于(取指令)、分析指令和(执行指令)的循环当中。
28、 CPU从主存取出一条指令并执行该指令的时间叫(指令周期),它常用若干个(机器周期)来表示,而后者又包含若干个(时钟周期)。
29、 CPU的四个主要功能是(指令控制)、(操作控制)、(时间控制)和(数据加工)。
30、目前的CPU包括(控制器)、(运算器)和CACHE。
计算题31、在流水线浮点加法器中,假设有取指、译码、执行和回写四个过程段,每个过程段所需要的时间分别为:T1=60ns,T2=50ns,T3=90ns,T4=80ns,试计算该加法器的加速比是多少。
正确答案:该流水线时钟周期至少为T=90ns,若采用非流水方式进行,则其所需要的时间为T1+T2+T3+T4=60+50+90+80=280ns,因此加速比=280/90≈3.1。
简答题32、简述CPU基本功能正确答案:解:(1)指令控制:程序的顺序控制,称为指令控制。
(2)操作控制:管理并产生每条指令的操作控制信号,并把操作控制信号送往相应的部件,从而控制这些部件按指令的要求进行动作。
(3)时间控制:对各种操作实施时间上的定时,称为时间控制。
(4)数据加工:对数据进行算术运算和逻辑运算处理。
33、简述什么是微指令?每个微周期的操作所需的控制命令构成一条微指令。
微指令包含了若干微命令信息。
34、简述什么是微命令?微命令指控制部件通过控制线向执行部件发出的各种控制命令,是构成控制信号序列的最小单位。
35、简述什么是指令周期?指令周期是指取出并执行一条指令的时间。
它由若干个CPU周期组成。
36、简述什么是微程序控制器?微程序控制器是采用微程序方式构成的控制器,以若干有序微指令组成的微程序解释执行一条机器指令。
它由控制存储器、微指令寄存器、地址转移逻辑等构成。
37、解释机器指令和微指令的关系。
机器指令是控制计算机完成一个基本操作的命令;微指令则是控制部件中一组实现一定操作功能的微命令的组合。
在微程序控制器中,一条机器指令需要由一组微指令组成的微程序来完成,即微程序完成对机器指令的解释执行。
因此,一条机器指令对应多条微指令。
38、计算机内有哪两股信息在流动?如何区分它们?一股是控制信息,即操作命令,其发源地是控制器,流向各个部件,形成指令流;一股是数据信息,它受控制信息的控制,从一个部件流向另一个部件,形成数据流。
一般地,取指周期从内存读出的信息流是指令流,流向控制器;而执行周期从内存读出或向内存写入的信息流是数据流,在内存和运算器之间交互。
应用题39、流水线中有三类数据相关冲突:写后读(RAW)相关;读后写(WAR)相关;写后写(WAW)相关。
判断以下三组指令各存在哪种类型的数据相关。
(1) I1 LAD R1,A ; M(A)→R1,M(A)是存储器单元I2 ADD R2,R1 ;(R2)+(R1)→R2(2) I3 ADD R3,R4 ;(R3)+(R4)→R3I4 MUL R4,R5 ;(R4)×(R5)→ R4(3) I5 LAD R6,B ; M(B)→R6,M(B)是存储器单元I6 MUL R6,R7 ;(R6)×(R7)→ R6正确答案:解:(1)写后读(RAW)相关;(2)读后写(WAR)相关,但不会引起相关冲突;(3)写后读(RAW)相关、写后写(WAW)相关40、今有4级流水线分别完成取值、指令译码并取数、运算、送结果四步操作,今假设完成各步操作的时间依次为100ns,100ns,80ns,50ns。
请问:(1)流水线的操作周期应设计为多少?(2)若相邻两条��令发生数据相关,而且在硬件上不采取措施,那么第二条指令要推迟多少时间进行。
(3)如果在硬件设计上加以改进,至少需推迟多少时间?查看答案正确答案:解:(1)流水线的操作时钟周期t应按四步操作中最长时间来考虑,所以t=100ns;(2)两条指令发生数据相关冲突情况::ADDR1,R2,R3;R2+R3→R1SUBR4,R1,R5;R1-R5→R4两条指令在流水线中执行情况如下表所示:ADD指令在时钟4时才将结果写入寄存器R1中,但SUB指令在时钟3时就需读寄存器R1了,显然发生数据相关,不能读到所需数据,只能等待。
如果硬件上不采取措施,第2条指令SUB至少应推迟2个操作时钟周期,即t=2×100ns=200ns;(3)如果硬件上加以改进(采取旁路技术),这样只需推迟1个操作时钟周期就能得到所需数据,即t=100ns。
41、已知某机采用微程序控制方式,其控制存储器容量为:512×48(位)。
微程序可在整个控制存储器中实现转移,可控制微程序转移的条件共4个,微指令采用水平型格式,后继微指令地址采用断定方式。
请问:(1)微指令中的三个字段分别应为多少位?(2)画出围绕这种微指令格式的微程序控制器逻辑框图。
正确答案:解:(l)假设判别测试字段中每一位作为一个判别标志,那么由于有4个转移条件,故该字段为4位;又因为控存容量为512单元,所以下地址字段为9位。
微命令字段则是:(48-4-9)=35位。
(2)对应上述微指令格式的微程序控制器逻辑框图如下图所示。
其中微地址寄存器对应下地址字,P字段即为判别测试字段,控制字段即为微命令字段,后两部分组成微指令寄存器。
地址转移逻辑的输入是指令寄存器的OP 码、各种状态条件以及判别测试字段所给的判别标志(某一位为1),其输出用于控制修改微地址寄存器的适当位数,从而实现微程序的分支转移(此例微指令的后继地址采用断定方式)。
42、某机有8条微指令I1-I8,每条微指令所包含的微命令控制信号如下表所示。
正确答案:a-j分别对应10种不同性质的微命令信号。
假设一条微指令的控制字段为8位,请安排微指令的控制字段格式。
解:经分析,(e,f,h)和(b,i,j)可分别组成两个小组或两个字段,然后进行译码,可得六个微命令信号,剩下的a,c,d,g四个微命令信号可进行直接控制,其整个控制字段组成如下:43、假设某机器有80条指令,平均每条指令由4条微指令组成,其中有一条取指微指令是所有指令公用的。
已知微指令长度为32位,请估算控制存储器容量。
解:微指令条数为:(4-1)×80+1=241条取控存容量为:256×32位=1KB 44、参见下图的数据通路,画出取数指令"LDA(R3),RO"的指令周期流程图,其含义是将(R3)为地址的主存单元的内容取至寄存器R0中,标出各微操作控制信号序列。
解:"LDA(R3),RO"指令是一条取数指令,其指令周期流程图如下图所示:45、参见下图的数据通路。
画出存数指令"STA R1 ,(R2)"的指令周期流程图,其含义是将寄存器R1的内容传送至(R2)为地址的主存单元中。
标出各微操作信号序列。
正确答案:解:"STAR1,(R2)"指令是一条存数指令,其指令周期流程图如下图所示:46、设运算器结构如下图所示,IR为指令寄存器,R1~R3是三个通用寄存器,其中任何一个都可以作为源寄存器或目标寄存器,A和B是三选一多路开关,通路的选择分别由AS0、AS1和BS0、BS1控制,S1、S2是ALU的操作性质控制器:当S1S2=00时,ALU输出B;=01时输出A+B;=10时输出A-B;=11时输出¬B。
另有三条机器指令:MOV(从源寄存器传送一个数到目标寄存器)、ADD(源寄存器内容于目标寄存器内容相加后送目标寄存器)和COM(源寄存器内容取反后送目标寄存器)。