级全体学员数字电路与逻辑设计试卷(B
数字电路与逻辑设计试题及答案

《数字电路与逻辑设计》试题1参考答案一.填空题(10)1.2048 ×8位的RAM有10根地址线,8根数据线。
2.二进制数A=(1011010)2,B=(101111)2,求:A+B=(10001001)2;A一B=( 101011 )23.时序逻辑电路的输出不仅取决于电路.输入信号的状态,而且还与电路原来的状态有关。
4.二硅极管具有单向导通的特性,它的正向导通电压为0.7V。
5.n变量的逻辑函数有2n个最小项,任意两个最小项的乘积为0。
二.选择题(10)1.当晶体三极管b时处于导通状态。
a.发射结和集电结均属于反向偏置;b.发射结正向偏置,集电结反向偏置;c.发射结和集电给均属于正向偏置2.与晶体三极管相比,MOS管具有的特点是a,c,d。
a.输入电阻高;b.受温度影响大;c.便于集成;d.电压控制元件;e.极间电容影响小3.欲将二进制代码翻译成输出信号选用b,欲将输入信号编成二进制代码选用a,欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用c,欲实现两个相同位二进制数和低位进位数的相加运算选用e。
a.编码器;b.译码器;c.多路选择器;d.数值比较器;e.加法器;f.触发器;g.计数器;h.寄存器4.在逻辑函数的卡诺图化简中,若被合并(画圈所包含)的最小项个数越多,则说明化简后c。
a.乘积项个数越少;b.实现该功能的门电路少;c.该乘积项含因子少5.逻辑函数Y=A B C+A+B+C的最简与或形式为1。
a. 已是最简与或形式;b. 0 ;c. 1 ;d. B+C三.简答题答案;1.简述用TTL与非门、或非门、异或门实现反相器功能.多余输入端的连接方法。
TTL与非门的余输入端应接高电平,或非门的余输入端应接低电平,异或门实现反相器功能是应将余输入端和输入信号并在一起。
2.举例说明什么叫竞争冒险-现象。
门电路两个输入信号同时向相反的逻辑电平跳变,比如一个从1变为0,另一个从0变为1时,所出现的可能出现尖峰脉冲的现象称为竞争-冒险。
(完整版)数字逻辑期末试卷(B卷)试题及答案

华东师范大学期末试卷(B) 2009 — 2010 学年第 一 学期课程名称:___数字逻辑________学生姓名:___秦宽________________ 学 号:_2013041046__________________专 业:____软件工程_______ 年级/班级:13级软件工程 课程性质:公共必修、公共选修、专业必修、专业选修一、填空题 (20分,每空2分)1. (2010)D =( )B = ( )H = ( )8421BCD 答案:(111 1101 1010)B = (7DA )H = (0010 0000 0001 0000)8421BCD2. 仓库门上装了两把暗锁,A 、B 两位保管员各管一把锁的钥匙,必须二人同时开锁才能进库。
这种逻辑关系为 。
答案:与逻辑3. 逻辑函数式F=AB+AC 的对偶式为 ,最小项表达式为∑=m F ( )。
答案:))((C A B A F D ++= ∑=m F (5,6,7)2.逻辑函数D AC CD A C AB D C ABD ABC F ''''''+++++=的最简与或式是 。
答案:'D A +4. 从结构上看,时序逻辑电路的基本单元是 。
答案:触发器5. JK 触发器特征方程为 。
答案:Q K JQ ''+6.A/D 转换的一般步骤为:取样,保持, ,编码。
答案:量化二、选择题 (20分,每题2分)1. 计算机键盘上有101个键,若用二进制代码进行编码,至少应为( )位。
A) 6 B) 7 C) 8 D) 51 答案:B2. 在函数F=AB+CD 的真值表中,F=1的状态有( )个。
A) 2 B) 4 C) 6 D) 7 答案:D3. 为实现“线与”逻辑功能,应选用( )。
A) 与非门 B) 与门 C) 集电极开路(OC )门 D) 三态门 答案:C4. 图1所示逻辑电路为( )。
专科《数字电路与逻辑设计》_试卷_答案

专科《数字电路与逻辑设计》一、(共75题,共150分)1. 多少个二进制数字可以组成一位十六进制数字?()(2分)A.2B.3C.4D.5.标准答案:C2. 二进制数(1111101.0101)2转换为八进制为:()(2分)A.037.25B.175.24C.125.3l25D.761.2.标准答案:B3. 十进制数9的8421码为()。
(2分)A.1000B.1011C.1001D.1010.标准答案:C4. 二进制数?0.1011的原码是()。
(2分)A.1.1011B.0.1011C.1.0100D.1.0101.标准答案:A5. 逻辑函数=()。
(2分)A.A+ B+ CB.C.1D.0.标准答案:C6. 逻辑函数的F(A,B,C)=的标准与或式为()。
(2分)A.B.C.D..标准答案:D7. 与逻辑函数F =相等的函数为()。
(2分)A.ABB.C.D.AB+C.标准答案:D 8. 逻辑函数的反函数为()(2分)A.B.C.D..标准答案:B9. 在下列三个逻辑函数表达式中,哪一个是最小项表达式?()(2分)A.B.C.D..标准答案:A10. 逻辑函数式F =等于()。
(2分)A.0B.1C.AD..标准答案:B11. 下列几种TTL电路中,输出端可实现线与功能的电路是()。
(2分)A.或非门B.与非门C.异或门D.OC门.标准答案:D12. 典型的TTL与非门电路使用的电源电压为()。
(2分)A.5 VB.3.6 VC.0.35 VD.3—18 V.标准答案:A13. 基本RS触发器在正常工作时,它的约束条件是,则它不允许输入S和R 的取值分别为()。
(2分)A.0,0B.0,1C.1,0D.1,1.标准答案:D14. 若JK触发器的J=0,K=0,在CLK触发后,输出Q的状态为( )。
(2分)A.0B.1C.不变D.与前一状态Q反相.标准答案:C15. 主从型JK 触发器的特性方程( )。
数字电路逻辑设计2016-2017-1-A

11.以下式子中不正确的是()A. 1•A=A B. A+A=A C. 1+A=1 D.BABA+=+12.一个逻辑函数可以有多种不同的逻辑表达式,F(A,B,C) 是:()A.“与非―与非”式B.“或非―或非”式C.“与―或―非”式D.“与―或”式13. 下列选项中,( ) 是三态门的逻辑符号。
14. 四个触发器组成的环行计数器最多有( )个有效状态。
A. 4B. 8C. 16D. 3215. 一只四输入端或非门,使其输出为0的输入变量取值组合有( )种。
A.1 B.4 C.8 D.1616.在下列逻辑电路中,不是组合逻辑电路的有()。
A. 锁存器B.编码器C.全加器D. 选择器17. 请判断以下哪个电路不是时序逻辑电路()。
A、计数器B、寄存器C、译码器D、触发器18.下列选项中,不能实现Q n+1=n Q。
( )19. 函数F(A,B,C)=AB+BC+AC的最小项表达式为( ) 。
A.F(A,B,C)=∑m(0,2,4) B. (A,B,C)=∑m(3,5,6,7)C.F(A,B,C)=∑m(0,2,3,4) D. F(A,B,C)=∑m(2,4,6,7)20. 以下表达式中符合逻辑运算法则的是()。
A. A+1=1B.1+1=10C.0<1D. C·C=C2二、填空题(本题每空1分,共14分)1.逻辑代数的三个基本逻辑运算是()、()、()运算。
2.逻辑代数的三个基本规则是()()()。
3.逻辑函数的反函数F=(),其对偶式F’=( )。
4. 逻辑函数表达式中,()是基本的表达式,易于转换成其它形式。
5.数字电路中的三态门电路的三态指的是高电平、低电平、和()状态。
6.数字电路中,当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的现象称(),由此而可能产生输出干扰脉冲的现象称为()。
7.锁存器与触发器都是具有0 和1两个稳定状态,一旦状态被确定,就能自行保持,锁存器是对()敏感、在其作用下改变状态的存储电路;8.触发器是对()敏感、在其作用下改变状态的存储电路。
《数字电路与逻辑设计》试题及答案

《数字电路与逻辑设计》试题院校_ _ 年级_____ _____ 专业 层次 专升本 姓名______________ 分数______________一. 填空题(每小题2分,共10分)1.任何有限的逻辑关系,不管多么复杂,其逻辑函数都可通过逻辑变量的与、或、非三种运算符加以实现,但逻辑函数的一般表达式 唯一的,而其标准表达式 唯一的。
2.任意两个最小项之积为 ,任意两个最大项之和为 。
3.对于逻辑函数BC C A AB F ++=,为了化简,利用逻辑代数的基本定理,可表示为C A AB F +=,但这可能引起 型险象,因为在B=1、C=1时,化简前逻辑函数的值恒为1,但化简后逻辑函数的值为A A +。
4.当我们在计算机键盘上按一个标为“9”的按键时,键盘向主机送出一个ASCII 码,这个ASCII 码的值为 。
5.在3.3V 供电的数字系统里,所谓的高电平并不是一定是3.3V ,而是有一个电压范围,我们把这个电压范围称为 容限;同样所谓的低电平并不是一定是0V ,而也是有一个电压范围,我们把这个电压范围称为 容限。
二. 选择题(每小题2分,共10分)1.在下列程序存储器的种类中,可在线改写的有 。
a. PROM ;b. E 2PROM ; c. EPROM ; d. FLASH_M2.为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小、能耗最低、能得到普及应用的实现方式是 。
a. 机械式; b.电磁式; c. 分立元件式; d. 集成电路3.在数字电路中,根据电路是否具有反馈记忆功能,将其分为组合逻辑电路和时序逻辑电路两种。
下列各项中,为组合逻辑电路的是 ,为时序逻辑电路的是 。
a. 触发器; b. 译码器; c. 移位寄存器;d. 计数器;e. 加法器; f. 编码器; g. 数值比较器; h. 寄存器; i. 多路选择器4. 卡诺图上变量的取值顺序是采用 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。
数字电路与逻辑设计试题与答案

数字电路与逻辑设计(1)班级 学号 姓名 成绩一.单项选择题(每题1分,共10分)1.表示任意两位无符号十进制数需要( )二进制数。
A .6B .7C .8D .9 2.余3码10001000对应的2421码为( )。
A .01010101 B.10000101 C.10111011 D.11101011 3.补码1.1000的真值是( )。
A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 1000 4.标准或-与式是由( )构成的逻辑表达式。
A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 5.根据反演规则,()()E DE C C A F ++⋅+=的反函数为( )。
A. E )]E D (C C [A F ⋅++=B. E )E D (C C A F ⋅++=C. E )E D C C A (F ⋅++=D. E )(D A F ⋅++=E C C6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。
A. 与门B. 或门C. 非门D. 与非门7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( )。
图1A. 或非门B. 与非门C. 异或门D. 同或门8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数。
A . 8 B. 9 C. 10 D. 11 9.要使JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为( )。
A .JK=00 B. JK=01 C. JK=10 D. JK=11 10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。
A .2 B. 3 C. 4 D. 5二.判断题(判断各题正误,正确的在括号内记“∨”,错误的在括号内记“×”,并在划线处改正。
每题2分,共10分)1.原码和补码均可实现将减法运算转化为加法运算。
( )2.逻辑函数7),M(1,3,4,6,C)B,F(A,∏=则m(0,2,5)C)B,(A,F ∑=。
数字电路与逻辑设计考试试卷

《数字电路与逻辑设计》考试试卷(闭卷 时间120分钟)考场登记表序号一、填空题(每空2分,共18分)1. 十进制数24.36对应的8421BCD 码为。
2. 设计移存型序列信号发生器,产生序列00010111,至少需要 个D 触发器。
3. 要构成32K ×16位的RAM ,需要片8K ×8 位的RAM 芯片,需要_ __根地址线。
4. 避免竞争冒险的常用方法为引入选通脉冲、 以及 。
5. C MO S 多余输入端不能 处理。
6. 在施密特触发器、单稳态触发器和 多谐振荡器中,有两个稳定状态的是 ,没有稳定状态的是 。
二、计算画图题(每题6分,共18分)1. 用公式法化简函数()()()F A A B BC A B B A C =++++⊕。
2. 写出逻辑函数F ABCD ACD BD =++以及反函数、 对偶函数的最小项表达式。
3. 已知主从JK 触发器输入端J 、K 和CP 的电压波形如图1所示,试画出Q 端对应的电压波形。
设触发器的初始状态为0。
图1三、分析题(每题12分,共24分)院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------1.分析图2中所示时序电路的逻辑功能。
要求分别给出驱动方程,状态转移方程,输出方程,并列出状态转移表。
图22. 分析图3所示由集成4位二进制计数器74LS161和集成2线-4线译码器构成的电路。
设时钟频率f cp = 90KHZ,说明当译码器的地址输入AB分别为00、01、10、11时,74LS161的输出频率f各是多少?下面给出了74LS161的功能表。
浙江工业大学数字电路和数字逻辑期终考试试卷b卷 (1)

浙江工业大学《数字电路和数字逻辑》期终考试试卷B 卷姓名 学号 班级题序 一 二 三 四 五 六 七 八 九 十 总评 记分命题: 一.填空题(每格1分,共9分)1.(166)8 =( )16 =( )10 =( )2 2.(10010110)8421 BCD 码 = ( )10 3. A/D 转换器的主要参数有 , 。
4.ROM 的主要种类有(说出三种) , , 。
二.(5分)列出逻辑函数 Y=C B A + 的真值表.三.(6分)用卡诺图将下列逻辑函数化成最简“与或”式。
F(A,B,C,D)=∑m (0,6,9,10,12,15)+∑d (2,7,8,11,13,14)四.(9分)选择一个合适电路(设图示均为TTL 电路)实现指定功能。
1.实现A F =1的电路是 。
=1A10K(1) (2) (3)2.实现AB F =2的电路是 。
(1) (2) (3)3.实现B A F +=3功能的电路是 。
(1) (2) (3)&A F 251ΩB≥1A F 2& B悬空≥1AF 2B11A F 3B 1 1 ≥1A F 3 &B AF 3B & &六.(10分)试用八选一数据选择器实现逻辑函数 C AB C B A AC Y ++=七.(11分)(1)写出JK 触发器、D 触发器、T 触发器和T '触发器的特征方程;(2)用JK 触发器转换成D 触发器,画出电路图。
八.(14分)分析以下同步时序逻辑电路的逻辑功能。
请写出分析过程。
A1A0ST D0 D1 D2 D3 D4 D5 D6 D7 8选1 MUXY A2附表1 74161功能表CP RD LD EP ET D3D2D1D0Q3 Q2 Q1 Q0×0 ×××××××0 0 0 0↑ 1 0 ×× A B C D A B C D× 1 1 0 ×××××保持× 1 1 ×0 ××××↑ 1 1 1 1 ××××计数。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
2006级全体学员《数字电路与逻辑设计》试卷(B卷)
学号 姓名
(试卷与答题纸一起上交)
一、 化简题(10分,每题5分)
(1)用公式化简法将函数F化为最简与或式的形式,其中
))(()(BCADCBACBABAABCDF++⋅+=
(2)用卡诺图化简法将函数Y化为最简与或函数式,其中
∑
=mDCBAY)14,13,12,10,7,6,5,2(),,,(
,给定约束条件为:
01198310=+++++mmmmmm
。
二、 试用与非门设计一个三位多数表决电路,即三人中有两人以上
(含两人)同意,则表决通过。 (15分)
三、 分析T3图所示的同步时序逻辑电路,写出分析过程,说明其逻
辑功能。 (20分)
T3图
JKQQ&
&
C1
1
1
A
B
Z
CP
四、 用同步十六进制计数器芯片74LS161设计一个二十四进制的计
数器。允许附加必要的门电路。74LS161的逻辑符号见附页图
T四,其功能表见附页表T四。 (20分)
五、试用1024 X 1RAM扩展1024 X 8位存储器,1024 X 1RAM的惯
用符号如图T5所示,其中:A
0A1A2A3A4A5A6A7A8A9
为地址码输入端,
CS为片选控制端,I/O为数据输入/输出端,R/W
为读/写控制
端。 (15分)
T5图
六、 T5图是用DAC ——CB7520和同步十六进制计数器74LS161
组成的波形发生器电路。CB7520的电路结构图见附页图T五,
74LS161的功能表见附页表T四。 (20分)
a) 根据附页图T五所示CB7520的电路结构图导出其输出模拟电
压V
O
的计算公式。
b) 若V
REF=-10.01V,试画出VO
的波形,并标出波形图上各点电
压的幅度。
1024X1 RAM
A0A1A2A3A4A5A6A7A8A
9
I/O
R/W
CS
74LS161
Q
3 Q2 Q1 Q0
CEP
ET
CP
D3 D2 D1 D
0
CB7520
A
d9d8d7d6d5d4d3d2d1d
0
v
cc
VREFRFIOUT1IOUT2-+vo+10V-10.01V
1
CP
1
地
R
D
LD
1
&
T5图
附页:
74LS161
Q3 Q2 Q1 Q
0
CEP
ET
CP
D3 D2 D1 D
0
R
D
LD
图T四 74LS161逻辑符号
表T四 4位同步二进制计数器74LS161的功能表
CP RD LD EP ET
工作状态
× 0 × × × 置零
1 0
× × 预置数
× 1 1 0 1 保持
× 1 1 × 0
保持(但C=0)
1 1 1 1
计数
图T五 CB7520电路结构图