数字电子电路课程期末复习资料
《数字电子技术》课期末考试复习题复习课程

《数字电子技术》课期末考试复习题复习课程一、填空题(每小题△△分,共△△分)(1)逻辑代数中的三种基本的逻辑运就是(与)运算、(或)运算和(非)运算。
(2)逻辑变量和逻辑函数的取值惟独(0)和(1)两种取值。
它们表示两种相反的逻辑状态。
(3)与逻辑运算规则能够归纳为有0出(0),全1出(1)。
(4)或逻辑运算规则能够归纳为有1出(1),全0出(0)。
(5)与非逻辑运算规则能够归纳为有(0)出1,全(1)出0。
(6)或非逻辑运算规则能够归纳为有(1)出0,全(0)出1。
(7)二极管从导通到截止所需时刻称为(开通)时刻。
(8)OC门是集电极(开路)门,使用时必须在电源VCC与输出端之间外接(电阻)。
(9)在数字电路中,三极管工作在(饱和)状态和(截止)状态。
(10)三态输出门输出的三个状态分不为(低电平)、(高电平)、(高阻态)。
(11)逻辑代数中三条重要的规则是(代入)规则、(对偶)规则和(反演)规则。
(12)化简逻辑函数的要紧办法有(代数)化简法和(卡诺图)化简法。
(13)逻辑函数的表示办法要紧有(函数表达式)、(真值表)、(逻辑)、卡诺图和波形图。
(31)编码器按功能别同分为(二进制)编码器、(二-十进制)编码器和优先编码器。
(32)译码器按功能别同分为(二进制)译码器、(二-十进制)译码器和显示译码器。
(33)8选1数据挑选器在所有输入数据都为1时,其输出标准与或表达式共有( 8 )个最小项。
(34)输入3位二进制代码的二进制译码器应有( 8 )个输出端,共输出( 8 )个最小项。
(35)共阳极LED数码管应由输出(低)电平的七段显示译码器来驱动点亮。
而共阴极LED数码管应由输出(高)电平的七段显示译码器来驱动点亮。
(41)二进制数是以( 2 )为基数的计数体制,十进制数是以( 10 )为基数的计数体制,十六进制是以( 16 )为计数体制。
(42)十进制数转换为二进制数的办法是:整数部分用(除2取余),小数部分用(乘2取整)法。
数字电子电路技术期末复习重点(整理版)

4选1的数据选择器,数据输入端(D)有4个,地址输入端(A)有2个。
16选1的数据选择器有4个输入栏。
P188
10、全加器的输入端有3个输入端(考虑来自低位的进位、被加数、加数),2个输出端。
半加器的有2个输入端(不用考虑高、低位的进位,只需要考虑被加数和加数),2个输出端。
第四章(24分):选择题:4分、填空题:6分、判断题:2分、
计算大题:12分。
第五章(17分):选择题:3分、填空题:4分、计算大题:10分。
第六章(24分):选择题:3分、填空题:4分、计算大题:17分。
第七章(13分):填空题:5分、计算大题:8分。
选择
1、选择三变量的最小项。
最小项:A’B’C’ A’B’C A’BC’ A’BC AB’C’ AB’C ABC’ ABC
最大项:A’+B’+C’ A’+B’+C A’+B+C’ A’+B+C A+B’+C’ A+B’+C A+B+C’ A+B+C
2、全体最小项之和为1,两个最小项的乘积为0。P36
3、与非门电路,输入全为1时,输出为0。
4、一位16进制可用四位二进制数表示。
50位状态需要6个二进制码。2的6次方=64。
数字电子技术期末考试
题型分布:
一、选择题:15分(每题1分,共15分)
其中有一道多选题
在JK触发器中,当Q=0,Q*=1的时候,下列J和K的状态符合的是(A、B)
A.J=1,K=0 B.J=1,K=1
二、填空题:23分(每空1分,共23分)
数字电子电路基础复习提要

《数字电子电路》期末复习提要第一章半导体二极管、三极管和MOS管(一)重点掌握的内容:1.半导体(硅)二极管开关应用时开关条件和开关状态下的特点。
2.半导体三极管(NPN型硅管)截止、放大、饱和三种工作状态的条件及特点。
3.NMOS管开关应用时开关条件和开关状态下的特点。
(二)一般掌握的内容:1.半导体硅二极管的伏安特性曲线、主要参数I F、I R、U(BR)的物理意义。
2.半导体三极管(NPN硅管)输入特性和输出特性曲线、主要参数β、α、I CEO、I CEO、I CM、P CM、U(BR)CEO的物理意义。
3.NMOS管主要参数U TN的物理意义及三个工作区域的特点。
(三)一般了解的内容:1.半导体的两种截流子、扩散和漂移的概念。
2.PN结外加不同极性电压时的导电性能。
3.稳压管的主要参数U Z、I Z的物理意义。
第二章逻辑代数基础(一)重点掌握的内容:1.二进制数的计数规律,二进制、八进制、十六进制与十进制之间的相互转换方法。
2.逻辑代数的三种基本运算、基本公式(17条)和常用公式(5条)。
3.用公式化简法和卡诺图化简法(逻辑变量≤4)化简逻辑函数。
4.逻辑函数的五种表示法(真值表、逻辑式、逻辑图、卡诺图、波形图)及其相互转换。
5.几种常用的复合函数(与非、或非、与或非、异或、同或)的定义及其表示方法。
(二)一般掌握的内容:1.数的进制的概念。
2.逻辑函数中约束的概念。
3.约束条件的表示方法,具有约束的逻辑函数的化简方法。
(三)一般了解的内容:1.最小项的概念及逻辑函数最小项的性质。
2.逻辑函数最小项表示方法。
3.逻辑代数的基本运算规则一代入规则、反演规则和对偶规则。
4.几种常用的二进制代码及其特点。
第三章门电路(一)重点掌握的内容:1.CMOS门电路常用种类(反相器、与非门、或非门、异或门、三态门、传输门等)的符号、逻辑功能和性能特点。
2.TTL门电路常用种类(反相器、与非门、或非门、与或非门、异或门、三态门、OC门)的符号、逻辑功能和性能特点。
数电复习资料

数电复习资料数电总复习(⼀)选择1. 逻辑函数的最简结果为A. B.C. AB+D. ()解:A2.下列函数中等于A的是A. A+1B.C. D. A(A+B)()解:D3. 下列逻辑代数运算错误的是A. A+A=AB. AC. A·A = 1D. A+()解:C4. 下列逻辑代数运算错误的是:A. AB. A+1=AC. AD. A+0=A()解:B5. 在对⼗进制数进⾏的8421码编码时,对应关系错误的是:A. 1B.C. 0D. 8()解:B6.摩根定律(反演律)的正确表达式是:A. B.C. D. ()解:D7. 指出四变量A、B、C、D的最⼩项应为A. B.C. D. ()8.逻辑式A+AB+ABC+A C,化简后为A. AB. BC. ABD. 以上各项都不是()解:A9. 由开关组成的逻辑电路如图所⽰,设开关A、B分别有如图所⽰为“0”和“1”两个状态,则信号灯L亮的逻辑式为L=AB+B. L=+ABC. L=+D. 以上各项都不是()解:C10. 逻辑式F=可变换为A. F=B.C. D. 以上各项都不是()解:C11. 在数字电路中,晶体管的⼯作状态为:A. 饱和B. 放⼤C. 饱和或放⼤D. 饱和或截⽌()解:D12.逻辑电路如图所⽰,其逻辑函数Y的表达式式为:A.B.C.D. ()解:C13. 已知F=AB+CD,选出下列可以肯定使F = 0的情况:A. A = 0,BC = 1B. B = C = 1C. C = 1,D = 0D. AB = 0,CD = 0 ()解:D14. 逻辑图和输⼊A,B的波形如图所⽰,分析当输出F为“1”的时刻应是 t1t2t3D. 以上各项都不是()解:C15. 如图所⽰正逻辑TTL各电路中,电路输出处于⾼电平的有(a)(b)(c)(d)()解:(a)16. 逻辑图和输⼊A,B的波形如图所⽰,分析当输出F为“0”的时刻应是t1t2t3D. 以上各项都不是()解:C17. 逻辑图和输⼊A,B的波形如图所⽰,分析当输出F为“0”的时刻应是t1t2t3D. 以上各项都不是()解:B18逻辑图和输⼊A,B的波形如图所⽰,分析在t时刻输出F为1“1”“0”任意以上各项都不是()解:A19. 图⽰逻辑电路的逻辑式为A.B.C. A+BC20. 逻辑符号如图所⽰,其中表⽰“与⾮”门的是()解:(d)21. 逻辑电路如图所⽰,当输⼊A=“0”,输⼊B为正弦波时,则输出F应为“1”“0”正弦波D. 以上各项都不是()解:A22. 逻辑图和输⼊A,B的波形如图所⽰,分析在t时刻输出F为1“1”“0”C. 不定D. 以上各项都不是()解:B23. TTL三态输出“与⾮”门电路的输出⽐TTL“与⾮”门电路多⼀个状态是A. ⾼电平B. 低电平C. ⾼阻24. 逻辑电路如图所⽰,其功能相当于⼀个门与⾮门C. 异或门D. 以上各项都不是()解:C25.图⽰逻辑电路为“与⾮”门“与”门“或”门“或⾮”门()解:A26. 晶体管的开关作⽤是饱合时集—射极接通,截⽌时集—射极断开饱合时集—射极断开,截⽌时集—射极接通饱合和截⽌时集—射极均断开以上各项都不是()27. 图⽰逻辑符号的状态表为()A. B. C. D. 以上各表都不是()解:C28. 逻辑图如图(a)所⽰,输⼊A、B的波形如图(b),试分析在t1瞬间输出F为“1”“0”不定D. 以上各项都不是()解:B29. 图⽰逻辑电路的逻辑式为A.B.C. AB+CD. 以上各项都不是()A. B. C. D. 以上各表都不是()解:B31. 图⽰逻辑符号的状态表为以上各表都不是()解:C32. 在正逻辑条件下,如图所⽰逻辑电路为“与”门“或”门“⾮”门D. 以上各项都不是()解:A33. 在正逻辑条件下,如图所⽰门电路的逻辑式为F ABCF A+B+CFF()解:B34. 逻辑门电路的逻辑符号如图所⽰,能实现F=AB逻辑功能的是()(d)以上各项都不是()解:(a)35. TTL三态输出“与⾮”门电路的输出⽐TTL“与⾮”门电路多⼀个状态是A. ⾼电平B. 低电平C. ⾼阻D. 以上各项都不是()解:C36. 如图所⽰逻辑电路其逻辑表达式为A. Y=A+BB. Y=(C. Y=D. Y()解:D37. 组合逻辑电路任何时刻的输出信号与该时刻的输⼊信号及与电路原来所处状态的关系是A. ⽆关⽆关B. ⽆关有关C. 有关⽆关D. 有关有关()解:C38. 图⽰逻辑电路的逻辑式为A.B.C.D. 以上各项都不是()解:C39. 在函数K=AB+CD的真值表中,F=1的状态有多少个?A. 2B. 4C. 6D. 7 ()解:D40. 全加器逻辑符号如图所⽰,当A i=“1”,B i=“1”,C i-1=“1”时,C i-1和S 分别为i ?C i = 1 S i = 0C i = 0 S i = 1C i = 1 S i = 1D. 以上各项都不是()解:C41. ⼋路数据选择器如图所⽰,该电路实现的逻辑函数F等于(多项选择)A.B.C.D. A+B()解:A ; C42. 逻辑状态表如下所⽰,指出能实现该功能的逻辑部件是A.⼆进制译码器 B.⼗进制编码器C.⼆进制编码器 D. 以上各项都不是()解:C43. 全加器逻辑符号如图所⽰,当A i=“1”,B i=“1”,C i-1=“0”时,C和S i分别为iC i = 0 01 11 0以上各项都不是()解:C44. 图⽰为采⽤共阴极数码管的译码显⽰电路,若显⽰码数是2,译码器输出端应为A.a=b=d=e=“1”g=c=f=“0”B.a=b=d=e=g=“0”c=f=“1”C.a=b=c=d=e=g=“1”c=f=“0”D.a=b=d=e=g=“1” c=f=“0” ()解:D45. 采⽤共阳极数码管的译码显⽰电路如图所⽰,若显⽰数码是0,译码器输出端应为a=b=c=d=e=f=g=“0”a=b=c=d=e=f=“0”g=“1”a=b=c=d=e=f=“1”g=“0”D. 以上各项都不是()解:B46. 逻辑电路如图所⽰,其逻辑功能相当于⼀个A.“与”⾮门B.“异或”门C.“与或⾮”门D. 以上各项都不是()解:C47. ⼀个16选1的数据选择器(⼗六路数据选择器),其地址输⼊(选择控制输⼊)端有 A.1个 B.2个C.4个 D.8个()解:C48. 在下列逻辑电路中,不是组合逻辑电路的有A.译码器 B.编码器C.全加器 D.寄存器()解:D49. ⼋路数据分配器,其地址输⼊端(选择控制端)有A.1个 B.2个C.3个 D. 4个()解:C50. JK触发器的特征⽅程为:A .B .C .D . ()解:A51在以下单元电路中,具有“记忆”功能的单元电路是:A . 运算放⼤器B . 触发器C . TTL门电路D . 译码器()解:B52. 特征⽅程中含有约束条件的触发器是:A. 主从RS触发器B. 主从JK触发器C. JK边沿触发器D. D边沿触发器()解:A53. 对于JK触发器,输⼊J=0,K=1,CP脉冲作⽤后,触发器的状态应为A.1 B.0C.不定 D.以上各项都不是()解:B54. 下列触发器中,没有约束条件的是A.基本RS触发器 B.主从RS触发器G.钟控RS触发器 D.边沿D触发器()解:D55.下列电路为时序电路的是A. 译码器B. 编码器C. 全加器D. 计数器()解:D56. 下列电路中,不属于组合电路的是A. 数字⽐较器B. 寄存器C. 译码器D. 全加器()解:B57如图所⽰时序电路的逻辑功能是A.模8同步加法计数器 B.模8异步减法计数器C.模3异步加法计数器 D.模8双向(可逆)异步计数器()解:C58. 下列电路中不是时序电路的有A.计数器 B.触发器 C.寄存器 D.译码器()解:D59. ⼀位8421BCD码计数器⾄少需要触发器的数⽬A.3个 B.4个 C. 5个 D.10个()解:B60. 异步时序电路和同步时序电路⽐较,其差异在于A.没有触发器 B.没有统⼀的时钟脉冲控制C.没有稳定状态 D.输出只与内部状态有关()解:B。
数电期末 知识点总结

数电期末知识点总结一、数字逻辑电路1.1 逻辑门逻辑门是数字逻辑电路的基本组成部分,包括与门、或门、非门、与非门、或非门、异或门等。
它们的功能分别是进行逻辑与、逻辑或、逻辑非、逻辑与非、逻辑或非、逻辑异或运算。
1.2 组合逻辑电路组合逻辑电路由逻辑门组成,没有存储功能,输出仅由输入决定,不受时钟脉冲控制。
典型的组合逻辑电路包括加法器、减法器、比较器、译码器、编码器、多路选择器、多路数据选择器等。
1.3 时序逻辑电路时序逻辑电路内部包含存储器件(触发器、寄存器等),能够存储信息,并且输出受时钟脉冲控制。
典型的时序逻辑电路包括计数器、触发器、寄存器等。
1.4 存储器件存储器件是一种能够存储信息的电子元件,包括静态随机存取存储器(SRAM)、动态随机存取存储器(DRAM)、只读存储器(ROM)、可擦写存储器(EEPROM、Flash)等。
其中,SRAM具有快速读写速度,但价格昂贵;DRAM价格较为便宜,但需要定期刷新;ROM不可写,一经编程内容不可更改;EEPROM和Flash可擦写,具有较好的灵活性。
1.5 组合逻辑和时序逻辑的设计组合逻辑和时序逻辑的设计包括了逻辑方程、真值表、卡诺图、逻辑代数和状态图等的转化与设计原则、设计方法、设计步骤等。
1.6 计算机组成原理计算机组成原理是指计算机的基本组成和运行原理,包括控制器、运算器、存储器件和输入输出设备四大部分。
其中,控制器负责指挥各部件协调工作,运算器负责进行数据运算,存储器件负责存储数据和指令,输入输出设备负责与外部进行信息交换。
1.7 计算机系统计算机系统是指由硬件和软件组成的计算机结构。
硬件包括中央处理器、内存、输入输出设备、总线等;软件包括系统软件和应用软件。
计算机系统根据不同的应用场景,可以分为单机系统、网络系统和分布式系统等。
1.8 计算机网络计算机网络是指将多台计算机通过通信设备和通信线路连接在一起,实现信息交换和资源共享的系统。
计算机网络的组成包括硬件设备、传输媒体、通信协议三部分。
(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题1、一位十六进制数可以用 C 位二进制数来表示。
A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。
数字电子电路课程期末复习资料

数字电子电路期末复习资料一、数字电子电路的基础知识数字集成电路根据所用晶体管结构和工艺的不同,可以分为双极型集成电路和金属—氧化物-半导体(MOS)集成电路两大类。
前者的主要器件是双极型晶体管;后者使用的主要器件是MOS场效应管。
循环码又称格雷码。
循环码的构成原则是:相邻两个代码之间仅有一位取值不同。
循环码的特点是,在代码传输的过程中引起的误差小。
在数字电路中,1位二进制数码0和1不仅可以表示数值的大小,也可以表示两种不同的逻辑状态.二、逻辑变量与逻辑代数反映事物逻辑关系的变量称为逻辑变量。
与非运算是将变量A、B先进行与运算,再将与运算的结果求反得到.同或运算表示的逻辑关系是:当两个输入变量A、B取值相同时,输出为1;取值相异时,输出为0。
逻辑代数与、或、非三种基本逻辑运算。
代入规则代入规则:在任何一个逻辑等式中,如果将等式两边出现的所有同一变量都用一个函数代替之,则等式依然成立。
利用代入规则可以把基本公式推广为多变量的形式。
反演规则反演规则:对于任意一个函数Y,如果将式中所有的与、或运算对换,0、1对换,原变量、反变量对换,就得到函数Y的反函数⎺Y。
利用反演规则可以直接得到一个函数的反函数.对偶规则对偶规则:若两个函数式相等,则它们的对偶式也相等。
对于任意一个函数Y,如果将式中所有的与、或运算对换,0、1对换,就得到一个新的表达式Y’,Y和Y’互为对偶式。
一个逻辑函数可以用逻辑表达式、真值表、逻辑图、波形图、卡诺图以及硬件描述语言来描述。
逻辑图是用逻辑符号表示逻辑关系的图形表示方法。
真值表转换成逻辑表达式真值表转换成逻辑表达式的一般步骤如下:(1)找出函数值为1的变量取值组合,如表1—8中的第 行和第●行。
(2)将这些变量取值组合分别写成乘积项:变量取值为1的写成原变量、为0的写成反变量。
第 行可写成⎺AB、第●行可写成A⎺B.(3)将各乘积项相加,即为表示该真值表功能的逻辑表达式Y=⎺AB+A⎺B。
(完整版)数字电路期末复习题及答案

(完整版)数字电路期末复习题及答案数字电路期末复习题及答案⼀、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其⾼电平和低电平常⽤1 和0 来表⽰。
2、分析数字电路的主要⼯具是逻辑代数,数字电路⼜称作逻辑电路。
3、逻辑代数⼜称为布尔代数。
最基本的逻辑关系有与、或、⾮三种。
常⽤的⼏种导出的逻辑运算为与⾮或⾮与或⾮同或异或。
4、逻辑函数的常⽤表⽰⽅法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到⼀起可实现线与功能。
8、T T L与⾮门电压传输特性曲线分为饱和区、转折区、线性区、截⽌区。
9、触发器有2个稳态,存储8位⼆进制信息要8个触发器。
10、⼀个基本R S触发器在正常⼯作时,它的约束条件是R+S=1,则它不允许输⼊S=0且R=0的信号。
11、⼀个基本R S触发器在正常⼯作时,不允许输⼊R=S=1的信号,因此它的约束条件是R S=0。
12、在⼀个C P脉冲作⽤下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发⽅式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,⼜称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显⽰器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光⼆极管数码显⽰器,应采⽤低电平驱动的七段显⽰译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统⼀的时钟控制分为同步时序电路和异步时序电路。
⼆、选择题1、⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。
B.2C.4D. 162、⼗进制数25⽤8421BCD码表⽰为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输⼊情况下,“与⾮”运算的结果是逻辑0。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子电路期末复习资料一、数字电子电路的基础知识数字集成电路根据所用晶体管结构和工艺的不同,可以分为双极型集成电路和金属-氧化物-半导体(MOS)集成电路两大类。
前者的主要器件是双极型晶体管;后者使用的主要器件是MOS场效应管。
循环码又称格雷码。
循环码的构成原则是:相邻两个代码之间仅有一位取值不同。
循环码的特点是,在代码传输的过程中引起的误差小。
在数字电路中,1位二进制数码0和1不仅可以表示数值的大小,也可以表示两种不同的逻辑状态。
二、逻辑变量与逻辑代数反映事物逻辑关系的变量称为逻辑变量。
与非运算是将变量A、B先进行与运算,再将与运算的结果求反得到。
同或运算表示的逻辑关系是:当两个输入变量A、B取值相同时,输出为1;取值相异时,输出为0。
逻辑代数与、或、非三种基本逻辑运算。
代入规则代入规则:在任何一个逻辑等式中,如果将等式两边出现的所有同一变量都用一个函数代替之,则等式依然成立。
利用代入规则可以把基本公式推广为多变量的形式。
反演规则反演规则:对于任意一个函数Y,如果将式中所有的与、或运算对换,0、1对换,原变量、反变量对换,就得到函数Y的反函数⎺Y。
利用反演规则可以直接得到一个函数的反函数。
对偶规则对偶规则:若两个函数式相等,则它们的对偶式也相等。
对于任意一个函数Y,如果将式中所有的与、或运算对换,0、1对换,就得到一个新的表达式Y’,Y和Y’互为对偶式。
一个逻辑函数可以用逻辑表达式、真值表、逻辑图、波形图、卡诺图以及硬件描述语言来描述。
逻辑图是用逻辑符号表示逻辑关系的图形表示方法。
真值表转换成逻辑表达式真值表转换成逻辑表达式的一般步骤如下:(1)找出函数值为1的变量取值组合,如表1-8中的第 行和第●行。
(2)将这些变量取值组合分别写成乘积项:变量取值为1的写成原变量、为0的写成反变量。
第 行可写成⎺AB、第●行可写成A⎺B。
(3)将各乘积项相加,即为表示该真值表功能的逻辑表达式Y=⎺AB+A⎺B。
最简的与或式应该是包含的“与”项个数最少,且每个“与”项中所含的变量个数最少。
最小项及其性质在一个逻辑函数Y=f(A,B,C)中,如果一个乘积项含有全部的变量A、B、C,且每个变量在乘积项中以原变量或以反变量的形式仅出现一次,那么,称这个乘积项是函数Y的最小项最小项有如下性质:(1)每个最小项只有一组变量取值使它的值为1。
如最小项⎺A⎺BC只有当ABC取值为001时,最小项⎺A⎺BC的值为1,其它变量取值情况下,其值均为0。
(2)任意两个最小项的乘积为0。
(3)全部最小项之和为1。
(4)两个相邻的最小项之和可以合并成一项,并消去一对因子。
卡诺图是一种最小项方格图,每一个小方格对应一个最小项,n变量的逻辑函数有2n个最小项。
卡诺图化简逻辑函数的一般步骤是:(1)根据变量数画出变量卡诺图。
(2)作出函数卡诺图。
(3)合并相邻项。
(4)写出最简与-或表达式。
在逻辑函数的卡诺图中,约束项用“⨯”表示,可根据化简的需要,将其当“1”处理,或将其当“0”处理。
卡诺图化简法直观方便,便于判断化简结果的准确性,但大于4变量逻辑函数的化简不太直观。
三、电路硬件—门电路的基础知识门电路中的半导体器件一般工作在开关状态。
双极型以晶体二极管和三极管作为开关元件,单极型以MOS管作为开关元件。
两者相比,双极型晶体管集成电路工作速度高、驱动能力强、但功耗大、集成度低;MOS集成电路集成度高、功耗低。
电路中元器件参数的选择满足下述条件:三极管输入高电平时三极管饱和导通,输入低电平时三极管截止。
TTL(Transistor Transistor Logic)是晶体管—晶体管逻辑电路,它是由双极型三极管组成的集成电路。
TTL与非门的电气特性包括静态特性和动态特性。
静态特性包括电压传输特性、输入特性和输出特性:输入特性中包含输入伏安特性和输入负载特性,输出特性分输出高电平和低电平两种情况。
TTL与非门静态特性包括电压传输特性三个参数:输出高电平U OH、输出低电平U OL和阈值电压U TH 。
噪声容限指在保证输出高低电平在允许的变化范围内,输入电平允许的波动范围。
TTL与非门输出特性输入负载特性描述反相器输入电压随输入端外接电阻变化的关系。
门电路的扇出系数表明门电路驱动同类门的个数。
集电极开路门又称OC门,与典型的TTL与非门相比,输出级三极管的集电极开路了,故有集电极开路门之称。
一般TTL门的输出只有两种状态:逻辑高电位和逻辑低电位。
三态TTL门除了输出逻辑高电位和逻辑低电位以外,还有第三种输出状态—高阻(禁止)态。
CMOS电路功耗低、抗干扰能力强、电源电压适用范围宽、扇出能力强;TTL电路延迟时间短、工作频率高。
CMOS电路多余输入端的处理:(1)CMOS电路多余输入端不能悬空;(2)与门和与非门的多余输入端应接高电平;(3)或门和或非门的多余输入端应接低(地)电平。
TTL电路多余输入端的处理:(1)TTL电路的输入负载特性说明输入端通过大电阻接地或悬空相当于逻辑高电平;(2)与门和与非门的多余输入端可通过大电阻接地、接高电平或悬空;(3)或门和或非门的多余输入端应接低电平或接地。
四、组合电路的基础知识组合逻辑电路和时序逻辑电路是组成数字电路的两大类电路。
组合电路特点、功能及应用组合电路任何时刻的输出仅仅取决于该时刻输入信号的状态,与电路原来的状态无关。
组合电路结构特点(1)不包含具有记忆(存储)功能的元件或电路。
(2)不存在反馈回路。
组合电路的分析就是根据给定的组合电路逻辑图,分析求解电路,找出在输入信号作用下电路输出信号的变化规律,进而说明组合电路的逻辑功能。
编码器在数字电路中,用二进制代码表示某一信息的过程称为编码,实现编码功能的电路称为编码器。
根据n个变量可以组成2n个状态的原理,若对N个输入信号进行编码,则N 2n十进制编码器是将十个输入信号编成对应的8421BCD码的电路。
十进制编码器有十个输入信号I0~I 9,四位二进制代码输出Y0~Y 3,因为四位二进制代码可以表示十六种状态。
译码是将二进制代码所表示的信息翻译出来,实现译码功能的电路称为译码器。
译码是编码的逆过程。
二进制译码器是将二进制代码翻译成对应输出信号的电路。
根据n个变量可以组成2n 个状态的原理,若有n个输入信号,N个输出信号,则N≤2n 。
为了人们观察数字的需要,被翻译出来的信号需要直观地用数字显示出来。
将译码器和显示器配合使用或直接驱动显示器的译码器称为显示译码器。
目前采用较多的是七段字符显示器或称七段数码管。
数据选择器指能按需要从多个输入信号中选择一个送到输出端的电路。
加法器是实现两个二进制数相加运算的基本单元电路。
半加器是实现两个一位二进制数相加的电路,全加器是实现两个一位二进制数和来自低位的进位信号三数相加的运算电路。
全加器也称1位加法器。
设两个相同位的加数分别为A i和B i,低位的进位信号为C i-1,S i为本位和,c i为进位。
串行进位加法器:该电路结构简单,因为是串行连接,逐级完成运算,但工作速度较慢。
超前进位加法器除了含有求和电路之外,在内部增加了超前进位的电路,目的是提高工作速度。
五、时序逻辑电路的基础知识时序逻辑电路的特点是:在任何时刻,电路的输出不仅取决于该时刻的输入,而且还取决于电路原来的状态。
时序逻辑电路通常包含两大部分:存储电路和组合逻辑电路。
或非门组成的基本RS触发器简化特性表注:0*表示触发器处于非定义状态与非门组成的基本RS触发器简化特性表注:1*表示触发器处于非定义状态。
通常将有CP信号控制的触发器称作时钟触发器。
同步RS触发器属于时钟触发器。
同步RS触发器的简化特性表注:1*表示触发器输出状态不确定。
主从JK触发器简化特性表注:↓表示CP下降沿,×表示任意值。
边沿触发器又称作边沿触发的触发器。
边沿触发器的种类较多,有维持阻塞型边沿触发器,有利用传输延迟时间的边沿触发器,还有利用CMOS传输门的边沿触发器等。
它们有一个共同的特点,就是触发器的次态仅仅取决于时钟脉冲触发沿到达时刻的输入状态。
时钟脉冲触发沿可以是上升沿或是下降沿。
与主从结构触发器相比,抗干扰能力强是边沿触发器的显著优点。
察特性表可以看出Q n+1是S、R和Q n的逻辑函数,同时也是具有约束项的函数。
利用卡诺图法或公式法,不难求出相应的逻辑函数式Q n+1 = S +R Q nSR=0 (约束条件)上式称为RS触发器的特性方程。
状态转换图:RS触发器的状态转换图比如说触发器的现态是0,如果希望次态是1,那么只要满足转换条件S=1,R=0,在时钟脉冲的作用下将能实现转换。
如果希望次态是0,那么只要满足转换条件S=0,R=×,即R可以是0也可以是1,在时钟脉冲的作用下将能实现转换。
JK触发器特性表观察特性表可以看出Q n+1是J、K和Q n的逻辑函数。
利用卡诺图法或公式法不难求出相应的逻辑函数式,即JK触发器的特性方程Q n+1 = J nQ+K Q n下图是JK触发器的状态转换图。
JK触发器的状态转换图D触发器特性表观察特性表可以看出Q n+1是D和Q n的逻辑函数。
不难求出相应的逻辑函数式,即D 触发器的特性方程Q n+1 =D下图是D触发器的状态转换图。
D触发器的状态转换图T触发器凡在时钟脉冲作用下,逻辑功能符合下表所示特性表的触发器称T触发器。
T触发器特性表从特性表可以看出,T触发器只有一个输入端T,当T=0,触发器保持原状态,当T=1,触发器翻转。
根据特性表可以写出T触发器的特性方程Q n+1 = T nQ+T Q nT触发器的状态转换图如下图所示。
T触发器的状态转换图从逻辑功能的角度将触发器分为RS触发器、JK触发器、D触发器和T触发器等四种类型,并且介绍了逻辑功能的三种描述方法:特性表、特性方程和状态转换图。
其中任一方法都能全面的反映触发器的逻辑功能。
同步时序电路的分析步骤一般如下:1. 写驱动方程。
即根据给定的逻辑图,写出各触发器的输入函数式。
2. 写状态方程。
将驱动方程代入相应触发器的特性方程就可得到状态方程。
3. 写输出方程。
即根据给定的逻辑图,写出输出函数式。
计数器和寄存器是典型的时序逻辑器件,应用非常广泛。
寄存器的功能是存储数据,移位寄存器除了可以存储数据外,还可以实现数据的串行/并行转换或并行/串行转换、数据的处理和运算,也可以构成移位寄存器型计数器。
计数器除了可以统计输入时钟脉冲的个数,还可以实现分频、定时、产生顺序脉冲或序列脉冲。
对于计数器和移位寄存器的中规模集成器件,应重点掌握其逻辑功能和应用。
序列信号发生器的功能是能够在时钟脉冲CP作用下,周期性地产生一组串行数字信号。
它既可以由计数器加组合电路实现,也可以由移位寄存器加组合电路实现。
用已有的中规模集成计数器可以构成任意进制计数器,构成方法主要采用清零法,置数法,有时需要采用级联法。