数字电路与逻辑设计试题及答案(试卷A)
数字电路与逻辑设计试题及答案

《数字电路与逻辑设计》试题1参考答案一.填空题(10)1.2048 ×8位的RAM有10根地址线,8根数据线。
2.二进制数A=(1011010)2,B=(101111)2,求:A+B=(10001001)2;A一B=( 101011 )23.时序逻辑电路的输出不仅取决于电路.输入信号的状态,而且还与电路原来的状态有关。
4.二硅极管具有单向导通的特性,它的正向导通电压为0.7V。
5.n变量的逻辑函数有2n个最小项,任意两个最小项的乘积为0。
二.选择题(10)1.当晶体三极管b时处于导通状态。
a.发射结和集电结均属于反向偏置;b.发射结正向偏置,集电结反向偏置;c.发射结和集电给均属于正向偏置2.与晶体三极管相比,MOS管具有的特点是a,c,d。
a.输入电阻高;b.受温度影响大;c.便于集成;d.电压控制元件;e.极间电容影响小3.欲将二进制代码翻译成输出信号选用b,欲将输入信号编成二进制代码选用a,欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用c,欲实现两个相同位二进制数和低位进位数的相加运算选用e。
a.编码器;b.译码器;c.多路选择器;d.数值比较器;e.加法器;f.触发器;g.计数器;h.寄存器4.在逻辑函数的卡诺图化简中,若被合并(画圈所包含)的最小项个数越多,则说明化简后c。
a.乘积项个数越少;b.实现该功能的门电路少;c.该乘积项含因子少5.逻辑函数Y=A B C+A+B+C的最简与或形式为1。
a. 已是最简与或形式;b. 0 ;c. 1 ;d. B+C三.简答题答案;1.简述用TTL与非门、或非门、异或门实现反相器功能.多余输入端的连接方法。
TTL与非门的余输入端应接高电平,或非门的余输入端应接低电平,异或门实现反相器功能是应将余输入端和输入信号并在一起。
2.举例说明什么叫竞争冒险-现象。
门电路两个输入信号同时向相反的逻辑电平跳变,比如一个从1变为0,另一个从0变为1时,所出现的可能出现尖峰脉冲的现象称为竞争-冒险。
专升本《数字电路与逻辑设计》_试卷_答案

专升本《数字电路与逻辑设计》一、(共75题,共150分)1. 十进制数用二进制表示应为:()(2分)B.1100.11C.标准答案:B2. 无符号位的十六进制数减法(A9)l6-(8A)16=()(2分)A.(19)16B.(1F)l6C.(25)16D.(29)16标准答案:B3. 十进制数15用2421 BCD 码可以表示为()。
(2分).01001000 C标准答案:C4. 8421 BCD码对应的二进制数为 ( ) (2分)B.110011.10C.标准答案:B5. 二进制数-0110的反码是(最高位是符号位)()(2分).11001 C标准答案:B6. 如果状态A与B,C与D分别构成等效对,那么能构成状态等效类的是()(2分)标准答案:A7. 四个变量可以构成多少个最小项()(2分)个个个个标准答案:D8. 逻辑函数Y=可化简为:( ) (2分)A.B.+AB+AC标准答案:D9. 逻辑函数F(A,B,C) = AB+BC+AC的标准表达式是( ) (2分)A.∑m(3,5,6,7)B.∑m(0,1,2,4)C.∏m(1,3,5,7)D.∑M(0,2,4,6)标准答案:A10. 函数,则其反函数( ) (2分)A.B.C.D.标准答案:B11. 逻辑函数等于()(2分)A.标准答案:B12. 三变量构成的逻辑函数的最小项m1和最小项m7一定满足( ) (2分)A.B.C.D.标准答案:C13. 下图为OC门组成的线与电路其输出F为(2分)C.D.标准答案:B14. 要求RS触发器(R、S均为高电平有效)状态由0 →1,其输入信号为()。
(2分)=01 =1 C=d0 =10标准答案:A15. JK触发器的J=K=1,当触发信号到来时,输出次态Qn+1为:( ) (2分)B.0C.不变D.与现态相反标准答案:D16. 设计—个1位十进制计数器至少需要多少个触发器( ) (2分)个个个个标准答案:B17. T型触发器当时钟脉冲输入时,其输出状态()(2分)A.保持不变B.在T=1时会发生改变C.等于输入端T的值D.随时间改变标准答案:B 18. 移位寄存器74194工作在左移串行输入方式时,S1 S0的取值为( ) (2分).01 C标准答案:C19. LED共阴极七段显示器可由下列哪一个IC来推动七字节较适宜()(2分).7447 C标准答案:C20. 电源电压为+12V的555集成定时器中放电三极管工作在截止状态,输出端OUT为1时,其TH 和TR的输入电压值分别为 ( ) (2分)A.,和TR 均大于C.,和TR 均小于标准答案:A21. 逻辑函数,是F的对偶函数,则()。
专科《数字电路与逻辑设计》_试卷_答案

专科《数字电路与逻辑设计》一、(共75题,共150分)1. 多少个二进制数字可以组成一位十六进制数字?()(2分)A.2B.3C.4D.5.标准答案:C2. 二进制数(1111101.0101)2转换为八进制为:()(2分)A.037.25B.175.24C.125.3l25D.761.2.标准答案:B3. 十进制数9的8421码为()。
(2分)A.1000B.1011C.1001D.1010.标准答案:C4. 二进制数?0.1011的原码是()。
(2分)A.1.1011B.0.1011C.1.0100D.1.0101.标准答案:A5. 逻辑函数=()。
(2分)A.A+ B+ CB.C.1D.0.标准答案:C6. 逻辑函数的F(A,B,C)=的标准与或式为()。
(2分)A.B.C.D..标准答案:D7. 与逻辑函数F =相等的函数为()。
(2分)A.ABB.C.D.AB+C.标准答案:D 8. 逻辑函数的反函数为()(2分)A.B.C.D..标准答案:B9. 在下列三个逻辑函数表达式中,哪一个是最小项表达式?()(2分)A.B.C.D..标准答案:A10. 逻辑函数式F =等于()。
(2分)A.0B.1C.AD..标准答案:B11. 下列几种TTL电路中,输出端可实现线与功能的电路是()。
(2分)A.或非门B.与非门C.异或门D.OC门.标准答案:D12. 典型的TTL与非门电路使用的电源电压为()。
(2分)A.5 VB.3.6 VC.0.35 VD.3—18 V.标准答案:A13. 基本RS触发器在正常工作时,它的约束条件是,则它不允许输入S和R 的取值分别为()。
(2分)A.0,0B.0,1C.1,0D.1,1.标准答案:D14. 若JK触发器的J=0,K=0,在CLK触发后,输出Q的状态为( )。
(2分)A.0B.1C.不变D.与前一状态Q反相.标准答案:C15. 主从型JK 触发器的特性方程( )。
第一学期《数字电子技术》课程期末考试试卷A和答案数字电路与逻辑设计

北京信息科技大学2008~2009学年第一学期《数字电子技术》课程期末考试试卷A课程所在学院:自动化学院适用专业班级:测控0601-03考试形式:闭卷注意:所有答案写在答题纸上,写在试卷上无效。
一、填空题(本题满分20分,共含10道小题,每小题2分)1∙(7AC1)16=( )2=( 1=( )]0。
2.具有推挽式输出级的TT1电路(是/否)可以将输出端并联使用,普通的CMOS门(是/否)可以将输出端并联使用。
(输入端的状态均为不定)3.相同编号的最小项和最大项存在的关系为o4.(+1oo"的原码为,反码为,补码为o5.若A是逻辑变量,则A㊉I=。
二、逻辑函数式的化筒(12分)1 .利用公式法化简为最简与或式:F=AB∖A f CD+(AD+3'C')')(4+B)2 .利用卡诺图法将逻辑函数化简为最简与或式:y(A,B,G=>z(OJ2,4),给定约束条件为m3+rτ‰t+mβ+rr‰j=O下面电路图中,写出输出信号是什么状态(高电平、低电平或高阻态),已知乂为74系四、试用一片8选1数据选择器74HC151产生逻辑函数:Y=AB r CD÷48(C÷r>)+ABXCΦZ))÷ABC r 要求给出设计的全过程,并画出逻辑电路图。
(12分)s ,A2A4YO O O OO O O1O∣O O1O D1O O11O1O OO1O1/人O11O2O11151X X X高阻五、TT1主从JK触发器的输入波形如图所示,画出输出端Q的波形(12分)CP六、分析如图时序逻辑电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路的功能以及能否自启动。
(14分)CP七、 试用一片4位同步二进制计数器741S163接成十进制计数器(允许附加必要的门电路,采用清零法),并作简要说明。
741S163的引脚图如下所示。
数字电子技术试卷A及答案

1一、单项选择题(每题2分,共20分)1.将二进制数(11011101.1)转换为十进制数是( A )A) 221.5 B) 222.5 C) 223.5 D) 257.52.按以下方法处理CMOS 或非门多余输入端,正确的是( C )A )接电源正极B )悬空C )通过10K Ω电阻接地 D) 以上三种方法都不对3.电路输入为某种BCD 码,要用七段数码显示器显示,为此需用到( A )A )4-7线译码器B )4-5线译码器C )4-2线译码器D )4-1线译码器4.下列各门电路中,输出端可直接直连,实现线与的是( B )A )一般TTL 与非门B )集电极开路TTL 与非门C )一般CMOS 与非门D )一般TTL 或非门5.将一个右移4位移位寄存器的末级触发器3Q 端接至前级触发器0D 输2入端。
设初态为3210Q Q Q Q =1101,以过5个CP 作用后的状态为( B )A )1101B )1110C )1011D )01116.用256×4位的RAM 扩展成2048×12位RAM ,每一条I/O 总线上并联了几条数据线?( C )A )24B )12C )8D )47.如下图中电路的名称是( D )A )单稳态电路B )JK 触发器C )施密特电路D )多谐振荡器8.已知函数D C B A Y ++=)(,则其反函数为( B )A )D CB DC A + B )D C B A ++ C )AC D AB + D )D B C A +9.可实现逻辑函数A Y =的是( D )A ) A A ⋅B ) A A +C )0⊕AD )1⊕A310.在倒T 形电阻网络D /A 转换器中,n n REFo D V V 2-=,设REF V =10V , D ="1000"0123=d d d d 时,则o V 为( B )伏。
A )3210-B ) 210-C ) 3210D ) 210 二、填空题:(24%)1.与十六进制(2D )16对应的二进制数是(101101)2 。
《数字电路》试卷A

阅卷须知:阅卷用红色墨水笔书写,得分用阿拉伯数字写在每小题题号前,用正分表示,不得分则在题号前写0;大题得分登录在对应的题号前;统一命题的课程应集体阅卷,流水作业;阅卷后要进行复核,发现漏评、漏记或总分统计错误应及时更正;对评定分数或统分记录进行修改时,修改人必须签名。
一、判断题(每小题2分,共24分)1、用高电平表示逻辑0、用低电平表示逻辑1状态,称为正逻辑。
( )2、逻辑代数变量取值由于是二值逻辑,所以逻辑门电路只有高、低电平两种输出状态。
( )3、逻辑函数有多种形式,将最简与—或表达式两次求反就可得到与或非表达式。
( )4、(B3.F)16=(10110011 .1111)2 ( )5、CMOS 电路与TTL 电路相比最突出的优势在于功耗低。
( )6、在有约束的逻辑函数中,约束项的取值可能是1,也可能是0。
( )7、四个触发器组成的扭环形计数器最多有8个有效状态。
( )8、如右图所示的触发器电路,能实现nn Q Q =+1功能。
( )9、时序逻辑电路的结构当中一定含有存储电路。
( ) 10、可以将输出端直接并联实现“线与”逻辑功能的门电路是集电极开路输出的TTL 门电路。
( )11、门电路中衡量带负载能力的参数称为扇出系数。
( ) 12、多谐振荡器有一个稳定状态,一个暂稳态。
( )二、填空题(每小题1分,共10分)1、将十进制数175转换成二进制数为 。
2、二进制数(111010010)2转换成十六进制数是 。
3、逻辑函数F=A+A B 可化简为 。
4、写出题22图示电路输出函数F 的表达式 F= 。
5、TTL 门的输入端悬空,逻辑上相当于接 电平。
6、逻辑电路按其输出信号对输入信号响应的不同,可以分为 与 两大类。
7、由n 个变量构成的任何一个最小项有 种变量取值使其值为0。
8、钟控触发器按逻辑功能可分为: 等四种。
9.时序逻辑电路在任一时刻的稳定输出不仅与当时的输入有关,而且 。
10.逻辑函数F=A B +A B 的对偶函数F ′= 。
数字电路与逻辑设计习题及参考答案全套

数字电路与逻辑设计习题及参考答案一、选择题1. 以下表达式中符合逻辑运算法则的是 D 。
A.C ·C=C 2B.1+1=10C.0<1D.A+1=12. 一位十六进制数可以用 C 位二进制数来表示。
A . 1B . 2C . 4D . 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n4. 逻辑函数的表示方法中具有唯一性的是 A 。
A .真值表 B.表达式 C.逻辑图 D.状态图5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。
A .(256)10B .(127)10C .(128)10D .(255)106.逻辑函数F=B A A ⊕⊕)( = A 。
A.BB.AC.B A ⊕D. B A ⊕7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。
A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”8.A+BC= C 。
A .A+B B.A+C C.(A+B )(A+C ) D.B+C9.在何种输入情况下,“与非”运算的结果是逻辑0。
DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是110.在何种输入情况下,“或非”运算的结果是逻辑1。
AA .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111.十进制数25用8421BCD 码表示为 B 。
A .10 101B .0010 0101C .100101D .1010112.不与十进制数(53.5)10等值的数或代码为 C 。
A .(0101 0011.0101)8421BCDB .(35.8)16C .(110101.11)2D .(65.4)813.以下参数不是矩形脉冲信号的参数 D 。
A.周期B.占空比C.脉宽D.扫描期14.与八进制数(47.3)8等值的数为: BA. (100111.0101)2B.(27.6)16C.(27.3 )16D. (100111.101)215. 常用的BCD码有 D 。
《数字电路》考查试卷(A)及答案

《数字电路》考查试卷(A)一、填空题(每空2分,共30分)1、时序电路由 和 两部分组成。
2、负边沿JK 触发器的逻辑函数表达式是 。
3、用555时基电路可组成 、 、 等。
4、R-S 触发器Sd 端称为置 端,Rd 为置 端。
5、(28)10=( )2=( )8421BCD 。
6、(101100)8421BCD =( )10=( )2。
7、A/D 转换器的作用是将 信号转换为 信号 。
8、构成任意进制计数器方法主要有 和 两种 。
二、判断题(每题2 分 共20分) 1、用四个触发器可构成1位十进制数。
( ) 2、任意进制计数器是指计数器的模N=2n 的计数器。
( ) 3、C B A ABC ++=( ) 4、异步输入信号的不受触发脉冲CP 的控制。
( ) 5、Y=A ⊙B =AB+AB 。
( ) 6、四位二进制计器最大10进制数为16。
( ) 7、由逻辑门电路和JK 触发器可构成数据寄存器。
( )8、当触发器Q=0,1=Q 时称触发器处于“0”状态。
( ) 9、施密特触发器工作时具有两个稳定状态,但只有一个触发电平。
( )10、边沿触发器是指触发器的状态在CP 脉冲的边沿处发生触发翻转。
( )三、选择题(每题2分,共20分) 1、下列结果错误的是( )A. B A AB +=B. B B B =+C. 1+A=12、下列状态方程中( )是T / 触发器。
A. Q n+1=T ⊕Q n B. Q n+1=Q n C. Q n+1=D3、下列结论是正确的是( ) A.(5C )16 =(95)10 B. (10101)2 =(20)10 C.(25)8 =(10101)24、下列逻辑图中表示 Y =A ⊕B 的是 ( )(A ) (B ) (C )5、在相同的时钟脉冲作用下,同步和异步计数器比较其工作速度。
( )A. 较快B.较慢C.不确定四、化简、画图(每题6分,共24分) 1、用代数法化简 C B A C B A Y +=2、试将J-K触发器转换成T触发器画出逻辑图。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《数字集成电路基础》试题A
(考试时间:120分钟)
班级: 姓名: 学号: 成绩:
一、填空题(共20分)
1. 数字信号的特点是在 上和 上都是断续变化的,其高电平和低电平常
用 和 来表示。
2. 常用的BCD 码有 、 、 等,常用的可靠性代码有 、 等。
3. 将十进制数45转换成8421码可得 。
4. 同步RS 触发器的特性方程为Q n+1=__________;约束方程为 。
5. 数字电路按照是否有记忆功能通常可分为两类: 、 。
6. 当数据选择器的数据输入端的个数为8时,则其地址码选择端应有 位。
7.能将模拟信号转换成数字信号的电路,称为 ;而将能把数字信号转换成模拟信号的电路称为 。
8.时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。
9. 两片中规模集成电路10进制计数器串联后,最大计数容量为 位。
二、单项选择题(共 20分)
1. 对于四位二进制译码器,其相应的输出端共有 。
A . 4个 B. 16个 C. 8个 D. 10个 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为 。
A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3. 图2.1所示是 触发器的状态图。
A. SR
B. D
C. T
D. T ˊ
4.在下列逻辑电路中,不是组合逻辑电路的有 。
A.译码器 B.编码器 C.全加器 D.寄存器
图2.1
5.欲使D触发器按Q n+1=Q n工作,应使输入D= 。
A. 0
B. 1
C. Q
D. Q
6.多谐振荡器可产生。
A.正弦波
B.矩形脉冲
C.三角波
D.锯齿波
7. N个触发器可以构成最大计数长度(进制数)为的计数器。
A.N
B.2N
C.N2
D.2N
8.随机存取存储器具有功能。
A.读/写
B.无读/写
C.只读
D.只写
9.只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容。
A.全部改变
B.全部为0
C.不可预料
D.保持不变
10. 555定时器构成施密特触发器时,其回差电压为。
A.VCC B. 1/2VCC C. 2/3VCC D. 1/3VCC
三、设计题 (共20分)
1、有一水箱由大、小两台水泵M
L 和M
S
供水,如图3.1所示,箱中设置了3
个水位检测元件A、B、C。
水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。
现要求当水位超过C点时水泵停止工作;水位
低于C点而高于B点时M
S 单独工作;水位低于B点而高于A点时M
L
单独工作;水位
低于A点时M
L 和M
S
同时工作。
试用门电路设计一个控制两台水泵的逻辑电路,要求
电路尽量简单。
图3.1
四、简答题(共10分)
555
C
1
和C2的比较电
压分别为
cc
V
3
2和
cc
V
3
1。
问:
(1)当v I1>
cc
V
3
2,v
I2
>
cc
V
3
1时,比较器C
1
输出低电平,C2输出高电平,基本RS触发器(置0\置1\状态不变),放电三极管T导通,输出端v O为低电平。
(2)当v I1<
cc
V
3
2,v
I2
<
cc
V
3
1时,比较器C
1
输出高电平,C2输出低电平,基本RS触发器(置0\置1\状态不变),放电三极管T截止,输出端v O为高电平。
(3)当v I1<
cc
V
3
2,v
I2
>
cc
V
3
1时,比较器C
1
输出,C2输出,即基本触发器(置0\置1\状态不变),电路亦保持原状态不变。
五、分析作图题(共30分)
1、设主从JK触发器的初始状态为0,触发器的触发翻转发生在时钟脉冲的
下降沿,已知输入J、K的波形图如图5.1,(1)写出JK触发器的特性方程式;(2)画出输出Q的波形图。
(10%)
CP
J
K
123456
图 5.1
v
v
v
I1
O
O
v,
1
2
6
5
84
3
7
O
v,
v I2
v
I1
v
v IC
V CC
v O
555
(b)
D
R
2、74161集成计数器功能真值表如表5.1所示,其惯用符号如图5.2所示,(1)利用反馈复位法将其构成十进制计数器;(2)利用反馈预置法将其构成8进制计数器。
(20%)
表5.1
图5.2
《数字集成电路基础》试题A 评分标准
一、填空题(每空1分,共20分)
1、时间;数值;0;1
2、8421BCD ;5421BCD ;余3码;格雷码;奇偶校验码
3、01000101
4、n Q R S +;0=•S R
5、组合逻辑电路;时序逻辑电路
6、3位
7、A/D ;D/A 8、同步;异步 9、100
二、单项选择题(每题2分,共 20分)
三、设计题 (共20分)
解:一、列出满足逻辑要求的真值表并化简(化简方法可多种自选)
化简得 C B A M S += B M L =
二、作出逻辑电路图
四、简答题(每题2分,共10分)
s
L
(1)置0;(2)置1;(3)高电平;高电平;状态不变
五、分析作图题(共30分)
1、共10分
(1)
n n n Q K Q J Q +=+1
(2)
CP J K Q
1
2
3
4
5
6
2、共20分
解:(1)○
1写出S 10的二进制代码为 S N =S 10=1010
○
2写出反馈归零函数,由于74161的异步置0信号为低电平0,因此 B D r Q Q C •=
(2)○
1 S N =S 8-1=0111
“
○
2写出反馈归零函数, 方法一:从0开始计数 B C D D Q Q Q L ••=
方法二:从1000开始计数,取状态S 15=1111时,Q C =1,经非门得0==C D Q L
○
3画连线图 方法一
方法二:
““。