数字电路课程复习考试试题及答案A
数字电路试题及答案

数字电路试题及答案一、选择题(每题10分,共20分)1. 下列数字电路元件中,属于组合逻辑的是A. 集线器B. 隧道二极管C. 寄存器D. D触发器答案:A2. 十进制数 8 的二进制表示形式为A. 1010B. 1110C. 1000D. 1001答案:C3. 十六进制数 B 的二进制表示形式为A. 1010B. 1101C. 1111D. 1011答案:D4. 以下哪个逻辑门的输出是其他逻辑门输出的非A. 与门B. 或门C. 非门D. 异或门答案:C二、填空题(每题10分,共20分)1. 使用 2 输入 AND 门,将 A 和 B 两个开关输入,如果 A 和 B 均为高电平时,输出为________答案:高电平2. 使用 2 输入 OR 门,将 A 和 B 两个开关输入,如果 A 和 B 中有一个或两个为高电平时,输出为________答案:高电平3. 使用 2 输入 XOR 门,将 A 和 B 两个开关输入,如果 A 和 B 中只有一个为高电平时,输出为________答案:高电平4. 使用 2 输入 NAND 门时,输出为低电平的条件是________答案:A 和 B 均为高电平三、简答题(每题20分,共40分)1. 请简述组合逻辑和时序逻辑的区别。
答案:组合逻辑是指电路的输出仅由当前时刻的输入确定,与之前的输入无关。
组合逻辑电路的输出仅取决于输入信号的组合,对于相同的输入,始终保持相同的输出。
而时序逻辑是指电路的输出除了与当前输入有关外,还与之前的输入和输出有关。
时序逻辑电路的输出不仅取决于输入信号的组合,还受到电路之前状态的影响。
2. 请简述二进制和十六进制之间的转换原理。
答案:二进制是一种基于2的数制,只有两个数位 0 和 1。
而十六进制是一种基于16的数制,包含了 0 到 9 的数字和 A 到 F 的六个字母。
进行二进制到十六进制的转换时,将二进制数按照每四位分组,然后将每个四位二进制数转换为相应的十六进制数,最终得到的十六进制数就是对应的表示。
数字电路基础考试题6(附答案)

数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。
(a) 二进制数 (b) 十进制数 (c) 八进制数 (d) 十六进制数 2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门 3.用不同数制的数字来表示2007,位数最少的是 。
(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。
(a )26 (b )24 (c )22 (d )20 5.8421BCD 码表示的十进制数是 。
(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( )(a) 1=++B A B A (b) B A B A A +=+ (c)B A B A B A AB +=+ (d) B A AB +=8. 下列电路中,属于时序逻辑电路的是( ).(a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。
(a) 4 (b) 8 (c) 16 (d) 无法确定 10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。
(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC 11.十进制数24转换为二进制数,结果为 。
(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O )275( ( )D, 。
(a )275 (b) 629 (c) 2750 (d) 2200 13.三态门的第三态是 。
(a )低电平 (b )高电平 (c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。
(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 _ 和_0 ___ 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A BCD +A+B+C+ __________ 。
6、逻辑函数F=A B A B A B AB = ________ 0 _______ 。
7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现丄与功能。
8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2 个稳态,存储8位二进制信息要__8 ________________________个触发器。
1 0、一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S = 0且R= 0的信号。
11、一个基本RS触发器在正常工作时,不允许输入R=S= 1的信号,因此它的约束条件是RS=0 。
1 2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
、选择题1 一位十六进制数可以用 C 位一进制数来表示。
A 1B . 2 C.4D162、十进制数25用8421BCD码表示为 B 。
A 10 101B . 0010 0101 C.100101 D .101013、以下表达式中符合逻辑运算法则的是D。
数字逻辑电路复习题与答案

_、单选题1、十进制整数转换为二进制数一般采用()。
A.除2取整法B.除10取余法C.除2取余法D.除10取整法正确答案:C2、将十进制小数转换为二进制数一般采用()。
A.乘2取整法B.乘10取余法C.乘2取余法D.乘10取整法正确答案:A3、十进制数"13",用三进制表示为()。
A.211B.111C.112D.101正确答案:B4、将十进制数18转换成八进制是().A.20B.24C.22D.21正确答案:C5、十进制数25用8421 BCD码表示为()A.10 010100B.0010 0101C.10 101D.10 000101正确答案:B6、以下代码中为恒权码的是()。
A.余3循坏码B右移码C.5211 码D.余3码正确答案:C7、T立八进制数可以用()位二进制数来表示。
A.4B.3C.1D.2正确答案:B&十进制数43用8421BCD码表示为()。
A.10011B.0100 0011C.101011D.1000011正确答案:B9、A+BC=()A.AB+ACB.BCC・(A+B)(A+C)正确答案:C10、4变量逻辑函数的真值表,表中的输入变量的取值应有()种。
A.4B.2C.16D.8正确答案:C11、f 16选1的数据选择器,其选择控制(地址)输入端有()个,数据输入端有16个,输出端有1个。
A.4B.16C.1D.2正确答案:A12、一个译码器若有100个译码输出端,则译码输入端至少有()个。
A.5B.8C.7D.6正确答案:C13、能实现并-串转换的是()。
A.数据选择器B.数据分配器C.译码器D.数值比较器正确答案:A14、欲设计一个3位无符号数乘法器(即3x3),需要6位输入及()位输出信号。
B.6C.4D.5正确答案:B15、4位输入的二逬制译码器,其输出应有()位。
A.4B.1C.8D.16正确答案:D16、对于8线一3线优先编码器,下面说法正确的是()A.有8根输入线,8根输出线B.有8根输入线,3根输出线C.有3根输入线,8根输出线D.有3根输入线,3根输出线正确答案:B17、3线-8线译码电路是()译码器A.八进制B.三进制C.三位二进制D.H-A进制正确答案:C18、实现多输入、单输出逻辑函数,应选()。
数字电路期末考试卷及答案解析_(1)(绝密)

期末考试试卷(A)卷课程名称:适用年级/专业:试卷类别开卷()闭卷(√)学历层次本科考试用时120分钟《考生注意:答案要全部抄到答题纸上,做在试卷上不给分》...........................一、填空题(每空2分,共20分)1.逻辑代数中三个最基本的运算是①、②和③。
2.逻辑函数F=A+B+C D的反函数F= ①,对偶式为②。
3.D触发器的特征方程为①,JK触发器的特征方程为②。
4. 型触发器克服了空翻现象。
5.构造一个模10计数器需要①个状态,②个触发器。
二、单项选择(每小题2分,共20分)(A)1、最小项AB C D的逻辑相邻最小项是A. ABC DB. ABC DC. ABC DD.A BC D()2、若所设计的编码器是将31 个一般信号转换成二进制代码,则输出应是一组N=(C )位的二进制代码。
A.3 B. 4 C. 5 D. 6(A)3、时序逻辑电路中一定是含A. 触发器B. 组合逻辑电路C. 移位寄存器D. 译码器(D )4、在何种输入情况下,“或非”运算的结果是逻辑0。
A.全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为1(B )5、同步时序逻电路和异步时序逻电路比较,其差别在于后者A.没有触发器B. 没有统一的时钟脉冲控制C .没有稳定状态 D. 输出只与内部状态有关()6、某移位寄存器的时钟脉冲频率为100KH Z,欲将存放在该寄存器中的数左移8位,完成该操作需要()时间。
A.10μSB.80μSC.100μSD.800ms(D )7、没有置0功能的触发器是A.RS-FFB.JK-FFC.D-FFD.T-FF( )8、一个4位二进制同步加法计数器用作分频器时,若计数脉冲的频率为=CPf160KHZ ,现需要20KHZ 的信号,取自A 、0Q 端的信号 B 、1Q 端的信号;C 、2Q 端的信号 D 、3Q 端的信号( D )9、为实现将D 触发器转换为T 触发器,图(一)的虚框内应是A. 或非门B. 与非门C. 异或门D. 同或门 图一( D )10、以下表达式中符合逻辑运算法则的是 A.C ·C=C 2 B.1+1=10 C.0<1 D.A+1=1三、证明与化简:(每小题5分,共15分)1、用公式法证明等式A B A B A AB +++B=1成立。
大工《数字电路与系统》课程考试模拟试卷A答案

机密★启用前大连理工大学网络教育学院2014年8月份《数字电路与系统》课程考试模拟试卷答案考试形式:闭卷试卷类型:A一、单项选择题(本大题共6小题,每小题3分,共18分)1.B 2.C 3.C 4.B 5.A 6.C二、填空题(本大题共10空,每空2分,共20分)1.(1) 213(2) 12.04(3) 40D(4) 10101001.11002.题号原码反码补码十进制数(1) 10111 01000(2) 1,011100 1,011101(3) 0,10101.01 +21.25三、化简题(本大题共3小题,每小题6分,共18分)=++1.答:F XYZ XY XY ZXY XY=+(3分)=(3分)Y2.答:填卡诺图,圈1,得到最简与或表达式。
CD AB00101101101111001110011100011110(3分)Y B AD A CD ∴=++ (3分)3.证明:0A ⊕00A A =+ (3分) A = (3分)四、简答题(本大题共3小题,第1、2小题各7分,第3小题10分,共24分)1.答:QQ OO ttSR O Ott(错1处扣1分,图都正确7分满分)2.答: ln()DD T T DD T T V V V T RC V V V -++--=- (3分)3812 2.7 6.3201010ln()s 12 6.3 2.7--=⨯⨯⨯⨯- (2分)0.267ms 267μs == (2分)3.答:(1)3ref f 322821016V 210V FSR R R ⨯⨯⨯===⨯ (2分) (2)当123011X X X =时,333166V 28o V FSR=-=-⨯=- (2分) 当123110X X X =时,3661612V 28o V FSR =-=-⨯=- (2分)(3),min 311162V 28o V FSR=-=-⨯= (2分)(4)3,max 32171614V 28o V FSR -=-=-⨯=- (2分)五、计算题(本大题1小题,共20分)1.答:(1)分析。
数字电子技术复习题及参考答案

数字电子技术复习题及参考答案一、单选题1、以下式子中不正确的是()A.1AAB.AAAC.ABABD.1A12、在数字电路中,稳态时三极管一般工作在()状态。
在图示电路中,若ui0,则三极管T(),此时uo=()A.放大,截止,5VB.开关,截止,3.7VC.开关,饱和,0.3VD.开关,截止,5V3、N个变量可以构成()个最小项。
A.NB.2NC、2ND、2N-14、图中电路为TTL门电路,为了使输出等于,选择正确答案()。
A.正确,错误,错误B.正确,错误,正确C.正确,正确,正确D.正确,正确,错误5、TTL门电路输入端悬空时,应视为();(高电平,低电平,不定)。
此时如用万用表测量其电压,读数约为()(3.5V,0V,1.4V)。
A.不定B.高电平,3.5VC.低电平,0VD.高电平,1.4V6、一个64选1的数据选择器有()个选择控制信号输入端。
A.6B.16C.32D.647、设计计数器时应选用()。
A.锁存器B.边沿触发器C.同步触发器D.施密特触发器8、欲将频率为f的正弦波转换成为同频率的矩形脉冲,应选用()。
A.多谐振荡器B.施密特触发器C.单稳态触发器D.T'触发器9、一片64k某8存储容量的只读存储器(ROM),有()。
A.64条地址线和8条数据线B.64条地址线和16条数据线C.16条地址线和8条数据线D.16条地址线和16条数据线10、ROM必须在工作()存入数据,断电()数据;RAM可以在工作中()读写数据,断电()数据。
A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失11、若逻辑表达式FAB,则下列表达式中与F相同的是()A.FABB.FABC.FABD.不确定12、下列电路中,不属于组合电路的是:()A.数字比较器;B.寄存器;C.译码器;D.全加器;13、不能用来描述组合逻辑电路的是:()A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有()A.复位法B.预置数法C.级联复位法D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是()个。
(完整版)数字电路试题及参考答案

《数字电路》试卷及答案一、【单项选择题】 ( 本大题共20 小题,每题 2 分,共40 分) 在每题列出的四个选项中只有一个选项是切合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1、关于钟控 RS触发器,若要求其输出“ 0”状态不变,则输入的RS信号应为( A)。
[A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X2、以下各电路中,( B)能够产生脉冲准时。
[A]多谐振荡器[B]单稳态触发器[C]施密特触发器[D]石英晶体多谐振荡器3、以下逻辑电路中为时序逻辑电路的是(C)。
[A]变量译码器[B]加法器[C]数码存放器[D]数据选择器4、同步时序电路和异步时序电路比较,其差别在于后者(B)。
[A]没有触发器[B]没有一致的时钟脉冲控制[C]没有稳固状态[D]输出只与内部状态相关5、当用专用输出构造的PAL设计时序逻辑电路时,一定还要具备有(A)。
[A]触发器[B]晶体管[C] MOS 管[D]电容6、能将输出端直接相接达成线与的电路有(C)。
[A] TTL 与门[B]或门[C]三态门[D]三极管非门7、 TTL 与非门的剩余脚悬空等效于(A)。
[A] 1[B] 0[C] Vcc[D] Vee8、以下哪一条不是除去竟争冒险的举措(B)。
[A]接入滤波电路[B]利用触发器[C]加当选通脉冲[D]改正逻辑设计9、主从触发器的触发方式是(D)。
[A] CP=1[B] CP上涨沿[C] CP 降落沿[D]分两次办理10、组合型 PLA 是由( A)组成。
[A]与门阵列和或门阵列[B]一个计数器[C]一个或阵列[D]一个存放器11、以下四个数中,最大的数是(B)。
[A] (AF) 16[B] (001010000010)8421BCD[C] (10100000) 2[D] (198) 1012、触发器有两个稳态,储存8 位二进制信息要(B)个触发器。
[A] 2[B] 8[C] 16[D] 3213、以下门电路属于双极型的是(A)。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《数字电路》复习纲要A
一、单项选择题
1、一位十六进制数可以用()位二进制数来表示。
A. 1
B. 2
C. 4
D. 16
2、A+BC=()。
A. A+B
B. A+C
C.(A+B)(A+C)
D. B+C
3、一个8选1数据选择器的数据输入端有()个。
A. 2
B. 3
C. 4
D. 8
4、在下列逻辑电路中,不是组合逻辑电路的有()。
A. 译码器
B. 编码器
C. 全加器
D. 寄存器
5、为实现将JK触发器转换为D触发器,应使()。
A. J=D,K=D
B. K=D,J=D
C. J=K=D
D. J=K=D
6、把一个五进制计数器与一个四进制计数器串联可得到()进制计数器。
A. 4
B. 5
C. 9
D. 20
7、数字电路是工作在数字信号下的电子电路,其数字信号特点是()。
A. 时间和数量上都是离散的
B. 时间离散,数量上连续
C. 时间连续,数量上离散
D. 时间和数量都是连续
8、下列电路中,属于脉冲产生电路的是()。
A. 单稳态触发器
B. 多谐振荡器
C. 施密特触发器
D. 编码器
9、对于同步时序电路而言,()。
A. 电路由同一种类型触发器构成
B. 电路中触发器必须具有复位功能
C. 电路中各触发器由同一时钟触发
D. 以上说法都不对
10、对于一个逻辑函数,下列说法正确的是()。
A. 最小和逻辑表达式肯定唯一 B.最小积逻辑表达式肯定唯一
C.最小和肯定和最小积一样简单 D.完全和逻辑表达式肯定唯一
二、多项选择题
1、逻辑函数的表示方法中具有唯一性的是()。
A. 真值表
B. 表达式
C. 逻辑图
D. 卡诺图
2、以下电路中可以实现“线与”功能的有()。
A. 与非门
B. 三态输出门
C. 集电极开路门
D. 漏极开路门
3、CMOS 数字集成电路与TTL 数字集成电路相比突出的优点是( )。
A. 微功耗
B. 高速度
C. 高抗干扰能力
D. 电源范围宽 4、下列触发器中,克服了空翻现象的有( )。
A. 边沿D 触发器
B. 主从RS 触发器
C. 同步RS 触发器
D. 主从JK 触发器 5、555定时器能方便的组成如下哪些器件?( )
A. 施密特触发器
B. 单稳态触发器
C. 多谐振荡器
D. 以上都可以
三、填空题 1、(10110010.1011)2=(_______)8=(_______)16。
2、OC 门称为_______门,多个OC 门输出端并联到一起可实现_______功能。
3、一个基本RS 触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是_______。
4、组合逻辑电路任意时刻的输出信号仅取决于_______,与信号作用前电路原来的状态_______。
5、触发器的触发方式有_______,_______,_______。
6、逻辑门电路能够驱动同类负载门的个数称为_______。
7、欲将一个正弦波电压信号转变为同频率的矩形波,应当采用_______电路。
8、表示任意两位无符号十进制数至少需要_______位二进制数。
9、若一种门电路的抗干扰能力越弱,则其噪声容限越_______。
10、分立元件门电路是用_______和_______构成的门电路。
四、判断题(注:T 表示正确,F 表示错误)
1、格雷码具有任何相邻码只有一位码元不同的特性。
( )
2、一般TTL 门电路的输出端可以直接相连,实现线与。
( )
3、编码与译码是互逆的过程。
( )
4、移位寄存器的触发器可以是边沿型,也可以是主从型。
( )
5、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。
( )
五、简答题
1、消除竞争冒险的方法有哪些?
2、简述组合逻辑电路的设计方法。
六、计算题
设函数)15,10,7,6,5,4,2,1,0(),,,(4321M x x x x F ∏=,试求: (1)函数),,,(4321x x x x F 的最简与或表达式; (2)函数),,,(4321x x x x F 的最简或与表达式。
《数字电路》复习纲要A 答案
二、多项选择题
四、判断题(注:T 表示正确,F 表示错误)
五、简答题
1、一般有三种。
1修改逻辑设计2引入选通脉冲3在输出端接滤波电容。
2、进行逻辑抽象由此写出逻辑函数式,再选定器件的类型将逻辑函数化简为需要的形式画出逻辑电路图,最后进行工艺设计。
六、计算题
X 1F X 1F F=X 132X 3X 4+X 1X 24F=X 1X 3+ X 1X 4+ X 2X 3X 4+X 2X 3X 4
F=(X 1+X 3)(X 1+X 4)(X 2+X 3+X 4)(X 2+X 3+X 4)
1、最简与或表达式
2、最简或与表达式。