数字电子技术-复习选择填空题汇总(精简)
《数字电子技术》复习题(含答案)

《数字电子技术》复习题一.单项选择题1.以下逻辑函数等式不成立的是( C )。
A .B A B A A +=+ B. A AB A =+ C. B A B A +=+ D. C A AB C A BC AB +=++2.逻辑电路如下图所示,电路输出端的表达式为( A )。
A .AB Y = B. 0=Y C. 1=Y D. AB Y =3. 能够实现线与功能的门电路是( C )。
A .传输门 B. 三态门 C. OC 门 D. 与非门 4. 下列器件属于组合逻辑电路的是:( D )A :74LS160B :74LS191C :74LS290D :74LS475. 优先编码器74LS148工作时,如果输入是1011101101234567=I I I I I I I I ,则输出012Y Y Y 是( D )。
A :110B :000C :010D :001 6.实现逻辑函数C A C B B A Y ++=的电路:( B )A. 不存在竞争也不存在冒险B. 存在竞争,但不存在冒险C. 存在竞争也存在冒险D. 不存在竞争,存在冒险 7. 只具有“置0”、“置1”功能的触发器是( B ) A :JK B :D C :T D :RS 8.构成十三进制计数器至少需要( C )个触发器。
A :2 B :3 C :4 D :59.集成双向移位寄存器74LS194当( C )实现左移功能。
A :0001=S SB :0101=S SC :1001=S SD :1101=S S10.使逻辑函数Y A BC =+为1的变量取值是( B )。
A. 010 B.011 C.101 D.110 11.输出有高阻状态的是( B )A.与非门B.三态门C.计数器D.555定时器 12.在下列电路中,不属于组合逻辑电路的是( B )。
A .编码器B .JK 触发器C .译码器D .数据选择器 13.下面逻辑等式中,正确的是( C )。
《数字电子技术基础》复习题

答:7
9.8421BCD码又称码,是一组代码表示一位十进制数字。
答:二——十进制;四位二进制
逻辑代数基础
1.逻辑代数又称为代数。最基本的逻辑关系有、
三种。
答:布尔、与逻辑、或逻辑、非逻辑
2.将2004个“1”异或起来得到的结果是。
答:3 1
8.若要构成十进制计数器,至少用个触发器,它有个无效状态。
答:46
9.串行传输的数据转换为并行传输数据时,可采用????????寄存器。
答:移位
10.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属
于计数器。
答:同步
11.组成计数器的各个触发器的状态,在时钟信号到达时不能同时翻转,它属于计数器。
答:4
8.由D触发器转换成T触发器,其转换逻辑为D=__________。
答:T⊕Q
9.TTL集成JK触发器正常工作时,其 和 端应接()电平。
答:高
时序逻辑电路
1.所谓时序逻辑电路是指电路的输出不仅与当时的有关,而且与电路的有关。答:输入,历史状态
2.含有触发器的数字电路属于???????????? ?逻辑电路。
答:寄存
9.已知某函数 ,该函数的反函数 =()。
答:
10.下图所示电路中,Y1= ();Y2=();Y3=()。
组合逻辑电路
1.数字电路按逻辑功能的不同特点可分为两大类,即:????逻辑电路和逻辑电路。
答:组合、时序
2.从一组输入数据中选出一个作为数据传输的常用组合逻辑电路叫做
。
答:数据选择器
3.用于比较两个数字大小的逻辑电路叫做。
数字电子技术考试题及答案

数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
数字电子技术基础期末复习试题

数字电子技术基础期末复习试题一、填空题:1、(48)10=()16=()2。
2、对于ttl与非门的闲置输入端可接,ttl或非门不使用的闲置输入端应接。
3、格雷码的特点是任意两组相邻代码之间有位不同。
4、在以下jk触发器、rs触发器、d触发器和t触发器四种触发器中,同时具备维持、复置1、复置0和滑动功能的触发器就是。
5、oc门可以实现功能,cmos门电路中的门也可以实现该功能。
6、一只四输入端与非门,使其输出为0的输入变量取值组合有种。
7、常见的组合逻辑电路有编码器、和。
8、逻辑函数f?ab?ac?bd的反函数为,对偶函数为。
9、一个同步时序逻辑电路可以用、、三组函数表达式叙述。
10、加法器的位次方式存有和两种。
11、16挑选1的数据选择器有个地址输出端的。
12、存储器的种类包括和。
13、在时钟脉冲cp促进作用下,具备和功能的触发器称作t触发器,其特性方程为。
14、三态门输入的三种状态分别为:、和。
15、用4个触发器可以存储位二进制数。
16、逻辑电路中,高电平用1表示,低电平用0表示,则成为逻辑。
17、把jk触发器改成t触发器的方法是。
18、女团逻辑电路就是指电路的输入仅由当前的同意。
19、5个地址输出端的译码器,其译码输入信号最多理应个。
20、输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做。
21、一个rom存有10根地址线,8根数据输入线,rom共计个存储单元。
22、n个触发器共同组成的计数器最多可以共同组成十进制的计数器。
23、基本rs触发器的约束条件就是。
24、逻辑代数中3种基本运算就是、和。
25、逻辑代数中三个基本运算规则、和。
26、如果对键盘上108个符号展开二进制编码,则至少必须位二进制数码。
27、将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的rom。
该rom有根地址线,有根数据输出线。
28、74ls138是3线―8线译码器,译码输出低电平有效,若输入为a2a1a0=110时,输出y7'y6'y5'y4'y3'y2'y1'y0'y1=。
复习题(数电)

《数字电子技术》复习题一、填空题1.(127)10= ( )2=( )8=( )16= ( )8421BCD2. n 变量的逻辑函数有 个最小项,任意两个最小项的乘积为3. 计算机键盘上101个键用二进制代码进行编码,至少应为___位二进制代码。
4. 1个变量可构成 个最小项,每种变量的取值可使 个最小项的值为1。
5. 当A=1,B=1,C=0时,A ⊕B ⊕C= ,A+B ⊕C= 。
6. 函数 的反函数 = 。
7. OC 门的典型应用 , 和 。
8. 除去有高、低电平两种输出状态外,三态门的第三态输出是____状态。
9. 优先编码器74LS148输入为```,输出为、、。
当使能输入,,时,输出应为________________________。
10. n 位二进制代码的线译码器,必然有_____个输出端,且译码器工作时,只有_____个呈现有效电平。
11. 一个十六选一的数据选择器,其选择控制信号端有________个。
12. J-K 触发器在直接复位时应使D R =________ ,D S =________。
13. JK 触发器的特性方程为 。
14. 可控R-S 触发器、J-K 触发器在直接复位时应使D R =_____ ,D S =______。
15. 将D 触发器的D 端连在 端上,假设Q (t )=0,则经过100个脉冲作用后,它的次态Q(t+100)为_________________________。
16. 构造一个模6计数器需要 个状态, 个触发器。
17. 用四个触发器组成的计数器最多应有 个有效状态,若要构成十二进制计数器,最少用. 个触发器,它有 个无效状态。
18. 由于R-S 触发器有_________个稳态,因此它可记录_________________位二进制码。
若存储一字节二进制信息,需要_____________个触发器。
19. 若要制成一个60分频器,至少需要 片74LS161。
数字电子技术复习题

数字电子技术复习题一、选择题1.与十进制数(53.5)10等值的数或代码为( )A.(11010011.0101)8421BCDB.(36.8)16C.(110101.1)2D.(55.4)8 2.在下列一组数中,数值与(10001001)8421BCD 相等的数是( )A. (88)10B. (1010111)2C. (130)8D. (59)16 3.数值[375]10与下列哪个数相等。
( )A .[111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.用8421码表示的十进制数45,可以写成_______ ( )A .45 B. [101101]BCD C. [01000101]BCD D. [101101]2 5.下列逻辑等式中不成立的是()A .A+BC=(A+B )(A+C ) B .1=++B A B A AB C .1=++AB B AD .B A AB A = 6.和逻辑式BC A A + 相等的是( )A 、ABCB 、1+BC C 、AD 、BC A +7.根据反演规则,的反函数为______ ( )A. B.C. D. 8.逻辑表达式ABCD 的逻辑相邻项有_____个。
( )A.1B.2C. 3D.49.在利用卡诺图进行逻辑表达式化简时,4个最小项合并成一项时可以消去_____个变量。
A.1个B.2个C.3个D.4个 10.下列逻辑等式中不成立的是?( )A .A +BC =(A +B )(A +C ) B .1=++B A B A AB C .1=++AB B AD .B A AB A = 11.标准与或式是由_________构成的逻辑表达式 ( )A.与项相或B.最小项相或C.最小项相与D.或项相与 12.在下列各组变量取值中,能使函数F (A ,B ,C )=∑m(0.1.2.4.6)的值为1的是( ) A.110 B.101 C.011 D.11113.欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是( ) A 、5 B 、6 C 、8 D 、43 14.逻辑函数Y=ABC +A+B+C 的最简与或形式为()A. 已是最简与或形式B.0C.1D.A+B+C15. 逻辑函数Y=(AB+B)CD+(A+B)(B+C)的最简与或形式为( ) A.A+B+C B. A+B C. B+C D. B+AC 16. 函数F=A (A ⊙B )的结果是( )。
《数字电子技术》复习题

《数字电子技术》复习题(一)一、填空题1.数制转换:( 143 )10= ( )2 = ( )8。
2.按逻辑功能的不同特点,数字电路可分为 和 两大类。
3.8线-3线编码器是由 位二进制数表示 个信号的编码电路。
4.同步D 触发器的特性方程为 。
5.时序逻辑电路的逻辑功能可以用 、 和 等方程式表示。
二、单项选择题1.(33)10转化为二进制是( )2。
(A) 100001 ; (B ) 10001 ; (C ) 100010 ; (D) 1000001 2.下列各式中,为四变量A 、B 、C 、D 最小项的是: .(A ) ABCD ; (B ) AB (C+D) ; (C) A +B+C+D ; (D) A+B+C+D 3.8421 BCD 码译码器的数据输入线与译码输出线的组合是 。
(A ) 4﹕6 ; (B) 1﹕10 ; (C) 4﹕10 ; (D ) 2﹕4 4.四个逻辑变量的取值组合共有 。
(A ) 8 ; (B) 16 ; (C ) 4 ; (D) 155.已知逻辑函数B A B A Y +=,函数值为1的A ,B 取值组合是: 。
(A ) 00,11 ; (B) 01,00 ; (C) 01,10 ; (D) 01,11 6.组合逻辑电路通常由 组合而成.(A) 门电路 ; (B ) 触发器 ; (C ) 计数器 ; (D ) 存储电路 7.若在编码器中有50个编码对象,则其输出二进制代码位数应为 位. (A ) 5 ; (B ) 6 ; (C ) 10 ; (D ) 508.8线—3线优先编码器的输入为70I I -,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是 。
(A) 111 ; (B ) 010 ; (C ) 000 ; (D) 101 9.十六路数据选择器的地址输入(选择控制)端有 个. (A) 16 ; (B ) 2 ; (C ) 4 ; (D) 8 10.JK 触发器在CP 作用下,若状态必须发生翻转,则应使 。
数字电子技术复习题

一、填空题:1、由二值变量所构成的因果关系称为逻辑关系。
能够反映和处理逻辑关系的数学工具称为逻辑代数。
2、在正逻辑的约定下,“1〞表示高电平,“0〞表示低电平。
3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。
在逻辑关系中,最根本的关系是与逻辑、或逻辑和非逻辑。
4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。
十进制计数各位的基数是10,位权是10的幂。
5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。
6、进位计数制是表示数值大小的各种方法的统称。
一般都是按照进位方式来实现计数的,简称为数制。
任意进制数转换为十进制数时,均采用按位权展开求和的方法。
7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。
8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。
9、逻辑代数的根本定律有交换律、结合律、分配律、反演律和非非律。
10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。
13、卡诺图是将代表最小项的小方格按相邻原那么排列而构成的方块图。
卡诺图的画图规那么:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。
14、在化简的过程中,约束项可以根据需要看作1或0。
15、逻辑代数又称为布尔代数,数字逻辑中的有与, 或, 非根本逻辑运算。
16、逻辑函数有四种表示方法,它们分别是真值表、逻辑图、逻辑表达式和卡诺图。
18、数字信号的特点是在时间上和幅度上都是断续变化的,其高电平和低电平常用1 和0 来表示。
19、在数字电路中,常用的计数制除十进制外,还有二进制、八进制、十六进制。
20、〔10110010.1011〕2=( 262. 54 )8=( B2. B )16。
21、( 35.4)8 =〔011101.100〕 2 =(29. 5)10 =( 2D.8 )16=( 00101001.0101 )8421BCD。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许5、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器7、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10008、在图所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○49、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器10、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定11、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器13、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大14、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○415.在何种输入情况下,“与非”运算的结果是逻辑0。
DA .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是116.存储8位二进制信息要 D 个触发器。
A.2B.3C.4D.817.多谐振荡器可产生 B 。
A.正弦波B.矩形脉冲C.三角波D.锯齿波18.在下列逻辑电路中,不是组合逻辑电路的是 A 。
A.译码器B.编码器C.全加器D.寄存器19.八路数据分配器,其地址输入端有 B 个。
A.2B.3C.4D.820.8位移位寄存器,串行输入时经 D 个脉冲后,8位数码全部移入寄存器中。
A.1B.2C.4D.821.下列关于异或运算的式子中,不正确的是( B )A 、A ⊕A=0B 、1=⊕A AC 、A ⊕0=AD 、A ⊕1=A22.下列门电路属于双极型的是( A )A 、OC 门B 、PMOSC 、NMOSD 、CMOS23.N 个触发器可以构成能寄存( B )位二进制数码的寄存器。
A.N -1B.NC.N +1D.2N24.以下各电路中,( B )可以产生脉冲定时。
A. 多谐振荡器B.单稳态触发器C.施密特触发器D.石英晶体多谐振荡器25.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( C )。
A .111 B. 010 C. 000 D. 10126.十六路数据选择器的地址输入(选择控制)端有( C )个。
A .16 B.2 C.4 D.827. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( A )。
A. 1011--0110--1100--1000--0000B. 1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D. 1011--1010--1001--1000--011128.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( C ) 。
A. 11111101B. 10111111C. 11110111D. 1111111129.随机存取存储器具有( A )功能。
A.读/写B.无读/写C.只读D.只写30.N 个触发器可以构成最大计数长度(进制数)为( D )的计数器。
A.NB.2NC.N 2D.2N 31.某计数器的状态转换图如下,其计数的容量为( B )A . 八 B. 五C. 四D. 三 32. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,当输入数字量为1101时,输出电压为( A )。
A . 8.125V B.4V C. 6.25V D.9.375V33.函数F=AB+BC ,使F=1的输入ABC 组合为( D )A .ABC=000B .ABC=010C .ABC=101D .ABC=110( B )35.以下电路中常用于总线应用的是( A )A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门36.T 触发器的功能是( D )A . 翻转、置“0” B. 保持、置“1”C. 置“1”、置“0”D. 翻转、保持37.为了把串行输入的数据转换为并行输出的数据,可以使用( B )。
A .寄存器B .移位寄存器C .计数器D .存储器38. 存储8位二进制信息要多少个触发器(D )A.2B.3C.4D.839.多谐振荡器可产生的波形是( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波40.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )A.1B.2C.4D.16000 001 010 011 100 101110 11141.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B )A.N -1B.NC.N +1D.2N42.下列说法不正确的是( C )。
A .集电极开路的门称为OC 门B .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C .OC 门输出端直接连接可以实现正逻辑的线或运算 D. 利用三态门电路可实现双向传输43.以下错误的是( B )。
A .数字比较器可以比较数字大小B .实现两个一位二进制数相加的电路叫全加器C .实现两个一位二进制数和来自低位的进位相加的电路叫全加器D .编码器可分为普通全加器和优先编码器44.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为( B )A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B45.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )A.全部改变B.全部为1C.不确定D.保持不变二、填空题:1.数字电路按照是否有记忆功能通常可分为两类: 组合逻辑电路、 时序逻辑电路 。
2.三态门的三种状态是指___0____、___1___、____高阻___。
3.实现A/D 转换的四个主要步骤是___采样___、___保持__、___量化__、___编码____。
4.半导体数码显示器的内部接法有两种形式:共 阳极 接法和共 阴极 接法。
5.已知L=A C +B C ,则L 的反函数为F =_______。
6.基本RS 触发器,若现态为1,S =R =0,则触发状态应为____1___。
7.数据选择器是一种 多个 输入 单个 输出的中等规模器件。
8.OC 门能实现“ 线与 ”逻辑运算的电路连接,采用总线结构,分时传输数据时,应选用 三态门 。
9.时序逻辑电路在某一时刻的状态不仅取决于 这一时刻 的输入状态,还与电路 过去的 状态有关。
10.触发器按逻辑功能可以分为 RS 、D 、JK 、T 四种触发器。
11.双稳态触发器电路具有 两个稳态 , 并能 触发翻转 的两大特性。
12.模数转换电路包括 采样 、 保持 、 量化 和编码 四个过程。
13.F=A BCD+A B C+AB C +ABC =Σm(__7,10,11,12,13,14,15_______)。
14.F=AC+B D 的最小项表达式为_Σm (1,3,9,10,11,14,15)____________________。
15.一个基本R S 触发器在正常工作时,它的约束条件是R +S =1,则它不允许输入S = 0 且R = 0 的信号。
16.55定时器的最后数码为555的是 T T L 产品,为7555的是C M O S 产品。
17.TTL 与非门的多余输入端悬空时,相当于输入_____高____电平。
18数字电路按照是否有记忆功能通常可分为两类: 组合逻辑电路 、时序逻辑电路 。
19.对于共阳接法的发光二极管数码显示器,应采用 低 电平驱动的七段显示译码器。
20.逻辑函数F=A +B+C D 的反函数F = A B (C+D ) 。
21.施密特触发器具有 回差 现象,又称 电压滞后 特性。
22.触发器有 2 个稳态,存储8位二进制信息要 8 个触发器。
23.三态门电路的输出有高电平、低电平和(高阻)3种状态。
24.TTL 与非门多余的输入端应接(高电平或悬空)。
25.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
26.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。
27.某计数器的输出波形如图1所示,该计数器是( 5 )进制计数器。
28.驱动共阳极七段数码管的译码器的输出电平为( 低 )有效。
27.数字电路按照是否具有记忆功能通常可分为两类: 组合逻辑电路 、 时序逻辑电路 。
29.5个变量可构成 32 个最小项,变量的每一种取值可使 1 个最小项的值为1。