数字逻辑试卷(A)
电子技术及数字逻辑试卷A及答案

绝密★启用前黑龙江外国语学院继续教育学院 2014 年 秋 季学期《电子技术及数字逻辑》试卷( A 卷)一、 填空题(本大题共 9小题,每空 1分,共 15分)1.N 型半导体是在本征半导体中掺入 价元素,其多数载流子是 ,少数载流子是 。
2.稳压管的稳压区是其工作在 。
3.数字系统使用 的物理元件,与此相对应,采用的记数制和编码制也都以 数 为基础。
4.使用布尔代数定律时,利用 规则. 规则. 规则可得到更多的公式。
5.放大电路必须加上合适的 才能正常工作。
6.运放的共模抑制比定义为 。
7.直接写出函数F=[(AB+C)D+E]B 的反演函数为 。
8.三极管工作在饱和区时,发射结应为 偏置,集电结应为 偏置。
9.为提高放大电路的输入电阻,应引入 反馈;为降低放大电路输出电阻。
二、选择题(本大题共15小题,每题2分,共30分)1.当温度升高时,二极管的反向饱和电流将 。
A .增大 B.减小 C.不变2.互补输出级采用共集形式是为了使 。
A.电压放大倍数大B.不失真输出电压大C.带负载能力强3.测试放大电路输出电压幅值与相位的变化,可以得到它的频率响应,条件是 。
A. 输入电压幅值不变,改变频率B. B.输入电压频率不变,改变幅值C.输入电压的幅值与频率同时变化 4.交流负反馈是指 。
A .阻容耦合放大电路中所引入的负反馈B .只有放大交流信号时才有的负反馈C .在交流通路中的负反馈5.功率放大电路的最大输出功率是在输入电压为正弦波时,输出基本不失真情况下,负载上可能获得的最大 。
A .交流功率B .直流功率C .平均功率 6.滤波电路应选用 。
A .高通滤波电路 B. 低通滤波电路 C. 带通滤波电路7.放大电路中,测得某三极管三个电极电位U 1.U 2.U 3分别为U 1=3.3V ,U 2=2.6V ,U 3=15V 。
由此可判断该三极管为 。
A .NPN 硅管 B. NPN 锗管 C. PNP 硅管 d.PNP 锗管8.与八进制数(47.3)8等值的数为 。
数字逻辑考试试卷A

一、 单项选择题(每小题2分,共20分)1. 表示任意两位十进制数,至少需要( )位二进制数。
A.6B.7C.8D.92. 下列电路中,属于数字电路的有( )。
A.差动放大电路B.集成运放电路C.RC 振荡电路D.逻辑运算电路3. 要使J-K 触发器在时钟脉冲作用下,1n Q Q +=,则输入信号应为( )。
A.J=K=0B.J=K=1C.J=1,K=0D.J=0,K=14. 下列触发器中,( )对输入信号有约束。
A.钟控R-S 触发器B.时钟控制T 触发器C.时钟控制J-K 触发器D.时钟控制D 触发器5. n 个变量可以构成( )个最大项。
A.nB.n *2C.n 2D.12-n6. 组合逻辑电路中的险象是由( )引起的。
A.电路未达到最简B.电路有多个输出C.电路中的时延D.逻辑门类型不同7. 构造一个模10同步计数器,需要( )个触发器。
A.3B.4C.5D.108. 根据状态等效对(A,B),(C,D )和(B,D ),可构成最大状态等效类( )。
A.{A,B,D}B.{A,B,C}C.{A,B,C,D}D.{B,C,D}9. Moore 型时序逻辑电路的输出( )。
A.仅与当前外部输入有关B.仅与电路内部状态有关C.与外部输入和内部状态都有关D.与外部输入和内部状态都无关10.下列中规模通用集成电路中,( )属于时序逻辑电路。
A.多路选择器74153 B 译码器74138 C.并行加法器74283 D.寄存器74194二、 填空题(每空1分,共20分)1. 数字信号有( )和( )两种形式。
2. (11110111)2=( )10=( )8。
3. 机器数有( )、( )和( )3种常用类型。
4. 逻辑代数有( )、( )、( )3种基本运算。
5. 根据电路输出端是一个还是多个,通常将组合逻辑电路分为( )和( )。
6. 消除组合逻辑电路中险象的常用方法有( )、( )和选通法。
7. 时序逻辑电路按其状态改变是否受统一定时信号控制,可分为( )和( )两种类型。
《数字逻辑》期末考试A卷参考答案

《数字逻辑》期末考试 A 卷参考答案、判断题:下面描述正确的打’/,错误的打‘X’(每小题1分,共10 分)1、为了表示104个信息,需7位二进制编码[V ]2、BCD码能表示0至15之间的任意整数[X ]3、余3码是有权码[X ]4、2421码是无权码[X ]5、二值数字逻辑中变量只能取值6、计算机主机与鼠标是并行通信7、计算机主机与键盘是串行通信8、占空比等于脉冲宽度除于周期0和1,且表示数的大小[X ][X ][V ][V ]9、上升时间和下降时间越长,器件速度越慢[V ]10、卡诺图可用来化简任意个变量的逻辑表达式[X ]、写出图中电路的逻辑函数表达式。
(每小题5分,共10分)1、F=A B2、F= AB CD2分,共20分)1、在图示电路中.能实现逻辑功能F = ATH 的电路是 A °TTL 电路(A) F = ABCD(B) F = AH ・ CD -(C) F= A + B + C + D(D) F = A + B • C + D (E) F= A BCD4 . 己知F 二ABC + CD ■可以肯定使F = 0的情况是 _°(A) A=0, BC= 1; (B) B= 1 , C= 1 } (C) AB= 1, CD=Q.(D) BC= 1 , D= 15、逻辑函数A B+BCD+A C+ B C 可化简为A,B,C,D 。
(A) AB + AC + BC (B) AB + C (A4-B)(C) AB + CABA — O ?=11 QA |— I1 F •-&1 Q AB L Il —(B)悬0----空。
—A — &Bo —Co- &BA3 •满足如图所示电路的输岀函数F 的表达式为丄3B 1 o — VOF(D) AB +C (E) 19.图示电路中,当各触发器的状态为C 时.再输入一个CP 脉冲,融发器的 状态为QiQ 严0 0。
数字逻辑试卷及答案

数字逻辑试卷及答案0(共5页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--《数字电路与逻辑设计》模拟试卷1试题卷注意:1.试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。
请监考老师负责监督。
2.请各位考生注意考试纪律,考试作弊全部成绩以零分计算。
3.本试卷满分100分,答题时间为90分钟。
4.本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。
一、单项选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1. 下列四个数中,最大的数是 。
[A] (AF)16 [B] (0010)8421BCD[C] ()2 [D] (198)104. 对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为 。
[A] 2 [B] 8 [C] 16 [[A] OC 门[B] PMOS [C] NMOS [D] CMOS[A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X5. 以下各电路中,可以产生脉冲定时。
[A] 多谐振荡器[B] 单稳态触发器[C] 施密特触发器[D] 石英晶体多谐振荡器[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器7. 同步时序电路和异步时序电路比较,其差异在于后者。
[A] 没有触发器[B] 没有统一的时钟脉冲控制[C] 没有稳定状态[D] 输出只与内部状态有关[A] 触发器[B] 晶体管[C] MOS管[D] 电容9. 当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于。
[A] 组合逻辑电路[B] 时序逻辑电路[C] 存储器[D] 数模转换器[A] 2[B] 4[C] 8[D] 32二、多项选择题(本大题共5小题,每小题3分,共15分)在每小题列出的四个选项中有二至四个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
最新2006~2007第一学期《数字逻辑》考试试题(a卷)

assign WR_C=A==8'B11110100 & !n_IORQ & !n_WR?0:1;
endmodule
可以有其它描述方ቤተ መጻሕፍቲ ባይዱ。
8
可口可乐 激励制度
考核激励制度
• (1)考核 • 人才的健康成长,离不开公司的考核激励。
在可口可乐公司,这种考核激励机制是十 分健全而丰富多彩的。
职责工作描述及岗位责任书
kpi考核制度,可口可乐公司已经创造了引人注目的管理
绩效和经济绩效。
•
当每个员工每天的工作进程、每个客户的拜访、每件
产品的销售、每个促销活动的执行、每天的销售业绩、每
月的市场开发状况、每个客户的帐款等等均被主管时时刻
刻跟踪,并且被明确为每天的责任,同时可用量化的指标
来考核和跟踪时,这产生的工作效果是非常显著的。
2. 依照以下波形,试画出上升边沿触发的JK触发器和高电平使能的JK 锁存器的输出端波形,设初态为“0”,/RD为异步清0端。
CP/ EN
/RD
J
K
Q(触发器) 3
Q (锁存器)
2
(空翻) (空翻)
(每沿1分)
3. 已知格雷码(G3 G2 G1 G0)转换为二进制自然代码(F3 F2 F1 F0)的 逻辑电路如下,请直接画出二进制自然代码转换为格雷码的逻辑电路。
何为k p i考核
• 定义:KPI(Key Performance Indication)即关键业绩指标,指的是通过对组织内部 某一流程的输入端、输出端的关键参数进行设置、取样、计算、分析,衡量流程绩效 的一种目标式量化管理指标,是把企业的战略目标分解为可运作的远景目标的工具, 是企业绩效管.
数字逻辑10套题

《数字逻辑电路》试题一一、填空题1.()10=()2=()8=()16。
2.()2=()10。
3.()10=( ) 8421-BCD。
4.A⊕0= 。
5.大体门电路包括、、。
6.A⊙B= 。
7.N各逻辑变量组成某个逻辑函数,那么其完整的真值表应有种不同的组合。
8.数字逻辑电路包括两类,别离是电路和电路。
9.JK触发器的特性方程是。
10.任何时刻,电路的输出,不仅与该时刻电路的输入有关,而且还与电途经去的输入有关的电路,称为电路。
11.F(A,B,C,D)=CD,它包括了个最小项。
12.A(A+B)= 。
13.F=AB+AC,这种形式的逻辑函数表达式称为。
14.F=A·B·A·C这种形式的逻辑函数表达式称为。
15.有18个信息需用二进制代码来表示它们,那么最少需要位二进制。
16.与将JK触发器作成T’(翻转)触发器,应使其J= , K= 。
17.设计一个25进制计数器,最少需要个触发器。
二、选择题1.已知字符T的ASCII码值的十进制数表示为84,若是将最高位设置为奇校验位,那么字符T的ASCⅡ码值设置奇校验位后,它的二进制表示为( )A 01001101B 11001101C 01101011 D2. 以下个数中最大的是()A (.0101) 2B 16C 10 C 83. 在一个逻辑电路中,有两个输入信号X、Y和一个输出信号V。
当且仅当X=一、Y=0时,V=0,那么V的逻辑表达式为()A X+YB X·YC X·YD X+Y4. A·A·B·B·C=( )A ABC C 1D 05. A+BC+AB+A=( )A AB AC 1D 06. F(A,B,C)=ABC+ABC+ABC=( )A ∑m(0,2,4)B ∑m(3,5,7)C ∑m(1,3,5)D ∑m(4,5,7)7. A⊕B=( )A AB+ AB B AB + ABC A BD A B8. 对正逻辑而言,某电路是与门,那么对负逻辑而言是()A 与门B 与非门C 或非门D 或门触发器在同步工作时,假设现态Q n=0,要求抵达次态Q n+1=1,那么应使JK=( )A 00B 01C 1XD X110.图(1)中要求输出F=B,那么A应为( )A 0B 1 A =1 FC B BD B 图(1)三、化简以下函数表达式一、代数化简:Y=(AB+A B+A B)(A+B+D+A B D)二、Y=AB+A B+A B3、卡诺图化简:F=(A,B,C,D)=∑m(0,1,2,3,4,6,8,9,10,11,12,14)四、芯片的应用1.别离用74138和74153实现逻辑函数表达式F=AB+BC+AC2.用1.用与非门设计一个组合电路,用来检测并行输入的四位二进制数B4B3B2B1当其值大于或等于5时,输出F=1,反之F=0。
数字逻辑电路试题

院系: 专业班级: 学号: 姓名: 座位号:A. 4B. 3C. 6D. 57. 下列电路中属于时序逻辑电路的是【 】A. 加法器B. 数据分配器C. 计数器D. 译码器8. 下列关于门电路的使用,描述不正确的是 【 】A. TTL 与非门闲置输入端可以直接接电源B. 具有推拉输出结构的TTL 门电路的输出端可以直接并联使用C. CMOS 或门闲置输入端应接地D. CMOS 门电路的闲置输入端不允许悬空9. 为了降低555定时器组成多谐振荡器的振荡频率,外接R 、C 值应为 【 】A. 同时增大R 、C 值B. 同时减小R 、C 值C. 同比增大R 值减小C 值D. 同比增大C 值减小R 值 10. 若停电数分钟后恢复供电,下列选项中信息能够保持不变的是 【 】A. ROMB. 动态RAMC. MUXD. 静态RAM1. 8位D/A 转换器的理论分辨率是_____________________。
2. 64个输入端的编码器按二进制数编码时,输出端的个数是__________________。
3. 变量数相同时,下标编号相同的最大项i M 和最小项i m 的关系是_____________。
4. 图2.1所示集成计数器的模M=_____________________。
图2.1 (题2.4图)5. 共阳极接法数码显示器需要配用输出 电平有效的译码器。
二、填空题(每小题2分,共20分)6. 对于T 触发器,当T=______时,触发器处于保持状态。
7. 逻辑函数C B AB F +=的反函数F 为_____________________。
8. 5个变量的逻辑函数全部最大项有_____________________个。
9. 二进制数()20110.101110转换成十进制数是___________________。
10. 同步RS 触发器的特性方程中,约束条件为RS=0,说明这两个输入信号不能同时为_____________________。
数字逻辑试题及答案

数字逻辑试题及答案一、单项选择题(每题2分,共10分)1. 以下哪个是数字逻辑中的逻辑运算?A. 加法B. 减法C. 与运算D. 乘法答案:C2. 在数字逻辑中,一个逻辑门的输出是:A. 0B. 1C. 0或1D. 任意数字答案:C3. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B4. 触发器的主要用途是:A. 逻辑运算B. 存储信息C. 放大信号D. 转换信号答案:B5. 一个4位二进制计数器可以计数到:A. 8B. 16C. 32D. 64答案:B二、多项选择题(每题3分,共15分)1. 下列哪些是数字逻辑中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 在数字逻辑中,以下哪些可以作为信号的表示?A. 电压B. 电流C. 电阻D. 电容E. 电感答案:AB3. 以下哪些是数字电路的基本组成元素?A. 逻辑门B. 电阻C. 电容D. 触发器E. 运算放大器答案:ABD4. 在数字逻辑中,以下哪些是常见的电路类型?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合信号电路E. 微处理器答案:ABD5. 以下哪些是数字电路设计时需要考虑的因素?A. 电路的复杂性B. 电路的功耗C. 电路的可靠性D. 电路的成本E. 电路的尺寸答案:ABCDE三、填空题(每题2分,共10分)1. 在数字逻辑中,一个逻辑门的输出状态取决于其_________。
答案:输入状态2. 一个D触发器的输出在时钟信号的_________沿触发。
答案:上升沿3. 一个4位二进制计数器的计数范围是从_________到_________。
答案:0000到11114. 一个逻辑电路的输出是其输入的_________。
答案:逻辑函数5. 在数字逻辑中,使用_________可以表示一个逻辑函数的真值表。
答案:卡诺图四、简答题(每题5分,共15分)1. 描述一个典型的组合逻辑电路的工作原理。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字逻辑试卷(A)
1.十进制数的特点一是( 逢十进一 ),二是有( 十 )个计数符号 2. R 进制数R M 可表示为R M =
∑--=1
n m
i i
a
( R )
3. (15.75)10 =( 1111.11 )8
4. (562)10 =( 0101 0110 0010 )8421BCD 5.(1010.10)2 =( (A.8)16 )16
6.每位八进制数可用( 3 )位二进制数表示。
7.ASCII 码是七位二进制代码,最多可以表示( 128 )个字符。
8.最基本的逻辑门电路是( 与 )门、( 或 )门和( 非 )门。
9.8个变量有( 28 )个最小项。
10.施密特触发器V +≠V -称之为( 滞后 )特性。
二、判断(每小题1分,本大题10分) 1.循环码也是BCD 码。
( n ) 2. 同或是异或的反。
( y ) 3. 1=+ABCD D C B A ( n )
4.组合电路是各种门电路构成的,不包含触发器。
( y ) 5.二进制译码器给定输入,所有输出中只有一个是有效电平。
( y ) 6.优先编码器允许多个输入同时有效。
( y )
7.边沿触发器的状态变化只能发生在CP 有效边沿到达的一瞬间,在CP 的高电平、低电平期间以及无效边沿时触发器状态不变。
( y )
8.异步时序电路无统一的时钟。
( y ) 9.Mealy 型时序电路的输出是输入和现态的函数。
( y ) 10.多谐振荡器需要外加触发信号才能产生矩形波输出。
( n )
三、单项选择(将正确选择的编号填入括号中,每小题1分,本大题10分) 1.下列BCD 码哪个是无权码?(B .余3码 )
2.逻辑函数的哪种表示方式是唯一的?(B .真值表) 3.下列哪种门输出端不能直接并联?( C .普通与非门)
4.下列哪种电路在输出端可以得到输入变量的全体最小项?(A .二进制译码器 )
5.二——十进制编码器有十个输入,有几个输出?( B.4个 )
6.下列哪种触发器对输入有约束?( B.RS 触发器 ) 7.哪种触发器是边沿触发?( B.维持阻塞D 触发器 )
8.时序电路中描述存储电路的次态与其输入和存储电路现态之间逻辑关系的方程式叫(C.状态方程)
9.时序电路中(A.一定有存储电路 )
10.串行加法器实现两个N位二进制数相加,需要( A.1个全加器) 四、逻辑运算(每小题3分,本大题15分)
1.已知CD ABC F +=,当BC=1且D=1时F是否一定是零?(是 ) 2 .在函数F(A,B,C)=A+B+C的真值表中F=0的状态有几个(一个) 3.用
公
式
法
证
明
C AB C B A C B A +=+⊕)( 答:
D B A F +=
4.用公式法化简DC D A BD B A F +++=
5.用图形法化简F=AB+BC+CD+DA,约束项为m 0,m 1,m 4,m 5
五、组合电路分析设计(本大题18分)
1.比较图示两电路的逻辑功能。
要求写出P 和G 的最简与或式。
(本题4分)
P = G = P 和G (相同) 答:B A B A P += B A B A G +=
2.根据图示波形,在图上标示出30D D -的值。
答:D 0D 1D 2D 3 = 0110
3.若两个两位二进制数A 1A 0和B 1B 0相等图示电路F =( F = 1 )。
(本题4分)
4.如图八选一数据选择器用来实现四变量奇偶校验,当四个输入逻辑变量A ,B ,C ,D 中有奇数个时,输出F = 1,否则F = 0。
(本题6分)
(1) 填写F 的卡诺图;
(2) 写出F =
∑m ( ∑=)14,13,11,8,7,4,2,1(m F )
(3) 在图上标示出70D D -的值
答:D DD D D D D D D D D D D D D D =76543210 六、根据逻辑图回答问题。
(每小题3分,本大题9分)
1.
写出1
+n Q
的最
简与或式。
=+1n Q n n
n YQ Q X Q +=+1
2.下
列哪个电路可实触发器的逻辑现T 功
能?
答
:
( A )
A. B.
3.根据图示电路画波形图。
触发器初态为零。
答:X,Y 同则保持;X,Y 异则翻转;
七时序电路的分析和设计。
1.图示电路,当21X X 时,触发器次态一定是1吗?请选择:(A .一定是 )图示电
路是一个计数容量为七的计数器,它只有一个无效状态即000,这个电路能自启动吗?(要求写出状态方程)
答:(B)
=
+1
3
n
Q n
n Q
Q
2
1
3
=
+=
+1
2
n
Q n
n Q
Q
1
1
2
=
+=
+1
1
n
Q n
n
n Q
Q
Q
3
2
1
1
⊕
=
+
3.已知状态图、初始状态和输入序列,写出相应状态序列和输出序列。
状态:ABCCAB;输出:001000 4已知状态表,写出状态方程并化简之。
(不必写化简过程。
变量顺序n
n Q
XQ
1
2
∑
=
+m
Q n1
2
( )+∑d( )
∑∑+
=
+
=
+n
n Q
X
d
m
Q
1
1
2
)6,3(
)7,5,4,1(
∑
=
+m
Q n1
1
( )+∑d( )
n
n Q
X
d
m
Q
2
1
1
)6,3(
)7,2,1,0(+
=
+
=∑∑
+
5.电路如图。
1)画出状态图(只画有效循环)
输
入
111010
状
态
A
输
出
n
n Q
Q
1
2
F
Q
Q n
n/1
1
1
2
+
+
X=0X=1
0 001/010/0
0 111/110/0
1 001/0××/×
1 1××/×11/1
答:1) 0000→0001→0010→0011→0100→1000→1001→1010→1011→1100 循环 2) 是何种BCD 码的十进制计数?请选择 B A. 8421 B. 5421 C. 2421
3)01010123=Q Q Q Q 是否是有效状态?它的次态是什么?是 1000 八、电路如图示
74194的初始状态为0100=D C B A Q Q Q Q
1)74194组成了一个计数器,请画出它的状态转换图。
(只画有效循环) 答:1) 0100-0010-1000-0001循环
2)74138的哪几个输出端会出现有效电平?写出出现的顺序
421F F F →→ 循环
74194工作状。