组成原理 测试题3
计算机组成原理复习题09级练习题三

09级练习题三填空1.在存储层次中,cache是为了提高主存的-----速度---,而虚拟存储器是为了---扩大主存的容量--。
2. 3.主存的工作方式是按存储单元地址存放和读取各类信息的.3. 4.相联存储器不按地址而是按A. _内容_____访问的存储器,在cache中用来存放---B执行程序中的活跃部分C.在主存中存放——正在执行的程序和数据______,在辅助存储器中用来存放D. _暂不运行的程序和数据_____。
4.10.在存储层次中,为了将辅存(主存)中的信息调入主存(高速缓存),用某种算法将辅存(主存)地址定位到主存(高速缓存)中,这个过程称为—地址映像----------------------------。
选择题1.动态RAM的特点是(④)。
①工作中存储内容会产生变化②工作中需要动态地改变访存地址③每次读出后,需根据原存内容重写一次④每隔一定时间,需要根据原存内容重写一遍即刷新2.地址总线A0(高位)~A15(低位),用4K×4的存储芯片组成16KB存储器,则加至各存储芯片上的地址线是(④)。
①A16~A15②A0~A9③A0~A11④A4~A153.在下述存储器中,易失性的存储器是(③)。
①光盘②磁盘③RAM ④RO M4.在下列存储器中,存取时间的长短与信息所在的位置有关的是(③)。
①主存②高速缓存③磁带④EPROM5.磁表面存储器所记录的信息(①)。
①能长期保存②不能长期保存③读出后,原存信息即被破坏④读出若干次后要重写6. CPU可直接编程访问的存储器是(①)。
①主存储器②虚拟存储器③磁盘存储器④磁带存储器7.若CPU的地址线为16根,则能够直接访问的存储区最大容量为(③)。
①1M ②640K ③64K ④384K8.磁盘常采用(③)。
①随机存取方式②顺序存取方式③直接存取方式④只读不写方式9.表示主存容量,通常以(②)为单位。
①数据块数②字节数③扇区数④记录项数10. 静态RAM利用(②)。
计算机组成原理习题 第三章存储系统

计算机组成原理习题第三章存储系统第三章习题一、填空题:1. 广泛使用的A.______和B.______都是半导体随机读写存储器。
前者速度比后者C.______,集成度不如后者高。
2. CPU能直接访问A.______和B.______,但不能直接访问磁盘和光盘。
3. 广泛使用的 ______和 ______都是半导体随机读写存储器,前者比后者速度快, ___ ___不如后者高。
它们断电后都不能保存信息。
4. 由于存储器芯片的容量有限,所以往往需要在A.______和B.______两方面进行扩充才能满足实际需求。
5. Cache是一种A______存储器,是为了解决CPU和主存之间B______不匹配而采用的一项重要的硬件技术。
6. 虚拟存贮器通常由主存和A______两级存贮系统组成。
为了在一台特定的机器上执行程序,必须把B______映射到这台机器主存贮器的C______空间上,这个过程称为地址映射。
7. 半导体SRAM靠A______存贮信息,半导体DRAM则是靠B______存贮信息。
8. 主存储器的性能指标主要是存储容量,A.______和B.______。
9. 由于存储器芯片的容量有限,所以往往需要在A.______和B.______两方面进行扩充才能满足实际需求。
10. 存储器和CPU连接时,要完成A.______的连接;B.______的连接和C.______的连接,方能正常工作。
11. 广泛使用的A.______和B.______都是半导体随机读写存储器,它们共同的特点是C.______。
12. 对存储器的要求是A.______,B.______,C.______,为了解决这三个方面的矛盾。
计算机采用多级存储器体系结构。
13. 虚拟存贮器通常由主存和A______两级存贮系统组成。
为了在一台特定的机器上执行程序,必须把B______映射到这台机器主存贮器的C______空间上,这个过程称为地址映射。
计算机组成测试题目及答案

计算机组成测试题目及答案一、选择题1. 下列哪项不是计算机系统的核心组成部分?A. CPUB. 内存C. 硬盘D. 显卡答案:D2. 在计算机内部,用于暂时存储数据的是:A. CPUB. 主存储器C. 硬盘D. 显卡答案:B3. 以下哪项不属于计算机的输入设备?A. 键盘B. 鼠标D. 扫描仪答案:C4. 下列哪种设备用于将计算机处理的结果输出给用户?A. 键盘B. 鼠标C. 显示器D. 打印机答案:D5. 下列哪项不是计算机的辅助存储设备?A. USB闪存盘B. 光驱C. 打印机D. 硬盘答案:C二、填空题1. 计算机内部用于进行算术和逻辑运算的是________。
2. 计算机主存储器通常是由许多________组成。
答案:存储单元3. 计算机使用二进制数系统进行数据的_____________。
答案:存储和运算4. 计算机内部用于传送数据和控制信号的是_________。
答案:总线5. 计算机的指令集架构是指_________。
答案:CPU能够理解和执行的指令集合三、简答题1. 请简要解释计算机的五大基本组成部分。
答案:计算机的五大基本组成部分包括:中央处理器(CPU)、主存储器、输入设备、输出设备和辅助存储设备。
CPU负责进行算术和逻辑运算,是计算机的大脑;主存储器用于存储程序和数据,在计算机运行时起到临时存储的作用;输入设备将用户提供的数据或命令输入到计算机系统中;输出设备将计算机处理的结果输出给用户;辅助存储设备用于长期存储大量的程序和数据。
2. 简要描述计算机的工作原理。
答案:计算机的工作原理可以简要描述为:首先,计算机从输入设备获取用户输入的数据或命令;然后,CPU根据程序指令从主存储器中读取数据并进行算术和逻辑运算;计算完成后,CPU将结果存储回主存储器;最后,输出设备将计算机处理的结果展示给用户。
四、应用题请编写一个程序,实现两个整数相加的功能。
答案:以下是一个简单的Python程序示例:```pythona = int(input("请输入第一个整数:"))b = int(input("请输入第二个整数:"))sum = a + bprint("两个整数的和为:", sum)```以上程序通过input函数获取用户输入的两个整数,并使用加法运算符实现相加操作。
计算机组成原理 单元测试 参考答案

《计算机组成原理》单元测试3 试题参考答案一、单项选择题(每题1分,共45分)1、CPU响应中断的时间是______。
A.中断源提出请求 B.取指周期结束C.执行周期结束 D.间址周期结束。
2、下列说法中______是正确的。
A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。
3、DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作______。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA4、总线通信中的同步控制是______。
A.只适合于CPU控制的方式;B.由统一时序控制的方式;C.只适合于外围设备控制的方式;D.只适合于主存5、以下______是错误的。
A.中断服务程序可以是操作系统模块;B.中断向量就是中断服务程序的入口地址;C.中断向量法可以提高识别中断源的速度;D.软件查询法和硬件法都能找到中断服务程序的入口地址。
6、在中断周期中,将允许中断触发器置“0”的操作由______完成。
A.硬件;B.关中断指令;C.开中断指令;D.软件。
7、水平型微指令的特点是______。
A.一次可以完成多个操作;B.微指令的操作控制字段不进行编码;C.微指令的格式简短;D.微指令的格式较长。
8、以下叙述______是正确的。
A.外部设备一旦发出中断请求,便立即得到CPU的响应;B.外部设备一旦发出中断请求,CPU应立即响应;C.中断方式一般用于处理随机出现的服务请求;D.程序查询用于键盘中断9、DMA接口电路中有程序中断部件,其作用是______。
A.实现数据传送;B.向CPU提出总线使用权;C.向CPU提出传输结束;D.发中断请求。
10、CPU中的译码器主要用于______ 。
A.地址译码;B.指令译码;C.选择多路数据至ALU;D.数据译码。
计算机组成原理测试题及答案

一.选择题(每空1分,共20分)1.将有关数据加以分类、统计、分析,以取得有利用价值的信息,我们称其为_____。
A. 数值计算B. 辅助设计C. 数据处理D. 实时控制2.目前的计算机,从原理上讲______。
A.指令以二进制形式存放,数据以十进制形式存放B.指令以十进制形式存放,数据以二进制形式存放C.指令和数据都以二进制形式存放D.指令和数据都以十进制形式存放3.根据国标规定,每个汉字在计算机内占用______存储。
A.一个字节B.二个字节C.三个字节D.四个字节4.下列数中最小的数为______。
A.(101001)2B.(52)8C.(2B)16D.(44)105.存储器是计算机系统的记忆设备,主要用于______。
A.存放程序B.存放软件C.存放微程序D.存放程序和数据6.设X= —0.1011,则[X]补为______。
A.1.1011B.1.0100C.1.0101D.1.10017. 下列数中最大的数是______。
A.(10010101)2B.(227)8C.(96)16D.(143)108.计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是______。
A.巴贝奇B.冯. 诺依曼C.帕斯卡D.贝尔9.在CPU中,跟踪后继指令地指的寄存器是______。
A.指令寄存器B.程序计数器C.地址寄存器D.状态条件寄存器10. Pentium-3是一种__A____。
A.64位处理器B.16位处理器C.准16位处理器D.32位处理器11. 三种集中式总线控制中,_A_____方式对电路故障最敏感。
A.链式查询B.计数器定时查询C.独立请求12. 外存储器与内存储器相比,外存储器____B__。
A.速度快,容量大,成本高B.速度慢,容量大,成本低C.速度快,容量小,成本高D.速度慢,容量大,成本高13. 一个256KB的存储器,其地址线和数据线总和为__C____。
计算机组成原理试题及答案

计算机组成原理试题及答案计算机组成原理试题及答案⼀、选择题(每题3分,共36分)1、下列数中最⼩的数是()。
BA (1010010)2B (00101000)BCDC (512)8D(235)162、某机字长16位,采⽤定点整数表⽰,符号位为1位,尾数为15位,则可表⽰的最⼤正整数为(),最⼩负整数为()。
AA +(215-1),-(215-1)B +(215-1),-(216-1)C +(214-1),-(215-1)D +(215-1), -(1-215)3、运算器虽由许多部件组成,但核⼼部分是() BA 数据总线B 算术逻辑运算单元C 多路开关D 累加寄存器4、在定点运算器中,⽆论采⽤双符号位还是采⽤单符号位,都必须要有溢出判断电路,它⼀般⽤()来实现 CA 与⾮门B 或⾮门C 异或门D 与或⾮门5、⽴即寻址是指() BA 指令中直接给出操作数地址B 指令中直接给出操作数C 指令中间接给出操作数D 指令中间接给出操作数地址6、输⼊输出指令的功能是() CA 进⾏算术运算和逻辑运算B 进⾏主存与CPU之间的数据传送C 进⾏CPU与I/O设备之间的数据传送D 改变程序执⾏的顺序7、微程序控制器中,机器指令与微指令的关系是() DA ⼀段机器指令组成的程序可由⼀条微指令来执⾏B ⼀条微指令由若⼲条机器指令组成C 每⼀条机器指令由⼀条微指令来执⾏D 每⼀条机器指令由⼀段⽤微指令编成的微程序来解释执⾏8、相对指令流⽔线⽅案和多指令周期⽅案,单指令周期⽅案的资源利⽤率和性价⽐()AA 最低B 居中C 最⾼D 都差不多9、某⼀RAM芯⽚,其容量为1024×8位,除电源端和接地端外,连同⽚选和读/写信号该芯⽚引出腿的最⼩数⽬为() BA 23B 20C 17D 1910、在主存和CPU之间增加Cache的⽬的是()。
CA 扩⼤主存的容量B 增加CPU中通⽤寄存器的数量C 解决CPU和主存之间的速度匹配D 代替CPU中寄存器⼯作11、计算机系统的输⼊输出接⼝是()之间的交接界⾯。
国开电大计算机组成原理形考任务3参考答案

题目1.计算机硬件能直接识别和运行的只能是_______程序。
A. 机器语言
B. 汇编语言
C. 高级语言
D. VHDL
【答案】:机器语言
题目2.输入输出指令的功能是。
A. 进行算术运算和逻辑运算
B. 进行主存与CPU之间的数据传送
C. 进行CPU和I/O设备之间的数据传送
D. 改变程序执行的顺序
【答案】:进行CPU和I/O设备之间的数据传送
题目3.指令执行时无需访问内存寻找操作数的寻址方式是_______。
A. 直接寻址方式
B. 间接寻址方式
C. 变址寻址方式
D. 立即数寻址方式
【答案】:立即数寻址方式
题目4.变址寻址方式中,操作数的有效地址等于_______内容加上形式地址。
A. 基址寄存器
B. 变址寄存器
C. 堆栈寄存器
D. 程序计数器
【答案】:变址寄存器。
(完整版)计算机组成原理练习(3)答案

计算机组成原理练习3一、单项选择题1. 设寄存器内容为80H,若它对应的真值是– 127,则该机器数是。
A. 原码B. 补码C. 反码D. 移码2. 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。
A. 阶符与数符相同为规格化数;B. 阶符与数符相异为规格化数;C. 数符与尾数小数点后第一位数字相异为规格化数;D. 数符与尾数小数点后第一位数字相同为规格化数。
3. 设机器数字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其寻址范围是。
A. 224B. 223C. 222D. 2214. 在中断接口电路中,向量地址可通过送至CPU。
A. 地址线B. 数据线C. 控制线D. 状态线5. 在程序的执行过程中,Cache与主存的地址映象是由。
A. 程序员调度的;B. 操作系统管理的;C. 由程序员和操作系统共同协调完成的;D. 硬件自动完成的。
6. 总线复用方式可以______。
A. 提高总线的传输带宽;B. 增加总线的功能;C. 减少总线中信号线的数量;D. 提高CUP利用率。
7. 下列说法中正确的是。
A. Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分;B. 主存储器只由易失性的随机读写存储器构成;C. 单体多字存储器主要解决访存速度的问题;D. Cache不与主存统一编址,Cache的地址空间不是主存地址空间的一部分。
8. 在采用增量计数器法的微指令中,下一条微指令的地址______。
A. 在当前的微指令中;B. 在微指令地址计数器中;C. 在程序计数器;D. 在CPU中。
9. 由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由______来确定。
A. 指令周期;B. 存取周期;C. 间址周期;D. 执行周期。
10. RISC机器______。
A. 不一定采用流水技术;B. 一定采用流水技术;C. CPU配备很少的通用寄存器;D. CPU配备很多的通用寄存器。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
计算机组成原理试题3一、选择题(共20分,每题1分)1.直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是______。
A.直接、立即、间接;B.直接、间接、立即;C.立即、直接、间接;D.立即、间接、直接。
2.存放欲执行指令的寄存器是______。
A.MAR;B.PC;C.MDR;D.IR。
3.在独立请求方式下,若有N个设备,则______。
A.有一个总线请求信号和一个总线响应信号;B.有N个总线请求信号和N个总线响应信号;C.有一个总线请求信号和N个总线响应信号;D.有N个总线请求信号和一个总线响应信号。
4.下述说法中______是正确的。
A.半导体RAM信息可读可写,且断电后仍能保持记忆;B.半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的;C.半导体RAM是易失性RAM,而静态RAM只有在电源不掉时,所存信息是不易失的。
5.DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作______。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。
6.计算机中表示地址时,采用______ 。
A.原码;B.补码;C.反码;D.无符号数。
7.采用变址寻址可扩大寻址范围,且______。
A.变址寄存器内容由用户确定,在程序执行过程中不可变;B.变址寄存器内容由操作系统确定,在程序执行过程中可变;C.变址寄存器内容由用户确定,在程序执行过程中可变;D.变址寄存器内容由操作系统确定,在程序执行过程不中可变;8.由编译程序将多条指令组合成一条指令,这种技术称做_______。
A.超标量技术;B.超流水线技术;C.超长指令字技术;D.超字长。
9.计算机执行乘法指令时,由于其操作较复杂,需要更多的时间,通常采用______控制方式。
A.延长机器周期内节拍数的;B.异步;C.中央与局部控制相结合的;D.同步;10.微程序放在______中。
A.存储器控制器;B.控制存储器;C.主存储器;D.Cache。
11.在CPU的寄存器中,______对用户是完全透明的。
A.程序计数器;B.指令寄存器;C.状态寄存器;D.通用寄存器。
12.运算器由许多部件组成,其核心部分是______。
A.数据总线;B.算术逻辑运算单元;C.累加寄存器;D.多路开关。
13.DMA接口______。
A.可以用于主存与主存之间的数据交换;B.内有中断机制;C.内有中断机制,可以处理异常情况;D.内无中断机制14.CPU响应中断的时间是______。
A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。
15.直接寻址的无条件转移指令功能是将指令中的地址码送入______。
A.PC;B.地址寄存器;C.累加器;D.ALU。
16.三种集中式总线控制中,______方式对电路故障最敏感。
A.链式查询;B.计数器定时查询;C.独立请求;D.以上都不对。
17.一个16K×32位的存储器,其地址线和数据线的总和是______。
A.48;B.46;C.36;D.32.18.以下叙述中错误的是______。
A.指令周期的第一个操作是取指令;B.为了进行取指令操作,控制器需要得到相应的指令;C.取指令操作是控制器自动进行的;D.指令第一字节含操作码。
19.主存和CPU之间增加高速缓冲存储器的目的是______。
A.解决CPU和主存之间的速度匹配问题;B.扩大主存容量;C.既扩大主存容量,又提高了存取速度;D.扩大辅存容量。
20.以下叙述______是错误的。
A.一个更高级的中断请求一定可以中断另一个中断处理程序的执行;B.DMA和CPU必须分时使用总线;C.DMA的数据传送不需CPU控制;D.DMA中有中断机制。
二、填空(共20分,每空1分)1.设24位长的浮点数,其中阶符1位,阶码5位,数符1位,尾数17位,阶码和尾数均用补码表示,且尾数采用规格化形式,则它能表示最大正数真值是A ,非零最小正数真值是 B ,绝对值最大的负数真值是 C ,绝对值最小的负数真值是 D (均用十进制表示)。
2.变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提供 A ,指令提供 B ;而在变址寻址中,变址寄存器提供 C ,指令提供D 。
3.影响流水线性能的因素主要反映在 A 和 B 两个方面。
4.运算器的技术指标一般用 A 和 B 表示。
5.缓存是设在 A 和 B 之间的一种存储器,其速度 C 匹配,其容量与 D 有关。
6.CPU响应中断时要保护现场,包括对 A 和 B 的保护,前者通过C 实现,后者可通过D 实现。
三、名词解释(共10分,每题2分)1.微程序控制2.存储器带宽3.RISC4.中断隐指令及功能5.机器字长四、计算题(5分)已知:两浮点数x = 0.1101×210,y = 0.1011×201求:x + y五、简答题(共20分)1.完整的总线传输周期包括哪几个阶段?简要叙述每个阶段的工作。
(4分)2.除了采用高速芯片外,从计算机的各个子系统的角度分析,指出6种以上(含6种)提高整机速度的措施。
(6分)3.某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现要求优先顺序改为L3,L2,L4,L0,L1,写出各中断源的屏蔽字。
(5分)4备120种操作。
操作码位数固定,且具有直接、间接、立即、相对四种寻址方式。
(5分)(1)画出一地址指令格式并指出各字段的作用; (2)该指令直接寻址的最大范围(十进制表示); (3)一次间址的寻址范围(十进制表示); (4)相对寻址的位移量(十进制表示)。
六、问答题(共15分)1.假设CPU 在中断周期用堆栈保存程序断点,而且进栈时指针减1,出栈时指针加1。
分别写出组合逻辑控制和微程序控制在完成中断返回指令时,取指阶段和执行阶段所需的全部微操作命令及节拍安排。
(8分)2.画出DMA 方式接口电路的基本组成框图,并说明其工作过程(以输入设备为例)。
(7分)七、设计题(10分)设CPU 有16根地址线,8根数据线,并用MREQ 作访存控制信号(低电平有效),用WR 作读/写控制信号(高电平为读,低电平为写)。
现有下列存储芯片:1K ×4位RAM ;4K ×8位RAM ;8K ×8位RAM ;2K ×8位ROM ;4K ×8位ROM ;8K ×8位ROM 及74LS138译码器和各种门电路,如图所示。
画出CPU 与存储器的连接图,要求Y 0…Y 7为变量输出端74 138译码器G 1, G 2A , G 2B 为控制端C,B,A 为变量输入端(1)主存地址空间分配:6000H ~67FFH 为系统程序区;6800H ~6BFFH 为用户程序区。
(2)合理选用上述存储芯片,说明各选几片? (3)详细画出存储芯片的片选逻辑图。
计算机组成原理试题3的答案一、选择题(共20分,每题1分)1.C 2.D 3.B 4.C 5.B 6.D 7.C 8.C 9.C 10.B 11.B 12.B 13.B 14.C 15.A 16.A 17.B 18.B 19.A 20.A 二、填空(共20分,每空1分)1.A .231(1-2-17) B .2-33 C .-231 D .2-31(-2-1-2-17) 2.A .基地址 B .偏移量 C .偏移量 D .基地址 3.A .访存冲突 B .相关问题 4.A .机器字长 B .运算速度 5.A .CPU B .主存 C .与CPU 速度 D .缓存中数据的命中率 6.A .PC 内容 B .寄存器内容 C .硬件自动(或中断隐指令)D .软件编程 三、名词解释(共10分,每题2分) 1.微程序控制答:采用与存储程序类似的方法来解决微操作命令序列的形成,将一条机器指令编写成一个微程序,每一个微程序包含若干条微指令,每一条指令包含一个或多个微操作命令。
2.存储器带宽答:每秒从存储器进出信息的最大数量,单位可以用字/秒或字节/秒或位/秒来表示。
3.RISC答:RISC 是精简指令系统计算机,通过有限的指令条数简化处理器设计,已达到提高系统执行速度的目的。
4.中断隐指令及功能答:中断隐指令是在机器指令系统中没有的指令,它是CPU 在中断周期内由硬件自动完成的一条指令,其功能包括保护程序断点、寻找中断服务程序的入口地址、关中断等功能。
5.机器字长答:CPU 一次能处理的数据位数,它与CPU 中寄存器的位数有关。
四、(共5分)计算题 答:x 、y 在机器中以补码表示为(1分)[x]补 = 00,10; 00.1101 [y]补 = 00,01; 00.1011 ① 对阶 (2分)[△j ]补 = [j x ]补- [j y ]补= 00,10 + 11,11 = 00,01即△j = 1,表示y 的阶码比x 的阶码小1,因此将y 的尾数向右移1位,阶码相应加1,即补][y= 00,10; 00.0101这时补][y '的阶码与[x]补的阶码相等,阶差为0,表示对阶完毕。
② 求和 (2分)00.1101 + 11.010101.0010补y ][S '补x ][S '补y x ]S [S '+即[x+y]补 = 00,10; 01.0010 ③ 右规(1分)运算结果两符号位不等,表示尾数之和绝对值大于1,需右规,即将尾数之和向右移1位,阶码加1,故得 [x+y]补 = 00,11; 00.1001 则 x+y = 0.1001×211 五、简答题(共20分) 1.(4分)答:总线在完成一次传输周期时,可分为四个阶段:申请分配阶段:由需要使用总线的主模块(或主设备)提出申请,经总线仲裁机构决定下一传输周期的总线使用权授于某一申请者;(1分)寻址阶段:取得了使用权的主模块,通过总线发出本次打算访问的从模块(或从设备)的存储地址或设备地址及有关命令,启动参与本次传输的从模块;(1分)传数阶段:主模块和从模块进行数据交换,数据由源模块发出经数据总线流入目的模块;(1分) 结束阶段:主模块的有关信息均从系统总线上撤除,让出总线使用权。
(1分) 2.(6分,每写出一种给1分,最多6分) 答:针对存储器,采用高速芯片针对存储器,可以采用Cache-主存层次的设计和管理提高整机的速度; 针对存储器,可以采用多体并行结构提高整机的速度; 针对控制器,可以通过指令流水设计技术提高整机的速度; 针对控制器,可以通过超标量设计技术提高整机的速度;针对运算器,可以对运算方法加以改进,如两位乘,或用快速进位链; 针对I/O 系统,可以运用DMA 技术不中断现行程序,提高CPU 的效率。