数字电路数字时钟课程实验报告

合集下载

数电时钟实验报告

数电时钟实验报告

数电时钟实验报告
《数电时钟实验报告》
实验目的:
本次实验旨在通过搭建数字电子时钟电路,加深对数字逻辑电路的理解,掌握数字电子时钟的工作原理及实现方法。

实验原理:
数字电子时钟是一种基于数字电路的计时装置,其主要由振荡器、计数器、分频器、显示装置等组成。

振荡器产生稳定的方波信号作为时钟信号,计数器进行计数并输出计数结果,分频器对计数结果进行分频,最终通过显示装置将时间信息显示出来。

实验材料:
1. 74LS90(分频器);
2. 74LS47(BCD-7段译码器);
3. 555定时器;
4. 4位共阳极数码管;
5. 电路面包板、导线等。

实验步骤:
1. 按照电路图连接电路,注意电路连接的正确性;
2. 调节555定时器的参数,使其输出1Hz的稳定方波信号;
3. 将方波信号输入74LS90分频器,进行分频处理;
4. 将分频后的信号输入74LS47译码器,将其转换成7段数码管可以显示的信号;
5. 将译码后的信号输入数码管,观察数码管的显示效果;
6. 调节555定时器的参数,观察数码管的显示效果是否与实际时间一致。

实验结果:
经过调试,成功搭建了数字电子时钟电路,并且通过调节555定时器的参数,实现了数码管的秒表功能。

在实验过程中,我们深入理解了数字逻辑电路的工作原理,加深了对数字电子时钟的理解。

实验总结:
通过本次实验,我们不仅掌握了数字电子时钟的工作原理及实现方法,还加深了对数字逻辑电路的理解。

数字电子时钟作为数字电路的一个典型应用,对我们的专业学习和工程实践具有重要意义。

希望通过今后的实验学习,能够进一步提升自己的实验能力和理论水平。

数字时钟实验报告

数字时钟实验报告

数字时钟实验报告一、实验目的本次数字时钟实验的主要目的是设计并实现一个能够准确显示时、分、秒的数字时钟系统,通过该实验,深入理解数字电路的原理和应用,掌握计数器、译码器、显示器等数字电路元件的工作原理和使用方法,提高电路设计和调试的能力。

二、实验原理1、时钟脉冲产生电路时钟脉冲是数字时钟的核心,用于驱动计数器的计数操作。

本实验中,采用石英晶体振荡器产生稳定的高频脉冲信号,经过分频器分频后得到所需的秒脉冲信号。

2、计数器电路计数器用于对时钟脉冲进行计数,分别实现秒、分、时的计数功能。

秒计数器为 60 进制,分计数器和时计数器为 24 进制。

计数器可以由集成计数器芯片(如 74LS160、74LS192 等)构成。

3、译码器电路译码器将计数器的输出编码转换为能够驱动显示器的信号。

常用的译码器芯片有 74LS47(用于驱动共阳数码管)和 74LS48(用于驱动共阴数码管)。

显示器用于显示数字时钟的时、分、秒信息。

可以使用数码管(LED 或 LCD)作为显示元件。

三、实验器材1、集成电路芯片74LS160 十进制计数器芯片若干74LS47 BCD 七段译码器芯片若干74LS00 与非门芯片若干74LS10 三输入与非门芯片若干2、数码管共阳数码管若干3、电阻、电容、晶振等无源元件若干4、面包板、导线、电源等四、实验步骤1、设计电路原理图根据实验原理,使用电路设计软件(如 Protel、Multisim 等)设计数字时钟的电路原理图。

在设计过程中,要合理布局芯片和元件,确保电路连接正确、简洁。

按照设计好的电路原理图,在面包板上搭建实验电路。

在搭建电路时,要注意芯片的引脚排列和连接方式,避免短路和断路。

3、调试电路接通电源,观察数码管是否有显示。

如果数码管没有显示,检查电源连接是否正确,芯片是否插好。

调整时钟脉冲的频率,观察秒计数器的计数是否准确。

如果秒计数器的计数不准确,检查分频器的连接是否正确,晶振的频率是否稳定。

数字时钟电路的组装与调试实训报告

数字时钟电路的组装与调试实训报告

数字时钟电路的组装与调试实训报告数字时钟电路的组装与调试实训报告一、实训目的和背景数字时钟电路是电子工程师常见的实训项目之一。

通过组装和调试数字时钟电路,可以提高学生的动手能力、电路设计能力以及故障排除能力。

本实训报告旨在总结数字时钟电路组装与调试过程中遇到的问题以及解决方法,为其他学生提供参考。

二、实训过程1. 芯片焊接: 首先,我们需要焊接芯片,将芯片固定在电路板上。

在焊接过程中,需要注意焊接的时间和温度,防止芯片受损。

另外,焊接过程还需要保持仔细,避免出现焊接错误。

2. 连接电阻和电容: 在电路板上,需要连接各种电阻和电容。

为了确保正常连接,需要确认电阻和电容的数值和位置是否正确,并进行检查。

3. 连接显示器和时钟模块: 将显示器和时钟模块连接到电路板上。

在连接显示器和时钟模块时,需要根据规定的接口和引脚进行连接,确保连接正确。

4. 电源接入: 将电源接入电路板。

在接入电源之前,需要确认电路板的电压要求,并选择合适的电源适配器。

接入电源时,需要注意电源极性的正确连接以及电源的稳定性。

5. 调试测试: 在完成组装后,需要对数字时钟电路进行调试测试。

可以通过按下按钮,观察显示器是否正常显示数字时间。

如果显示不正常,可能是由于焊接错误、引脚连接问题或者芯片损坏等原因导致。

此时,需要仔细检查电路连接,修复或替换损坏的部件。

三、实训中遇到的问题和解决方法在实训过程中,我们遇到了一些问题,下面是一些解决方法的参考内容:1. 芯片损坏: 如果芯片损坏,可能会导致显示不正常或者无法显示。

解决方法是检查芯片的焊接是否正确,检查芯片引脚连接是否正确,同时可以考虑更换芯片。

2. 电路板连接问题: 如果电路板连接不正常,可能会导致显示不稳定或者无法显示。

解决方法是检查各个电阻、电容和线路的连接是否正确,确保连接牢固和稳定。

3. 电源问题: 如果电源接入不稳定,可能会导致整个电路无法正常工作。

解决方法是检查电源适配器的电压是否符合要求,检查电源连接是否稳定,确保电源供应的稳定性。

数字钟实验报告

数字钟实验报告

数字钟实验报告引言:数字钟是一种使用数字显示时间的时钟,它已经成为我们日常生活中不可或缺的一部分。

通过数字钟,我们可以准确地了解当前的时间,从而更好地安排自己的生活。

本实验旨在探究数字钟的原理和制作过程,并通过实际的制作过程加深对数字钟的了解。

一、原理介绍数字钟的原理基于电子技术和计时器的结合。

其中,主要包括以下几个部分:时钟芯片、数码管、控制电路以及电源等。

1.时钟芯片:时钟芯片是数字钟的核心部件,它内置了计时器和时钟功能。

通过时钟芯片,我们可以实现时间的自动更新和准确显示。

2.数码管:数码管是数字钟的显示部分,它由数根发光二极管组成,能够显示0-9的数字。

通过不同的控制电流和电压,数码管可以根据时钟芯片的指令来显示相应的数字。

3.控制电路:控制电路是连接时钟芯片和数码管之间的桥梁,它负责将时钟芯片输出的信号转换为数码管可识别的信号。

控制电路可以通过编码器、解码器和集线器等元件来实现。

4.电源:电源为数字钟提供所需的电能,将电能转换为供时钟芯片和数码管正常工作所需的电流和电压。

二、实验准备在进行实验之前,我们需要准备以下实验器材:晶体管、电阻器、电容器、发光二极管、电线、焊接工具等。

1.选择晶体管:在制作数字钟的过程中,我们需要选择合适的晶体管来实现数字的显示。

常见的晶体管有阳极、阴极共阳、阴极共阴等。

根据所需的显示效果选择不同类型的晶体管。

2.电阻器和电容器:电阻器和电容器是控制电路的重要组成部分,它们能够限制电流和调节电压,从而保证数字钟的正常工作。

3.焊接工具:焊接工具是将各个器材连接在一起的关键。

使用焊接工具进行焊接时,需要注意操作安全,确保焊点牢固。

三、实验步骤通过以下步骤,我们可以逐步完成数字钟的制作:1.划定电路板:首先,我们需要在电路板上进行标记,划定数字钟的各个部分的位置。

这一步骤旨在确保各个元件的安装位置准确无误。

2.安装元件:接下来,我们可以一步步安装各个元件。

首先,焊接晶体管和电阻器等固定元件,然后进行焊接。

数字电路数字钟实训报告

数字电路数字钟实训报告

一、引言随着科技的发展,数字电路在各个领域得到了广泛应用。

数字钟作为一种典型的数字电路应用,具有走时准确、显示直观、无机械传动装置等优点,在日常生活、工业控制等领域发挥着重要作用。

本次实训旨在通过设计、制作和调试数字钟,加深对数字电路原理的理解,提高动手能力和实践能力。

二、实训目的1. 掌握数字钟的设计原理,了解数字电路的基本组成和功能。

2. 学会使用数字电路元器件,包括计数器、译码器、显示器等。

3. 提高动手能力和实践能力,培养团队合作精神。

4. 了解数字电路在实际应用中的优缺点,为以后的学习和工作打下基础。

三、实训内容1. 数字钟电路设计(1)设计思路:采用CMOS集成电路,以石英晶体振荡器作为时钟源,通过分频器得到1Hz脉冲信号,然后通过计数器进行计数,最后通过译码器和显示器显示时间。

(2)电路组成:主要包括以下部分:- 晶体振荡器:产生稳定频率的振荡信号;- 分频器:将振荡信号分频得到1Hz脉冲信号;- 计数器:对1Hz脉冲信号进行计数,得到时、分、秒;- 译码器:将计数器的输出转换为对应的数字信号;- 显示器:将数字信号显示在显示器上。

2. 数字钟电路制作与调试(1)元器件选择:根据设计要求,选择合适的元器件,如计数器、译码器、显示器、晶体振荡器等。

(2)电路焊接:按照电路图进行焊接,注意焊接质量,避免虚焊、短路等现象。

(3)电路调试:对电路进行调试,检查各个部分是否正常工作,包括晶体振荡器、分频器、计数器、译码器和显示器等。

四、实训过程1. 设计阶段:查阅相关资料,了解数字钟的设计原理,确定电路设计方案,绘制电路图。

2. 制作阶段:根据电路图,选择合适的元器件,进行焊接,注意焊接质量。

3. 调试阶段:对电路进行调试,检查各个部分是否正常工作,发现问题并及时解决。

五、实训结果1. 成功制作并调试了一台数字钟,实现了时、分、秒的显示。

2. 熟练掌握了数字电路元器件的使用方法,提高了动手能力。

EDA设计(II)实验报告数字电子钟

EDA设计(II)实验报告数字电子钟

EDA设计(II)实验报告-数字电子钟实验报告:数字电子钟一、实验目的本实验旨在通过使用EDA设计软件,设计并实现一个具有时、分、秒功能的数字电子钟。

通过学习使用EDA工具,掌握数字电路设计的基本步骤和技巧,培养实践能力和创新思维。

二、实验原理数字电子钟是一种以数字形式显示时间的装置,它利用了时、分、秒的计时原理。

核心部分包括一个时钟发生器,用于产生标准时间信号,以及一个计数器,用于对时间进行计数并显示。

此外,还需要一些控制逻辑来控制时、分、秒的进位和显示。

三、实验步骤1.设计准备:在开始设计之前,首先明确设计要求和功能。

考虑到实验的复杂性和可实现性,我们采用最简单的电路结构,即基于计数器和译码器的数字电子钟。

2.绘制电路图:使用EDA设计软件(如Quartus II)绘制电路图。

首先创建新项目,然后添加必要的元件(如74LS192计数器、74LS248译码器等),并根据设计要求连接元件。

3.编写程序:使用硬件描述语言(如VHDL或Verilog)编写计数器和译码器的程序。

确保程序能够实现所需的功能,并进行仿真测试。

4.编译和下载:将程序编译成可下载的配置文件,然后下载到FPGA开发板上。

5.硬件测试:连接开发板到PC,启动程序,观察数字电子钟的显示情况。

检查时间是否准确,各部分功能是否正常。

6.性能评估:对数字电子钟的性能进行评估,包括计时精度、稳定性等指标。

根据评估结果对设计进行优化。

四、实验结果与分析1.设计结果:经过上述步骤,我们成功地设计并实现了一个基于FPGA的数字电子钟。

通过EDA软件和硬件描述语言,我们实现了计数器和译码器的功能,并完成了程序的编写和下载。

2.性能分析:经过测试,我们的数字电子钟具有较高的计时精度和稳定性。

时间显示准确,各部分功能正常。

这表明我们的设计是成功的。

3.优化方向:虽然我们的数字电子钟已经具有较好的性能,但仍有一些方面可以优化。

例如,可以考虑添加更多的功能,如闹钟、温度显示等;也可以进一步优化电路结构,降低成本和提高性能。

数字电子钟设计实训报告

数字电子钟设计实训报告

数字电子钟的设计【摘要】本系统由晶体振荡器、分频器、计数器、译码器、七段译码显示器和校准、报时电路组成,采用了CMOS或TTL系列(双列直插式)中小规模集成芯片。

总体方案设计由主体电路和扩展电路两大部分组成。

其中主体电路完成数字钟的基本功能,扩展电路完成数字钟的扩展功能,进行了各单元电路设计,总体安装、制作及调试。

数字钟是一种计时装置,不仅能替代指针式钟表,还可以运用到定时控制、自动计时及时间程序控制等方面,应用广泛。

【关键词】石英晶振、分频器、计数器、译码器、七段译码显示器、校准、整点报时。

第一章数字电子钟总体方案1.1数字电子钟总体方案的确定数字电子钟组成一般由振荡器、分频器、计数器、译码器及显示器等几部分组成。

石英振荡器产生的时标信号送到分频器,分频电路将时标信号分成秒脉冲,秒脉冲送入计数器进行计数,并把累计结果以“时”、“分”、“秒”的数字显示出来。

“秒”的显示由两级计数器和译码器组成的六十进制计数器电路实现,“分“的显示电路与“秒”相同。

“时”的显示由两极计数器和译码器组成的二十四进制计数器电路实现。

秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现。

将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累计60秒发一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。

“分计数器”也采用60进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。

“时计数器”采用24进制计时器,可实现对一天24小时的累计。

译码显示电路将“时”、“分”、“秒”计数器的输出状态0进行七段显示译码器译码,通过六位七段译码显示器显示出来。

整点报时电路根据计时系统的输出状态产生一脉冲信号,然后去触发一音频发生器实现报时。

校时电路时用来对“时”、“分”显示数字进行校对调整的。

数字电子钟总体方案框图图1.1.1 数字电子钟组成框图1.2数字电子钟电路组成数字电子钟组成一般由振荡器、分频器、计数器、译码器及七段译码显示器等几部分组成(如图1.2.1所示)。

电子钟设计实验报告

电子钟设计实验报告

数电课程设计实验报告班级:通信工程1001班姓名:XX学号:、、、、、、、、数字钟的设计与制作一、设计任务本次课程设计要求以中规模集成电路为主,利用所学知识,设计一个数字钟。

通过本次课程设计,进一步加强数字电路综合应用能力,掌握数字电路的设计技巧,增强实践能力,以及熟练掌握数字钟的系统设计、组装、调试及故障排除的方法。

二、设计要求1.设计一台可以显示时、分、秒的数字钟。

2.具有校时功能,可以对时、分秒单独校时。

3.具有整点报时功能。

3.要求电路主要采用中小规模数字集成电路来实现。

三、工作原理数字电子钟由秒信号发生器。

“时、分、秒”计数器、译码显示器、校时电路、整点报时电路等组成。

秒信号发生器主要由555振荡器分频后得到;秒、分都是60进制,故由60进制计数器构成;时为24进制,即由24进制计数器构成;显示部分由译码和数码显示构成,将“时、分、秒”计数器的输出状态经七段显示译码器译码,通过六位数码管显示出来。

校时电路和整点报时电路由门电路和开关等构成。

1、秒脉冲信号发生器秒脉冲信号发生器是数字电子钟的核心部分,它的精度和稳定度决定了数字钟的质量。

由振荡器与分频器组合产生秒脉冲信号。

●振荡器: 通常用555定时器与RC构成的多谐振荡器,输出2KHz脉冲。

●分频器: 分频器功能主要有两个,一是产生标准秒脉冲信号,一是提供功能扩展电路所需要的信号,选用六片进行CC4518,因为每片为1/10分频器,三片级联刚好获得2Hz脉冲,再经过二分频得到标准1HZ脉冲,其余两片构成两个二分频得到1KHZ和500HZ脉冲供整点报时用,其电路图如下:图2 秒脉冲信号发生器2、秒、分、时计数器的设计秒、分计数采用60进制计数器、时采用24进制计数器。

他们都是8个BCD码输出,一个进位输出,一个时钟脉冲输入。

在设计层次电路时,皆可以设计为一个输入端,9个输出端。

在Multisim 仿真软件中,按照模块化化设计,不但将复杂的电路图变简单,而且更加直观,便于检测调试。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字时钟设计实验报告
一、设计要求:
设计一个24小时制的数字时钟。

要求:计时、显示精度到秒;有校时功能。

采用中小规模集成电路设计。

发挥:增加闹钟功能。

二、设计方案:
由秒时钟信号发生器、计时电路和校时电路构成电路。

秒时钟信号发生器可由振荡器和分频器构成。

计时电路中采用两个60进制计数器分别完成秒计时和分计时;24进制计数器完成时计时;采用译码器将计数器的输出译码后送七段数码管显示。

校时电路采用开关控制时、分、秒计数器的时钟信号为校时脉冲以完成校时。

三、电路框图:
图一数字时钟电路框图
四、电路原理图:
(一)秒脉冲信号发生器
秒脉冲信号发生器是数字电子钟的核心部分,它的精度和稳定度决定了数字钟的质量。

由振荡器与分频器组合产生秒脉冲信号。

振荡器: 通常用555定时器与RC构成的多谐振荡器,经过调整输出1000Hz
脉冲。

分频器: 分频器功能主要有两个,一是产生标准秒脉冲信号,一是提供功能
扩展电路所需要的信号,选用三片74LS290进行级联,因为每片为1/10分频器,三片级联好获得1Hz标准秒脉冲。

其电路图如下:
译码器译码器译码器时计数器分计数器秒计数器校时电路
秒信号发生器
图二秒脉冲信号发生器
(二)秒、分、时计时器电路设计
秒、分计数器为60进制计数器,小时计数器为24进制计数器。

60进制——秒计数器
秒的个位部分为逢十进一,十位部分为逢六进一,从而共同完成60进制计数器。

当计数到59时清零并重新开始计数。

秒的个位部分的设计:利用十进制计数器CD40110设计10进制计数器显示秒的个位。

个位计数器由0增加到9时产生进位,连在十位部计数器脉冲输入端CP,从而实现10进制计数和进位功能。

利用74LS161和74LS11设计6进制计数器显示秒的十位,当十位计数器由0增加到5时利用74LS11与门产生一个高电平接到个位、十位的CD40110的清零端,同时产生一个脉冲给分的个位。

其电路图如下:
图三 60进制--秒计数电路
60进制——分计数电路
分的个位部分为逢十进一,十位部分为逢六进一,从而共同完成60进制计数器。

当计数到59时清零并重新开始计数。

秒的个位部分的设计:来自秒计数电路的进位脉冲使分的个位加1,利用十进制计数器CD40110设计10进制计数器显示秒的个位。

个位计数器由0增加到9时产生进位,连在十位部计数器脉冲输入端CP,从而实现10进制计数和进位功能。

利用74LS161和74LS11设计6进制计数器显示秒的十位,当十位计数器由0增加到5时利用74LS11与门产生一个高电平接到个位、十位的CD40110的清零端,同时产生一个脉冲给时的个位。

其电路图如下:
图四 60进制--分计数电路
24进制——时计数电路
来自分计数电路的进位脉冲使时的个位加,个位计数器由0增加到9是产生进位,连在十位计数器脉冲输入端CP,当十位计到2且个位计到3是经过74LS11与门产生一个清零信号,将所有CD40110清零。

其电路图如下:
图五 24进制--时计数电路
译码显示电路
译码电路的功能是将秒、分、时计数器的输出代码进行翻译,变成相应的数字。

用以驱动LED七段数码管的译码器常用的有74LS148。

74LS148是BCD-7段译码器/驱动器,输出高电平有效,专用于驱动LED七段共阴极显示数码管。

若将秒、分、时计数器的每位输出分别送到相应七段数码管的输入端,便可以进行不同数字的显示。

在译码管输出与数码管之间串联电阻R作为限流电阻。

其电路图如下:
图六译码显示电路
校时电路
校时电路是数字钟不可缺少的部分,每当数字钟与实际时间不符时,需要根据标准时间进行校时。

一般电子表都具有时、分、秒等校时功能。

为了使电路简单,在此设计中只进行分和小时的校时。

“快校时”是通过开关控制,使计数器对1Hz校时脉冲计数。

图中S1为校正用的控制开关,校时脉冲采用分频器输出的1Hz脉冲,当S1为“0”时可以进行“快校时”。

其电路图如下:
图七校队电路
五、实验方法:
1、秒脉冲产生部分
采用555多谐振荡器产生1HZ频率信号,作为秒脉冲及整体电路的信号输入部分。

其仿真电路图如下图所示:
图八秒脉冲发生器仿真电路
2、计数电路
电子钟计时分为小时、分钟和秒,其中小时为二十四进制,分钟和秒均为六十进制,输出可以用数码管显示,所以要求二十四进制为00000000~00100100计数,六十进制为00000000~01100000计数,并且均为8421码编码形式。

(1)小时计数——二十四进制电路仿真
用两片74LS160N(分A片、B片)设计一个一百进制的计数器,在24(00100100)处直接取出所有为1的端口,经过输入与非门74LS00D,再给两个清零端CLR。

使用74LS160N异步清零功能完成二十四进制循环,计数范围为0~23。

然后用七段显示译码器74LS47D将A、B两片74LS160N的输出译码给LED数码管。

仿真电路如图九所示。


图九 24进制——时计数器仿真电路
(2)分钟、秒计数——六十进制电路仿真
此电路类似于二十四进制计数器,采用74LS160N设计出一百进制的计数器,在60(01100000)处直接取出所有为1的端口,经过输入与非门74LS00D,再给两个清零端CLR。

使用74LS160N异步清零功能完成六十进制循环,计数范围为0~59。

然后用七段显示译码器74LS47D将A、B两片74LS160N 的输出译码给LED数码管。

仿真电路如图所示:
图十 60进制——秒计数器仿真电路
图十一 60进制——分计数器仿真电路
(四)校时校分(秒)电路。

数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。

这里利用两个与非门加一个单刀双掷开关来实现校时功能。

第一个74LS00D与非门的输入端一端接清零信号,另一端接第二个与非门的输入端,第二个74LS00D的输入端一端接计数脉冲,另一端接一个单刀双掷开关。

开关接通的一段接地,另一端接高电平。

当开关打到另一端时,时或分的个位就单独开始计数,这样就能实现校时功能。

其电路图如图所示:
图十二校分仿真电路
六、实验结果和结论:
数字时钟仿真电路图如下图所示,在中进行仿真,可以实现数字时钟的显示功能、校时功能。

显示功能中,小时实现的是24进制,分和秒实现的是60进制,通过校时电路能够分别校对时和分。

图十三数字时钟仿真电路。

相关文档
最新文档