《数字电子技术》课期末考试复习试题

合集下载

数字电子技术期末复习试卷及答案(四套)

数字电子技术期末复习试卷及答案(四套)

数字电子技术基础试卷(本科)及参考答案试卷一一、(20分)选择填空。

从每个小题的四个选项中选出一个正确答案,并将其编号填入该题后的括号中。

1.十进制数3.625的二进制数和8421BCD码分别为()A.11.11 和11.001 B.11.101 和0011.1C.11.01 和11.1 D.11.101 和11.1012.下列几种说法中错误的是()A.任何逻辑函数都可以用卡诺图表示。

B.逻辑函数的卡诺图是唯一的。

C.同一个卡诺图化简结果可能不是唯一的。

D.卡诺图中1的个数和0的个数相同。

3.和TTL电路相比,CMOS电路最突出的优点在于()A.可靠性高B.抗干扰能力强C.速度快D.功耗低4.为了把串行输入的数据转换为并行输出的数据,可以使用()A.寄存器B.移位寄存器C.计数器D.存储器5.单稳态触发器的输出脉冲的宽度取决于()A.触发脉冲的宽度B.触发脉冲的幅度C.电路本身的电容、电阻的参数D.电源电压的数值6.为了提高多谐振荡器频率的稳定性,最有效的方法是()A.提高电容、电阻的精度B.提高电源的稳定度C.采用石英晶体振荡器C.保持环境温度不变7.已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用()A.五进制计数器B.五位二进制计数器C.单稳态触发器C.多谐振荡器8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于()A.5V B.2VC.4V D.3V图1-8二、(12分)已知输入信号A、B、C的波形,试画出图2所示各电路输出(L1、L2、L3)的波形。

设触发器的初态为0。

图2三、(10分)如图3所示,为检测水箱的液位,在A 、B 、C 、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。

试用与非门设计一个水位状态显示电路,要求:当水面在A 、B 之间的正常状态时,仅绿灯G 亮;水面在B 、C 间或A 以上的异常状态时,仅黄Y 灯亮;水面在C 以下的危险状态时,仅红灯R 亮。

数字电子技术期末考试题含答案

数字电子技术期末考试题含答案

.z."数字电子技术"考试试卷〔第一套〕课程号2904025035考试时间 100 分钟一、填空题〔共28分〕1、〔2分〕〔5E.8〕H =〔 94.5 〕D =〔 10010100.0101 〕8421BCD 。

2、〔2分〕逻辑函数L =+ A+ B+ C +D =〔 1 〕。

3、〔2分〕由传输门构成的电路如以下图所示,当A=0时,输出L= B 。

4、〔2分〕三态门可能输出的三种状态是 低电平 、高电平和 高阻态_。

5、〔3分〕A/D 转换器一般要经过_ 采样__、保持、量化和__编码__这4个步骤,A/D 转换器的转换速度主要取决于转换类型。

对双积分型A/D 转换器、并行比拟型A/D 转换器和逐次比拟型A/D 转换器的相对速度进展比拟,转换速度最快的是_并行比拟型A/D 转换器__。

6、〔2分〕集成优先编码器CD4532〔功能表见后〕正常接电源和地,且待编码信号输入端I 0 =I 2 = I 6 = I 7 = 1,输入使能端EI=1,其余输入端为0,其输出Y 2Y 1Y 0为 111 。

7、〔3分〕集成数据选择器74HC151构成的电路如以下图所示,则其输出Y= ABC BC A C B A ++⋅⋅ 。

〔注:不需化简〕8、〔3分〕*PLA 电路如以下图所示,其输出逻辑函数表达式*=适用专业年级〔方向〕: 应用物理、电信科技2010级考试方式及要求:闭卷笔试题 号 一二三四五六七 总分 得 分 阅卷人. z. 6分L D ABC=+4分四、〔16分〕在举重比赛中有A、B、C三名裁判,A为主裁判,B、C 为副裁判。

当两名或两名以上裁判〔且必须包括A在〕认为运发动上举杠铃合格时,按动电钮可发出裁决合格信号〔即输出Z为1〕。

请设计该三输入的组合逻辑电路。

要求:〔1〕列出真值表;〔2〕写出逻辑函数的最简与或式;〔3〕用与非门实现该电路,画出电路图;〔4〕用3线8线译码器74HC138实现该电路,画出电路图。

数电期末试卷与答案(共4套)

数电期末试卷与答案(共4套)

XX大学信息院《数字电子技术基础》期终考试试题( 110 分钟) (第一套 )一、填空题:(每空 1 分,共 15 分)1.逻辑函数YABC 的两种标准形式分别为()、()。

2.将 2004 个“ 1”异或起来得到的结果是()。

3 .半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8 位 D/A 转换器当输入数字量10000000 为 5v。

若只有最低位为高电平,则输出电压为() v;当输入为 10001000,则输出电压为()v。

5.就逐次逼近型和双积分型两种A/D 转换器而言,()的抗干扰能力强,()的转换速度快。

6.由 555 定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与 PAL 相比,GAL 器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共 15 分)1.将逻辑函数P=AB+AC 写成“与或非”表达式,并用“集电极开路与非门”来实现。

2.图 1、2 中电路均由 CMOS 门电路构成,写出 P、Q 的表达式,并画出对应 A 、B、C 的 P、Q 波形。

三、分析图 3 所示电路:(10 分)1)试写出 8 选 1 数据选择器的输出函数式;2)画出 A2、 A1、 A0 从 000~111连续变化时, Y 的波形图;3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD 码)。

要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。

(15 分)五、已知电路及、4(a) (b)所示,设触发器的初态均为“ 0”,试CP A 的波形如图画出输出端 B 和 C 的波形。

(8 分)BC六、用 T 触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图 5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明 T 的取值。

《数字电子技术》期末考试题及答案(经典)

《数字电子技术》期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数字电子技术基础期末复习试题

数字电子技术基础期末复习试题

数字电子技术基础期末复习试题一、填空题:1、(48)10=()16=()2。

2、对于ttl与非门的闲置输入端可接,ttl或非门不使用的闲置输入端应接。

3、格雷码的特点是任意两组相邻代码之间有位不同。

4、在以下jk触发器、rs触发器、d触发器和t触发器四种触发器中,同时具备维持、复置1、复置0和滑动功能的触发器就是。

5、oc门可以实现功能,cmos门电路中的门也可以实现该功能。

6、一只四输入端与非门,使其输出为0的输入变量取值组合有种。

7、常见的组合逻辑电路有编码器、和。

8、逻辑函数f?ab?ac?bd的反函数为,对偶函数为。

9、一个同步时序逻辑电路可以用、、三组函数表达式叙述。

10、加法器的位次方式存有和两种。

11、16挑选1的数据选择器有个地址输出端的。

12、存储器的种类包括和。

13、在时钟脉冲cp促进作用下,具备和功能的触发器称作t触发器,其特性方程为。

14、三态门输入的三种状态分别为:、和。

15、用4个触发器可以存储位二进制数。

16、逻辑电路中,高电平用1表示,低电平用0表示,则成为逻辑。

17、把jk触发器改成t触发器的方法是。

18、女团逻辑电路就是指电路的输入仅由当前的同意。

19、5个地址输出端的译码器,其译码输入信号最多理应个。

20、输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做。

21、一个rom存有10根地址线,8根数据输入线,rom共计个存储单元。

22、n个触发器共同组成的计数器最多可以共同组成十进制的计数器。

23、基本rs触发器的约束条件就是。

24、逻辑代数中3种基本运算就是、和。

25、逻辑代数中三个基本运算规则、和。

26、如果对键盘上108个符号展开二进制编码,则至少必须位二进制数码。

27、将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的rom。

该rom有根地址线,有根数据输出线。

28、74ls138是3线―8线译码器,译码输出低电平有效,若输入为a2a1a0=110时,输出y7'y6'y5'y4'y3'y2'y1'y0'y1=。

期末考试数字电子技术试题及答案(DOC)

期末考试数字电子技术试题及答案(DOC)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

《数字电子技术》课期末考试复习题

《数字电子技术》课期末考试复习题

一、填空题(每小题△△分,共△△分)(1)逻辑代数中的三种基本的逻辑运算是(与)运算、(或)运算和(非)运算。

(2)逻辑变量和逻辑函数的取值只有(0)和(1)两种取值.它们表示两种相反的逻辑状态。

(3)与逻辑运算规则可以归纳为有0出(0),全1出(1).(4)或逻辑运算规则可以归纳为有1出(1),全0出(0)。

(5)与非逻辑运算规则可以归纳为有(0)出1,全(1)出0。

(6)或非逻辑运算规则可以归纳为有(1)出0,全(0)出1。

(7)二极管从导通到截止所需时间称为(开通)时间.(8)OC门是集电极(开路)门,使用时必须在电源VCC与输出端之间外接(电阻)。

(9)在数字电路中,三极管工作在(饱和)状态和(截止)状态。

(10)三态输出门输出的三个状态分别为(低电平)、(高电平)、(高阻态)。

(11)逻辑代数中三条重要的规则是(代入)规则、(对偶)规则和(反演)规则。

(12)化简逻辑函数的主要方法有(代数)化简法和(卡诺图)化简法.(13)逻辑函数的表示方法主要有(函数表达式)、(真值表)、(逻辑)、卡诺图和波形图。

(31)编码器按功能不同分为(二进制)编码器、(二—十进制)编码器和优先编码器。

(32)译码器按功能不同分为(二进制)译码器、(二-十进制)译码器和显示译码器.(33)8选1数据选择器在所有输入数据都为1时,其输出标准与或表达式共有( 8 )个最小项。

(34)输入3位二进制代码的二进制译码器应有( 8 )个输出端,共输出( 8 )个最小项。

(35)共阳极LED数码管应由输出(低 )电平的七段显示译码器来驱动点亮.而共阴极LED数码管应由输出(高 )电平的七段显示译码器来驱动点亮。

(41)二进制数是以( 2 )为基数的计数体制,十进制数是以( 10 )为基数的计数体制,十六进制是以( 16 )为计数体制。

(42)十进制数转换为二进制数的方法是:整数部分用(除2取余),小数部分用(乘2取整)法。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、填空题(每小题△△分,共△△分)(1)逻辑代数中的三种基本的逻辑运算是(与)运算、(或)运算和(非)运算。

(2)逻辑变量和逻辑函数的取值只有(0)和(1)两种取值。

它们表示两种相反的逻辑状态。

(3)与逻辑运算规则可以归纳为有0出(0),全1出(1)。

(4)或逻辑运算规则可以归纳为有1出(1),全0出(0)。

(5)与非逻辑运算规则可以归纳为有(0)出1,全(1)出0。

(6)或非逻辑运算规则可以归纳为有(1)出0,全(0)出1。

(7)二极管从导通到截止所需时间称为(开通)时间。

(8)OC门是集电极(开路)门,使用时必须在电源VCC与输出端之间外接(电阻)。

(9)在数字电路中,三极管工作在(饱和)状态和(截止)状态。

(10)三态输出门输出的三个状态分别为(低电平)、(高电平)、(高阻态)。

(11)逻辑代数中三条重要的规则是(代入)规则、(对偶)规则和(反演)规则。

(12)化简逻辑函数的主要方法有(代数)化简法和(卡诺图)化简法。

(13)逻辑函数的表示方法主要有(函数表达式)、(真值表)、(逻辑)、卡诺图和波形图。

(31)编码器按功能不同分为(二进制)编码器、(二-十进制)编码器和优先编码器。

(32)译码器按功能不同分为(二进制)译码器、(二-十进制)译码器和显示译码器。

(33)8选1数据选择器在所有输入数据都为1时,其输出标准与或表达式共有( 8 )个最小项。

(34)输入3位二进制代码的二进制译码器应有( 8 )个输出端,共输出( 8 )个最小项。

(35)共阳极LED数码管应由输出(低)电平的七段显示译码器来驱动点亮。

而共阴极LED数码管应由输出(高)电平的七段显示译码器来驱动点亮。

(41)二进制数是以( 2 )为基数的计数体制,十进制数是以( 10 )为基数的计数体制,十六进制是以( 16 )为计数体制。

(42)十进制数转换为二进制数的方法是:整数部分用(除2取余),小数部分用(乘2取整)法。

(43)二进制数转换为十进制数的方法是(各位按权展开相加)。

(44)全加器有三个输入端,它们分别为(被加数)、(加数)和相邻低位进位;输出端有两个,分别为本位和、进位数。

(45)数值比较器的功能是比较两组二进制数的大小或相等的电路,当输入A=1111和B=1101时,则它们比较得结果为(A>B )。

(51)触发器具有两个稳定状态,在外信号作用下这(两个稳定状态)可相互转换。

(52)边沿JK触发器具有(置0 )、(置1 )、(保持)和翻转功能。

(55)在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

(61)对于时序逻辑电路来说,某时刻电路的输出状态不仅取决于该时刻的(输入信号),而且还取决电路的(原有状态),因此,时序逻辑电路具有(记忆)性。

(62)时序逻辑电路由(组合逻辑)电路和(存储)电路两部分组成,(存储)电路必不可少。

(63)计数器按进制分:有二进制计数器、(十)进制计数器和任意进制计数器。

(64)集成计数器的清零方式分为(异步置零)和(同步置零);置数方式分为(同步置数)和(同步置数)。

(65)一个4位二进制加法计数器的起始计数状态Q3Q2Q1Q0=1010,当最低位接收到4个计数脉冲时,输出的(1110)。

(72)多谐振荡器没有(稳定)状态,只有两个暂稳态状态,其振荡周期T取决于(RC的值)。

(71)常见的脉冲产生电路有(多谐振荡器),常见的脉冲整形电路有(单稳态触发器)、(施密特触发器)。

(73)施密特触发器具有回差现象,又称(电压滞后)特性;单稳触发器最重要的参数为(脉宽)。

(74)在由555定时器组成的多谐振荡器中,其输出脉冲的周期T 为(0.7(R1+R2)C ))。

(75)在由555定时器组成的单稳态触发器中,其输出脉冲宽度t W 为(1.1RC)。

(81)将模拟信号转换为数字信号,需要经过(采用)、(保持)、(量化)、(编码)四个过程。

(82)D /A 转换器用以将输入的二进制代码转换为相应(模拟电压)输出的电路。

(83)R-2R 倒T 型网络D /A 转换器主要由(电子模拟开关)、(基准电压)、(R-2R 倒T 型电阻网络) 和(求和运算放大器)等部分组成。

(84)A /D 转换器从转换过程看可分为两类(直接A/D 转换器)和(间接A/D 转换器)两类。

(85)A/D 转换器的位数越多,能分辨最小模拟电压的值就(越小)。

二、判断题(每小题△△分,共△△分;对的打“∨”,错的打“×”)(1)二极管可组成与门电路,但不能组成或门电路。

( × )(2)三态输出门可实现“线与”功能。

( × )(3)二端输入与非门的一个输入端接高电平时,可构成反相器。

( × )(4)74LS00是2输入端4与非门。

( √ )(5)二端输入或非门的一个输入端接低电平时,可构成反相器。

( √ )(21)逻辑函数的标准与-或表达式又称为最小项表达式,它是唯一的。

( √ )(22)卡诺图化简逻辑函数的实质时合并相邻最小项。

( √ )(23)因为A AB A =+,所以0=AB 。

( × )(24)因为A B A A =+)(,所以0=+B A 。

( × )(25)逻辑函数BC A Y +=又可以写成))((C A B A Y ++=。

( √ )(31)优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。

( × )(32)编码与译码是互逆的过程。

( √ )(33)二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。

(√ )(34)共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。

( √ )(35)数据选择器和数据分配器的功能正好相反,互为逆过程。

( √ )(41)一个n 为二进制数,最高位的权值是2n-1。

( √ )(42)十进制数45的8421BCD 码是101101。

( × )(43)余3BCD 码是用3位二进制数表示一位十进制数。

( × )(44)半加器只考虑1位二进制数相加,不考虑来自低位的进位数。

( √ )(45)数值比较器是用于比较两组二进制数大小的电路。

( × )(51)RS 触发器的约束条件RS=0表示不允许出现R=S=1的输入。

( √ )(52)主从JK 触发器、边沿JK 触发器和同步JK 触发器的逻辑功能完全相同。

( √ )(53)对边沿JK 触发器,在CP 为高电平期间,当J=K=1时,状态会翻转一次。

( × )(54)若要实现一个可暂停的一位二进制计数器,控制信号A =0计数,A=1保持,可选用T 触发器,且令T=A 。

( × )(55)同步D 触发器在CP =1期间,D 端输入信号变化时,对输出Q 端没有影响。

( × )(61)同步时序电路具有统一的时钟CP 控制。

( √ )(62)十进制计数器由十个触发器组成。

( √ )(63)异步计数器的计数速度最快。

( × )(64)4位二进制计数器也是一个十六分频电路。

( √ )(65)双向移位寄存器可同时执行左移和右移功能。

( × )(71)施密特触发器可用于将三角波变换成正弦波。

( × )(72)施密特触发器有两个稳态。

( √ )(73)多谐振荡器的输出信号的周期与阻容元件的参数成正比。

( √ )(74)石英晶体多谐振荡器的振荡频率与电路中的R 、C 成正比。

( × )(75)单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。

( × )(81)D/A 转换器的位数越多,转换精度越高。

( √ )(82)双积分型A/D 转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表中。

( √ )(3)采样定理的规定是为了能不失真地恢复原模拟信号,而又不使电路过于复杂。

( √ )(84)A / D 转换器完成一次转换所需的时间越小,转换速度越慢。

( × )(85)A/D 转换器的二进制数的位数越多,量化单位△越小。

( √ )三、单项选择题(每小题△△分,共△△分,将对的序号填入括号内,每小题只有一个选项是对的,多选无效)(1)要使与门输出恒为0,可将与门的一个输入端( A )。

A. 接0B. 接1C.接0、1都可以D.输入端并联(2)要使或门输出恒为1,可将或门的一个输入端( B )。

A. 接0B. 接1C.接0、1都可以D.输入端并联(3)要使异或门成为反相器时,则另一个输入端应接( B )。

A. 接0B. 接1C.接0、1都可以D.两输入端并联(4)集电极开路门(OC 门)在使用时,输出端通过电阻接( B )。

A. 地B. 电源C. 输入端D. 都不对(5)以下电路中常用于总线应用的有( D )。

A. O C 门B. C M O S 与非门C. 漏极开路门D. T S L 门(21)指出下列各式中哪个是3变量ABC 的最小项(B )。

A . AB B. ABC C. AC D. A+B(22)逻辑项D BC A 的逻辑相邻项为( A ) A. D ABC B. ABCD C. CD B A D. D C AB(23)实现逻辑函数CD AB Y ⋅=需要用( B )A. 两个与非门B. 三个与非门C. 两个或非门D. 三个或非门(24)使逻辑函数取值)(B A C B A Y +⋅+=为1的变量取值是( C )A. 001B. 101C. 011D. 111(25)函数AC BC AB Y +==1与C A C B B A Y ++=2,( D )A. 互为对偶式B. 互为反函数C. 相等D. A 、B 、C 都不对(31)若在编码器中有50个编码对象,则要求输出二进制代码位数为( B )位。

A.5B.6C.10D.50(32)一个16选一的数据选择器,其地址输入(选择控制输入)端有( C )个。

A.1B.2C.4D.16(34)用四选一数据选择器实现函数Y =0101A A A A ,应使( A )。

A.D 0=D 2=0,D 1=D 3=1B.D 0=D 2=1,D 1=D 3=0C.D 0=D 1=0,D 2=D 3=1D.D 0=D 1=1,D 2=D 3=0(35)八路数据分配器,其地址输入端有( C )个。

A.1B.2C.3D.4E.8(41)1010的基数是( B )A 、10B 、2C 、16D 、任意数(42)二进制数的权值是( D )A 、10的幂B 、8的幂C 、16的幂D 、2的幂(43)和4位串行进位加法器相比,使用4位超前进位加法器的目的是(B )A 、完成4位加法运算B 、提高加法运算速度C 、完成串并行加法运算D 、完成加法运算自动进位(44)能对二进制数进行比较的电路是( A )A 、数值比较器B 、数据分配器C 、数据选择器D 、编码器(45)8位串行进位加法器由( A )A 、8个全加器组成B 、8个半加器组成C 、4个全加器和4个半加器组成D 、16个全加器组成(51)存储8位二进制信息要 D 个触发器。

相关文档
最新文档