计算机组成原理期末考试A卷含答案
北华大学2018-2019学年第二学期《计算机组成原理》期末考试试卷(A卷)【含答案】

装………. ………. ……….…………….….订………. ………. ……….…………….…. ………. ………. ……….…………….….线………. ………. ……….…………….….《计算机组成原理》第 1 页共 4 页此处不能书写此处不能书写此处不能书写 此处不能书写《计算机组成原理》期末试卷(A 卷)班级名称:学号:姓名:题号 一 二 三 四 五 总分 分数得 分一、填空题(每空1分,共10分)1. 计算机硬件的主要技术指标包括( )、( )、运算速度。
2. 总线的判优控制可分为( )式和( )式两种。
3.( )、( )和( )组成三级存储系统,分级的目的是提高防存速度、扩大存储容量。
4. 设形式地址为Y ,则间接寻址方式中,操作数的有效地址为( )。
5.设24位长的浮点数,其中阶符1位,介码5位,数符1位,尾数17位,阶参与和尾数均用补码表示,且尾数采用规格化形式,则它能表示的最小正数真值是( ),绝对值最小的负数真值是( )。
得 分二、单项选择题(每小题2分,共12分)C 、堆栈操作D 、存储器按内容选择地址2.系统总线中的数据线、地址线和控制线是根据( )来划分的。
A 、总线所处的位置 B 、总线的传输方向C 、总线的传输的内容D 、总线的宽度3.下述说法中( )是正确的A 、EPROM 是可改写的,因而也是随机存储器的一种。
B 、EPROM 是可改写的,但它不能作为随机存储器C 、EPROM 只能改写一次,故不能作为随机存储器D 、以上说法都不对4. 某计算机字长16位,它的存储容量是64KB ,按字编址,它的寻址范围是( )。
A 、64KB 、32KBC 、32KD 、64KB5. 指令系统中采用不同寻址方式的目的主要是( )。
A 、可降低指令译码难度B 、缩短指令字长,扩大寻址空间,提高编程灵活性C 、实现程序控制D 、以上都不对装………. ………. ……….…………….….订………. ………. ……….…………….…. ………. ………. ……….…………….….线………. ………. ……….…………….….《计算机组成原理》第 2 页共 4 页此处不能书写此处不能书写此处不能书写 此处不能书写C 、主存的存取时间D 、以上都不对得 分三、分析解答题(每小题5分,共20分)1.某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现在要求优先级顺序改为L0,L2,L1,L3,L4,写出各中断源的屏蔽字。
计算机组成原理试卷A卷答案

华侨大学2012—2013学年第一学期期末考试《计算机组成原理》考试试卷(A卷)学院课程名称考试日期姓名专业学号一、选择题(本大题共15小题,每小题2分,共30分))1、完整的计算机系统应包括_______。
A.CPU和主存B.外部设备和主机C.主机和实用程序D.配套的硬件系统和软件系统2、有些计算机将一部分软件永恒地存于只读存储器中,称之为_______。
A.硬件B.软件C.固件D.辅助存储器3、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。
A.指令操作码的译码结果B.指令和数据的寻址方式C.指令周期的不同阶段D.指令和数据所在的存储单元4、浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和溢出判断等步骤。
设浮点数的阶码和尾数都采用补码表示,且位数分别为5位和7位(均含2位符号位)。
若有两个数X=27*29/32、Y=25*5/8,则浮点加法计算X+Y的最终结果是_____。
A.00111 1100010 B.00101 0001000C.01000 0010001 D.发生溢出5、下列关于RISC的叙述中,错误的是_______。
A.RISC普遍采用微程序控制器B.RISC大多数指令在一个时钟周期内完成C.RISC的内部通用寄存器数量相对CISC多D.RISC的指令数、寻址方式和指令格式种类相对CISC少6、在微机中,系统日期、硬盘参数与计算机配置信息等均存储在_______。
A.Cache B.ROM C.EPROM D.CMOS7、相对于微程序控制器,硬布线控制器的特点是_______。
A.指令执行速度慢,指令功能的修改和扩展容易B.指令执行速度慢,指令功能的修改和扩展困难C.指令执行速度快,指令功能的修改和扩展容易D.指令执行速度快,指令功能的修改和扩展困难8、下列有关RAM和ROM的叙述中,正确的是_______。
① RAM是易失性存储器,ROM是非易失性存储器② RAM和ROM都是采用随机存取方式进行信息访问③ RAM和ROM都可用做Cache ④ RAM和ROM都需要进行刷新A.仅①②B.仅②③C.仅①②③D.仅②③④9、下列不会引起指令流水阻塞的是_______。
2022年西安石油大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年西安石油大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、下面关于计算机Cache的论述中,正确的是()。
A.Cache是一种介于主存和辅存之间的存储器,用于主存和辅存之间的缓冲存储B.如果访问Cache不命中,则用从内存中取到的字节代替Cache中最近访问过的字节C.Cache的命中率必须很高,一般要达到90%以上D.Cache中的信息必须与主存中的信息时刻保持一致2、在全相联映射、直接映射和组相联映射中,块冲突概率最小的是()。
A.全相联映射B.直接映射C.组相联映射D.不一定3、float类型(即IEEE754标准中的单精度浮点数格式)能表示的最大整数是()。
A.2126-2103B.2127-2104C.2127-2105D.2128-21044、若浮点数用补码表示,则判断运算结果为规格化数的方法是()。
A.阶符与数符相同,则为规格化数B.小数点后第一位为1,则为规格化数C.数符与小数点后第1位数字相异,则为规格化数D.数符与小数点后第1位数字相同,则为规格化数5、某字长为8位的计算机中,已知整型变量x、y的机器数分别为[x]补=11110100,[y] 补=l0110000。
若整型变量z=2x+y/2,则z的机器数为()。
A.11000000 B.00100100 C.10101010 D.溢出6、中断判优逻辑和总线仲裁方式相类似,下列说法中,正确的是()。
I.在总线仲裁方式中,独立请求方式响应时间最快,是以增加处理器开销和增加控制线数为代价的II.在总线仲裁方式中计数器查询方式,若每次计数都从“0”开始,则所有设备使用总线的优先级相等III.总线仲裁方式一般是指I/O设备争用总线的判优方式,而中断判优方式一般是指I/O设备争用CPU的判优方式IV.中断判优逻辑既可以通过硬件实现,也可以通过软件实现,A. I,IIB. I,III,IVC. I,II,IVD.I,IV7、在链式查询方式下,若有N个设备,则()。
2021年2月《计算机组成原理》期末考试A卷标准答案

《计算机组成原理》期末考试A卷学习中心专业学号姓名成绩1、CRT的分辨率为1024×1024像数,像数的颜色数为256,则刷新存储器容量是()A.512KB B.1MBC.256MB D.8MB2、将有关数据加以分类、统计、分析,以取得有价值的信息,我们称其为()。
A.数据处理B.辅助设计C.实时控制D.数值计算3、现代计算机的运算器一般通过总线结构来组织,在下面的总线结构运算器中,单总线结构的操作速度最慢,而()的操作速度最快。
A.双总线结构B.多总线结构C.单总线结构D.三总线结构标准在后面4、虚拟存储器是建立在多层次存储结构上,用来解决()的问题。
A.存储B.外存C.主存容量不足D.外存容量不足更多加微boge306195、浮点数的表示范围和精度取决于()A.阶码的位数和尾数的位数B.阶码的位数和尾数采用的编码C.阶码采用的编码和尾数采用的编码D. 阶码采用的编码和尾数的位数6、ASCII码是对()进行编码的一种方案。
A.字符B.声音C.图标D.汉字7、ALU属于()部件。
A.运算器B.控制器C.存储器D.寄存器8、字长16位,用定点补码小数表示时,一个字所能表示的范围是()A.-1~(1-2-15)B.0~(1-2-15)C.-1~+1 D.-(1-2-15)~(1-2-15)9、微程序入口地址是()根据指令的操作码产生的。
A.计数器B.译码器C.计时器D.判断逻辑矩阵10、计算机中表示地址时使用()A.原码B.补码C.反码D.无符号数标准在后面二、改错题(针对各小题的题意,改正其结论中错误或补充其不足。
每小题2分,共10分)1、与微程序控制器相比,组合逻辑控制器的速度较慢。
2、为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,不用进行现场保护操作。
3、程序计数器PC用来指示从外存中取指令。
4、加法器是构成运算器的基本部件,为提高运算速度,运算器一般采用串行加法器。
计算机组成原理期末考试及答案

计算机组成原理期末考试及答案A卷基础知识(50分)1、名词解释(10分)机器字长SRAMEPROM指令系统微指令2、选择题(10分)1)设字长32位,使⽤IEEE格式,则阶码采⽤______表⽰。
A.补码B. 原码C. 移码D. 反码2) 四⽚74181ALU和⼀⽚74182CLA器件相配合,具有如下进位传递功能______。
A.形波进位B. 组内先⾏进位,组间先⾏进位C.组内先⾏进位,组间⾏波进位D. 组内形波进位,组间先⾏进位3) 某SARM芯⽚,其存储容量为64K×16位,该芯⽚的地址线数⽬和数据线数⽬分别是___。
A. 16, 16 B .16, 64, C. 64, 8 D. 64, 164)单地址指令中为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个数常需采⽤______。
A. 堆栈寻址⽅式B. ⽴即寻址⽅式C. 隐含寻址⽅式D. 间接寻址⽅式微5)程序控制器中,机器指令与微指令的关系是______。
A.每⼀条机器指令由⼀条微指令来执⾏B.⼀段机器指令组成的程序可由⼀条微指令执⾏C.⼀条微指令由若⼲条机器指令组成D. 每⼀条机器指令由⼀段⽤微指令编成的微程序来解释执⾏3、填空题(10分)1)存储___①___并按__②____顺序执⾏,这是冯?诺依曼型计算机的⼯作原理。
2)相联存储器是按③访问的存储器。
3) 主存与cache的地址映射有__④___、⑤、⑥三种⽅式。
4)通常指令编码的第⼀个字段是⑦。
5) 异步通信⽅式可分为⑧、⑨、⑩三种类型。
4、问答题(20分)1)在计算机中,为什么要采⽤多级结构的存储器系统2)简述CPU的功能.3)试⽐较⽔平型微指令与垂直型微指令。
4)简述总线集中控制的优先权仲裁⽅式。
⼆、综合应⽤(50分)1、已知X=-0.1101,Y=0.1011,试⽤补码⼀位乘法计算X×Y (15分)2、指令格式如下所⽰。
OP为操作码字段,试分析指令格式特点。
2022年闽南师范大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年闽南师范大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某计算机的存储系统由Cache一主存系统构成,Cache的存取周期为10ms,主存的存取周期为50ms。
在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成的存取次数为200次,该Cache一主存系统的效率是()。
【注:计算机存取时,同时访问Cache和主存,Cache访问命中,则主存访问失效;Cache访问未命中,则等待主存访问】A.0.833B.0.856C.0.95 8D.0.8622、某机器字长32位,存储容量64MB,若按字编址,它的寻址范围是()。
A.8MB.16MBC.16MD.8MB3、float类型(即IEEE754标准中的单精度浮点数格式)能表示的最大整数是()。
A.2126-2103B.2127-2104C.2127-2105D.2128-21044、假设机器字长为8位(含两位符号位),若机器数DA日为补码,则算术左移一位和算术右移一位分别得()。
A.B4H EDHB.F4H 6DHC.B5H EDHD.B4H 6DH5、在C语言程序中,以下程序段最终的f值为()。
Float f=2.5+1e10;f=f-1e10;A.2.5B.250C.0D.3.56、关于总线的叙述,下列说法正确的是()。
I.总线忙信号由总线控制器建立II.计数器定时查询方式不需要总线同意信号III.链式查询、计数器查询、独立请求方式所需控制线路由少到多排序是:链式查询、独立请求方式、计数器查询A.仅I、IIIB.仅II,IIIC.仅IIID.仅II7、下列关于总线仲裁方式的说法中,正确的有()。
I.独立请求方式响应时间最快,是以增加处理器开销和增加控制线数为代价的II.计数器定时查询方式下,有,根总线请求(BR)线和一根设备地址线,若每次计数都从0开始,则设备号小的优先级高III.链式查询方式对电路故障最敏感IV.分布式仲裁控制逻辑分散在总线各部件中,不需要中央仲裁器A.III,IVB. I,III,IVC. I,II,IVD.II,III,IV8、假设基准程序A在某计算机上的运行时间为100s,其中90s为CPU时间,其余为/O 时间。
2022年延边大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年延边大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、地址线A15~A0(低),若选取用16K×1位存储芯片构成64KB存储器,则应由地址码()译码产生片选信号。
A.A15,A14B.A0,AlC.A14,A13D.A1,A22、容量为64块的Cache采用组相联映射方式,字块大小为128个字,每4块为一组。
如果主存为4K块,且按字编址,那么主存地址和主存标记的位数分别为()。
A.16,6B.17,6C.18,8 D .19,83、在补码一位乘中,若判断位Y n Y n+1=01,则应执行的操作为()。
A.原部分积加[-x]补,然后右移一位B.原部分积加[x]补,然后右移一位C.原部分积加[-x] 补,然后左移一位D.原部分积加[x]补,然后左移一位4、用海明码对长度为8位的数据进行检/纠错时,若能纠正一位错,则校验位数至少为()。
A.2B.3C.4D.55、下列说法正确的是()。
A.当机器采用补码表示时,0有两种编码方式B.当机器采用原码表示时,0有两种编码方式C.当机器采用反码表示时,0有一种编码方式D.无论机器数采用何种码表示,0都有两种编码方式6、内部总线(又称片内总线)是指()。
A.CPU内部连接各寄存器及运算部件之间的总线B.CPU和计算机系统的其他高速功能部件之间互相连接的总线C.多个计算机系统之间互相连接的总线D.计算机系统和其他系统之间互相连接的总线7、在链式查询方式下,若有N个设备,则()。
A.只需一条总线请求线B.需要N条总线请求线C.视情况而定,可能一条,也可能N条D.以上说法都不对8、假定机器M的时钟频率为200MHz,程序P在机器M上的执行时间为12s。
对P优化时,将其所有乘4指令都换成了一条左移两位的指令,得到优化后的程序P。
若在M上乘法指令的CPl为102,左移指令的CPl为z,P的执行时间是P”执行时间的1.2倍,则P中的乘法指令条数为()。
2022年华南农业大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年华南农业大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某计算机使用4体交叉编址存储器,假定在存储器总线上出现的主存地址(十进制)序列为8005,8006,8007,8008,8001,8002,8003,8004,8000,则可能发生访存冲突的地址对是()。
A.8004和8008B.8002和8007C.8001和8008D.8000和80042、主存与Cache间采用全相联映射方式,Cache容量4MB,分为4块,每块lMB,主存容量256MB。
若主存读/写时间为30ms,Cache的读/写时间为3ns,平均读/写时间为3.27ms,则Cache的命中率为()。
A.90%B.95%C.97%D.99%3、某数采用IEEE754标准中的单精度浮点数格式表示为C6400000H,则该数的值是()。
A.-1.5×213B.-1.5×212C.-0.5×213D.-0.5×2124、串行运算器结构简单,其运算规律是()。
A.由低位到高位先行进行进位运算B.由低位到高位先行进行借位运算C.由低位到高位逐位运算D.由高位到低位逐位运算5、float 型数据常用IEEE754单精度浮点格式表示。
假设两个float型变量x和y分别存放在32位寄存器fl和f2中,若(fl)=CC900000H,(f2)=BOC00000H,则x和y 之间的关系为()。
A.x<y且符号相同B.x<y符号不同C.x>y且符号相同D.x>y且符号不同6、假设某存储器总线采用同步通信方式,时钟频率为50MHz,每个总线事务以突发方式传输8个字,以支持块长为8个字的Cache行读和Cache行写,每字4B.对于读操作,方式顺序是1个时钟周期接收地址,3个时钟周期等待存储器读数,8个时钟周期用于传输8个字。
请问若全部访问都为读操作,该存储器的数据传输速率为()。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
广东外语外贸大学信息学院计算机系
2004—2005学年第2学期
《计算机组成原理》期末考试试卷A
考卷适用班级:计算机专业03级考试时间:120分钟
班级_______ 学号_____________姓名_________成绩_______ 一、填空题(每空1分,共20分)
1.8位二进制补码表示整数的最小值为__-128____,最大值为__127___。
2.计算机常用的校验码有奇偶校验码、海明校验码、____CRC码_____。
3.一个浮点数,当其补码尾数右移1位时,为使其值不变,阶码应该__加1____。
4.ALU的基本逻辑结构是__快速进位__加法器,它比行波进位加法器优越,具有先行进位逻辑,不仅可以实现高速运算,还能完成逻辑运算。
5.采用双符号位的方法进行溢出检测时,若运算结果中两个符号位__不相同__,则表明发生了溢出。
6.要组成容量为4M×8位的存储器,需要__8__片4M×1位的存储器芯片并联,或者需要__4____片1M×8位的存储器芯片串联。
7.一台计算机所具有的各种机器指令的集合称为该计算机的__指令系统__。
8.指令编码中,操作码用来指定__操作的类型__,n位操作码最多可以表示___2n____条指令。
9.CPU中,保存当前正在执行的指令的寄存器为__指令寄存器IR_,保存下一条指令地址的寄存器为_程序计数器PC__,保存CPU访存地址的寄存器为__内存地址寄存器AR__。
10.控制器在生成各种控制信号时,必须按照一定的__时序__进行,以便对各种操作实施时间上的控制。
11.微程序控制器的核心部件是存储微程序的__控制存储器____,它一般用_只读存储器_构成。
12.任何指令周期的第一步必定是__取指__周期。
13.异步方式下,总线操作周期时间不固定,通过_握手(就绪/应答)_信号相互联络。
14.输入输出操作实现的CPU与I/O设备的数据传输实际上是CPU与__IO设备接口寄存器__之间的数据传输。
二、选择题(每小题1分,共20分)
1.冯·诺曼机工作方式的基本特点是___________。
A.多指令流单数据流B.按地址访问并顺序执行指令
C.堆栈操作D.存储器按内容选择地址
2.主机中能对指令进行译码的器件是_________。
A.ALU B.运算器
C.控制器D.存储器
3.运算器的主要功能是进行_______。
A.逻辑运算B.算术运算
C.逻辑运算和算术运算D.中作加法
4.32位微型计算机的乘除法部件位于________中。
A.CPU B.接口
C.控制器D.专用芯片
5.串行运算器是一种最简单的运算器,其运算规则是:按时间先后次序_________。
A.由低位到高位逐位运算B.由高位到低位逐位运算
C.由低位到高位先行进位运算D.由高位到低位先行借位运算
6.内存若为16兆(MB),则表示其容量为__________KB。
A.16 B.16384
C.1024 D.16000
7.若RAM芯片的容量是2M×8位,则该芯片引脚中地址线和数据线的数目之和是________。
A.21 B.29
C.18 D.不可估计
8.计算机的存储器采用分级方式是为了__________。
A.减少主机箱的体积
B.解决容量、价格、速度三者之间的矛盾
C.保存大量数据方便
D.操作方便
9.软磁盘、硬磁盘、磁带机、光盘、固态盘属于_________设备。
A.远程通信B.外存储器
C.内存储器D.人机界面的I/O
10.假设微处理器的主振频率为50MHz,两个时钟周期组成一个机器周期,平均三个机器周期完成一条指令,则它的平均运算速度近似为________MIPS。
A.2 B.3 C.8D.15
11.CPU内通用寄存器的位数取决于__________。
A.存储器容量B.机器字长
C.指令的长度D.CPU的管脚数
12.以硬连线方式构成的控制器也称为_________。
A.组合逻辑控制器B.微程序控制器
C.存储逻辑型控制器D.运算器
13.一节拍脉冲持续的时间长短是___________。
A.指令周期B.机器周期
C.时钟周期D.以上都不对
14.在微程序控制器中,机器指令和微指令的关系是____________。
A.每一条机器指令由一条微指令来执行
B.一条微指令由若干条机器指令组成
C.每一条机器指令由一段用微指令组成的微程序来解释执行
D.一段微程序由一条机器指令来执行
15.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用_________来规定。
A.主存中读取一个指令字的最短时间
B.主存中读取一个数据字的最长时间
C.主存中写入一个数据字的平均时间
D.主存中取一个数据字的平均时间
16.系统总线中地址线的功能是________。
A.用于选择主存单元地址
B.用于选择进行信息传输的设备
C.用于选择外存地址
D.用于指定主存和I/O设备接口电路的地址
17.在集中式总线仲裁中,_________方式响应时间最快。
A.菊花链B.独立请求
C.计数器定时查询
18.微型机系统中,主机和高速硬盘进行数据交换一般采用__________方式。
A.程序中断控制B.直接存储器访问(DMA)
C.程序直接控制D.通道控制
19.在微机中,VGA代表_________。
A.微机的型号B.键盘的型号
C.显示标准D.显示器的型号
20.在中断响应过程中,保护程序计数器PC的作用是____________。
A.使CPU能找到中断处理程序的入口地址
B.使中断返回后,能回到断点处继续原程序的执行
C.使CPU和外部设备能并行工作
D.为了实现中断嵌套
三、简答题(每小题5分,共20分)
1.什么叫总线?它有什么用途?试举例说明。
答:
2.机器指令包括哪两个基本要素?微指令又包括哪两个基本要素?程序靠什么实现顺序执行?
答:
3.说明层次结构的存储系统中Cache和虚拟存储器的作用有何不同。
答:
4.说明程序I/O方式和中断I/O方式的差别。
答:
四、综合题(每小题10分,共20分)
1.设CPU内有下列部件:PC、IR、MAR、MDR、AC、CU。
(1)写出取指周期的全部微操作;
(2)写出加法指令ADD X ,无条件转移指令JMP Y ,结果为零则转指令BAZ Y 在执行阶段所需的全部微操作;
(3)当上述的加法指令为间接寻址时,写出运行加法指令所需的全部微操作。
解:(1)取指周期的全部微操作:
T0 PC→MAR, 1→R
T1 Ad(CMDR)→CMAR
T2 M(MAR)→MDR, (PC)+1→PC
T3 Ad(CMDR)→CMAR
T4 MDR→IR
T5 OP(IR)→微地址形成部件→CMAR
(2)加法指令ADD @X 在间址周期和执行周期的全部微操作
间址周期
T0 Ad (IR) →MAR, 1→R
T1 Ad(CMDR)→CMAR
T2 M(MAR)→MDR
T3 Ad(CMDR)→CMAR
T4 MDR→ Ad (IR)
T5 OP(IR)→微地址形成部件→CMAR
执行周期
T0 Ad (IR) →MAR, 1→R
T1 Ad(CMDR)→CMAR
T2 M(MAR)→MDR
T3 Ad(CMDR)→CMAR
T4 (AC)+(MDR)→ AC
T5 Ad(CMDR)→CMAR
2. 某机有五个中断源L 0、L 1、L 2、L 3、L 4,按中断响应的优先次序由高向低排序为L 0→L 1→L 2→L 3→L 4,现要求中断处理次序改为L 1→L 3→L 4→L 0→L 2,根据下示格式,写出各中断源的屏蔽字。
五、 计算题(共20分)
1.设有效信息为101,试用生成多项式G(x)=11011,将其编成循环冗余校验码(7分)。
解:有效信息M(x)=101=x 2+1 (n=3)
G(x)=11011= x 4+ x 3+x+1 得k+1=5 k=4
M(x)·x 4=1010000= x 6+ x 4
11011
1010110110111010000)()(4+==x G x x M M(x)·x 4+R(x)=1010000+1010=1011010 为CRC 码
2.设机器数字长为8位(含1位符号位在内),写出真值-87对应的原码、补码和反码(7分)。
解:原码=11010111
反码=10101000
补码=10101001
3.设机器数字长为8位(含1位符号位在内),用补码运算规则计算A -B (6分)。
其中:A=18/32,B=15/128
解:A=0.1001000 B=0.0001111
[-B]补=1.1110001
A -B=A+[-B]补=0.0111001=57/128。