数字电路第八章练习带答案

合集下载

数字电子技术智慧树知到答案章节测试2023年沈阳农业大学

数字电子技术智慧树知到答案章节测试2023年沈阳农业大学

绪论单元测试1.数字电路研究输入输出的逻辑关系,因此具有逻辑运算能力。

A:对B:错答案:A2.数字电路中,三极管工作在放大状态。

A:错B:对答案:A3.数字电路的工作信号为数字信号。

A:错B:对答案:B4.正弦波是数字信号。

A:对B:错答案:B5.电子信号可分为模拟信号和数字信号两种形式。

A:对B:错答案:A第一章测试1.下面关于数字信号描述错误的是()A:数字信号是只具有0和1两个数码的二进制信号。

B:数字信号是离散的电压或电流信号。

C:数字信号是在时间和数值上连续变化的信号。

答案:C2.二进制数只有两个代码:0和1,因此二进制1+1=()A:2B:1C:10D:0答案:C3.以下代码中为相邻两组码只有一位代码有差异的是()。

A:8421BCD码B:自然二进制码C:格雷码D:余3码答案:C4.十进制数56转换成二进制等于()。

A:111100B:110001C:110000D:111000答案:D5.逻辑运算()。

A:B:0C:1D:A答案:A6.下列异或运算表示式中,正确的表示式是()。

A:1⊕1=1B:0⊕1=1C:1⊕0=0D:0⊕0=1答案:B7.设A、B均为逻辑变量,则下列逻辑关系正确的是()A:B:C:D:答案:B8.4个逻辑变量A、B、C、D组成的最小项的编号是()。

A:m4B:m10C:m11D:m12答案:C9.使逻辑函数为1的变量取值是( )。

A:011B:001C:111D:101答案:A10.具有约束的逻辑函数化简时遵循的原则之一,每个圈中至少含一个新的()。

A:约束项B:最小项C:与项答案:B11.用公式法化简逻辑函数答案:12.用卡诺图法化简带有约束项的逻辑函数(请注意:该题作答需要上传附件,限制50M以内)答案:13.用卡诺图法化简带有约束项的逻辑函数(请注意:该题作答需要上传附件,限制50M以内)答案:第二章测试1.数字电路正逻辑的规定是()A:用1表示低电平,用1表示高电平。

数字电子技术智慧树知到答案章节测试2023年中国农业大学

数字电子技术智慧树知到答案章节测试2023年中国农业大学

绪论单元测试1.保密性好是数字电子技术的特点A:对B:错答案:A2.数电的抗干扰能力弱A:错B:对答案:A第一章测试1.一位十六进制数的最大数是几?A:15B:2C:9D:7答案:A2.一位二进制有几个数?A:0B:2C:16D:1答案:B3.一位二进制有几个数?A:1B:4C:8D:2答案:B4.8位二进制,一共可以表示多少个数?A:64B:256C:8D:16答案:B5.以下各个物理量是数字信号的是:A:用0和1 表示的高低电平B:电压C:电阻阻值D:电流答案:A6.某班共有30位同学,现在要给每位同学分配一组二进制代码。

请问最少需要多少位的二进制代码?A:10B:3C:16D:5答案:D7.学生的学号是码制,代表不同的学生。

A:错B:对答案:B8.余3 码是一种BCD码A:对B:错答案:A9.二进制数运算中,补码的作用是将减法运算变为加法运算。

A:对B:错答案:A10.ASCII码是一组7位二进制代码,用来表示数字、字母、各种符号和控制码等。

A:对B:错答案:A第二章测试1.逻辑代数中一共有多少种逻辑运算?A:8B:3C:5D:6答案:A2.逻辑函数的常用表示方法有A:逻辑电路图B:卡诺图C:真值表D:逻辑表达式答案:ABCD3.逻辑函数的最小项之和形式是什么样的表达式?A:与或非表达式B:与非-与非表达式C:与或表达式D: 或与表达式答案:C4.卡诺图主要用于化简多少个变量的逻辑表达式?A:3变量或4变量B:大于5变量C:5变量D:2变量答案:A5.与或表达式的最简标准是:A:项数最少,且每项中的因字数最少B:项数最少C:每项中的因字数最少D:逻辑运算种类最少答案:A6.任何一个逻辑函数都可以化成最小项之和的形式。

A:对B:错答案:A7.用卡诺图化简逻辑函数,可以一步得出最简结果。

A:错B:对答案:B8.化简多输出逻辑函数时,寻找并合理地利用共用项,有时可以得到更简单的化简结果。

A:对B:错答案:A9.逻辑函数中的无关项是指:在实际中不可能出现的项,或者无论取0还是取1对逻辑函数值没有影响的项。

第八章-脉冲波形的产生和变换试题及答案

第八章-脉冲波形的产生和变换试题及答案

第八章脉冲波形的产生和变换一、填空题1。

(10-1中)矩形脉冲的获取方法通常有两种:一种是________________;另一种是________________________。

2。

(10-1易)占空比是_________与_______的比值.3.(10-4中)555定时器的最后数码为555的是(a。

T T L,b。

C M O S)产品,为7555的是(a.T T L,b。

C M O S)产品。

4.(10-3中)施密特触发器具有现象;单稳触发器只有个稳定状态。

5.(易,中)常见的脉冲产生电路有,常见的脉冲整形电路有、。

6.(中)为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入.7.(10-3易)在数字系统中,单稳态触发器一般用于______、______、______等.8。

(10-3中)施密特触发器除了可作矩形脉冲整形电路外,还可以作为________、_________。

9.(10-2易)多谐振荡器在工作过程中不存在稳定状态,故又称为________。

10。

(10—2中)由门电路组成的多谐振荡器有多种电路形式,但它们均具有如下共同特点:首先,电路中含有________,如门电路、电压比较器、BJT 等.这些器件主要用来产生________;其次,具有________,将输出电压器恰当的反馈给开关器件使之改变输出状态;另外,还有,利用RC电路的充、放电特性可实现_______,以获得所需要的振荡频率.在许多实用电路中,反馈网络兼有_____作用.11。

(10—3易)单稳态触发器的工作原理是:没有触发信号时,电路处于一种_______。

外加触发信号,电路由_____翻转到_____。

电容充电时,电路由______自动返回至______。

二、选择题1.(10-2中)下面是脉冲整形电路的是( ).A.多谐振荡器B.J K触发器C。

施密特触发器 D.D触发器2.(10—2中)多谐振荡器可产生().A.正弦波B。

数字电子技术基础课后习题答案第8章习题答案

数字电子技术基础课后习题答案第8章习题答案

84题8.1.1集成555电路在CO 端不使用时,比较器C l 的基准电压为 , C 2的基准电压为 。

(A )2U DD /3 (B )U DD /3 (C )U DD (D )U DD /2 答:A 、B题8.1.2 集成7555电路在控制电压端CO 处加控制电压U CO ,则C 1和C 2的基准电压将分别变为 。

(A )2U CO /3 (B )U CO /3 (C )U CO (D )U CO /2 答:C 、D题8.1.3 为使集成555电路输出OUT 为低电平,应满足 条件。

(A )R 为低电平 (B )TR <U DD /3 (C )TH <2U DD /3 (D )TH >2U DD /3 答:A 、D题8.1.4 集成555电路在输出OUT 前端设置了缓冲器G 2的主要原因是 。

(A )提高高电平 (B )减低低电平(C )提高驱动负载能力 (D )放电端(D )电平和输出端(OUT )保持一致 答:C 、D题8.2.1施密特触发器属于 型电路。

(A )电平触发 (B )边沿触发 (C )脉冲触发 (D )锁存器 答:A题8.2.2 施密特触发器的+th U 称为正向阈值电压,-th U 称为负向阈值电压,且+th U >-th U ,二者的差值称回差为 。

(A )+th U +-th U (B )+th U --th U (C )+th U (D )-th U答:B题8.2.3 用运算放大器组成的施密特触发器利用了 特性。

(A )正反馈 (B )线性(C )负反馈 (D )输出正饱和值与负饱和值 答:A 、D题8.2.4 施密特触发器主要作用是 、 、 等。

(A )信号整形 (B )波形变换 (C )提高驱动负载能力 (D )幅度鉴别 答:A 、B 、D题8.2.5施密特触发器用于整形时,输入信号的幅度应 。

(A )大于+th U (B )等于+th U (C )等于-th U(D )小于-th U题8.2.6 可将变化缓慢的输入信号变换为矩形脉冲信号。

基础电子技术 习题解答 第8章 组合数字电路习题解答

基础电子技术 习题解答 第8章  组合数字电路习题解答

第8章组合数字电路习题解答【8-1】分析图8-1所示电路的逻辑功能,写出输出的逻辑表达式,列出真值表,说明其逻辑功能。

A B &&&&&&&CY图8-1 题8-1电路图解:(0,3,5,6)Y ABC ABC ABC ABC m A B C=+++==⊕⊕∑真值表见表8.1表8.1Y C B A 10001000010011100101110111111000根据真值表可以判断该电路是三变量异或非电路。

【8-2】逻辑电路如图8-2所示:1.写出输出S 、C 、P 、L 的逻辑函数表达式;2.当取S 和C 作为电路的输出时,此电路的逻辑功能是什么?=1&&1&&11&1XYZSC P L图8-2 题8-2电路图解:1.S=X Y Z ⊕⊕C =()X Y Z YZ XY XZ YZ ⊕+=++ P =Y Z ⊕ L =YZ2.当取S 和C 作为电路的输出时,此电路为全加器。

【8-3】 图8-3为由三个全加器构成的电路,试写出其输出F 1,F 2,F 3,F 4的表达式。

A iB iC i-1S i C iA iB iC S i C iA iB iC i-1S i C iX YZ12F 3F 4i-1图8-3 题8-3电路图解:F 1=X Y Z ⊕⊕ 2()F X Y Z =⊕⋅3F XY Z =⊕ 4F XYZ =【8-4】图8-4为集成4位全加器74LS283和或非门构成的电路,已知输入DCBA 为BCD8421码,写出B 2 B 1的表达式,并列表说明输出''''A B C D 为何种编码?A 3A 2A 1A 0S 3 S 2S 1 S 0C 0C 4D' C' B' A'74LS283D C B AB 3 B 2B 1B 041>1>1>图8-4 题8-4电路图解:21B B D B A D C D CB CA ==++++=++若输入DCBA 为BCD8421码,列表可知D 'C 'B 'A '为BCD2421码。

(整理)《数字电子技术》康华光习题解答第八章半导体存储器和可编程逻辑器件.

(整理)《数字电子技术》康华光习题解答第八章半导体存储器和可编程逻辑器件.

第八章半导体存储器和可编程逻辑器件一、填空题1、一个10位地址码、8位输出的ROM,其存储容量为或。

2、将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。

该ROM有根地址线,有根数据读出线。

二、综合题1、试写出图6-1所示阵列图的逻辑函数表达式和真值表,并说明其功能。

01F2F3图6-1 例6-1逻辑图2、试用256×4位的RAM扩展成1024×8位存储器。

3、下列RAM各有多少条地址线?⑴512×2位⑵1K×8位⑶2K×1位⑷16K×1位⑸256×4位⑹64K×1位4、写出由ROM所实现的逻辑函数的表达式。

(8分)Y1Y25、四片16×4RAM 和逻辑门构成的电路如图6-7所示。

试回答:AB AB 4AB AB 0地址线数据线图6-7 多片RAM 级联逻辑图⑴单片RAM 的存储容量,扩展后的RAM 总容量是多少?⑵图6-7所示电路的扩展属位扩展,字扩展,还是位、字都有的扩展? ⑶当地址码为00010110时,RAM0~RAM3,哪几片被选中?6.用ROM 设计一个组合逻辑电路,用来产生下列一组逻辑函数。

画出存储矩阵的点阵图。

D C B A D C B A D C B A D C B A Y ⋅⋅⋅+⋅⋅⋅+⋅⋅⋅+⋅⋅⋅=1 D C B A D C B A D C B A D C B A Y ⋅⋅⋅+⋅⋅⋅+⋅⋅⋅+⋅⋅⋅=2 D C B D B A Y ⋅⋅+⋅⋅=3D B D B Y ⋅+⋅=47、画出实现下面双输出逻辑函数的PLD 表示。

D C AB CD B A D C B A D C B A D C B A f ABCC B A C B A C B A f ),,,( ),,(21+++=++=三、简答题1、可编程逻辑器件是如何进行分类的?2、GAL16V8的OLMC 中4个数据选择器各有多少功能?3、ROM 和RAM 有什么相同和不同之处?ROM 写入信息有几种方式?4、为什么用ROM 可以实现逻辑函数式?第八章 习题答案一、填空题1、2138K 2、11 16 二、综合题1、解:根据与阵列的输出为AB 的最小项和阵列图中有实心点·为1,无·为0,可以写出AB W F ==30B A AB B A B A W W W F +=++=++=3211B A B A B A F ⊕=+=2AB B A B A B A B A W W W F =+=++=++=2103从上述逻辑表达式可以看出,图6-1所示阵列图实现了输入变量A 、B 的四种逻辑运算:与、或、异或和与非。

数字逻辑电路王秀敏第8章7.10

数字逻辑电路王秀敏第8章7.10

数字逻辑电路王秀敏第8章7.10第⼋章检测题⼀、可以⽤来暂时存放数据的器件叫寄存器。

⼆、移位寄存器除寄存数据功能外,还有移位功能。

三、某寄存器由D触发器构成,有4位代码要存储,此寄存器必须由 4 个触发器构成。

四、⼀个四位⼆进制加法计数器,由0000状态开始,问经过18个输⼊脉冲后,此计数器的状态为 0010 。

五、n级环形计数器的计数长度是n,n级扭环形计数器的计数长度是2n。

六、集成计数器的模值是固定的,但可以⽤清零法和置数法来改变它们的模值。

七、通过级联⽅式,把两⽚4位⼆进制计数器74161连接成为8位⼆进制计数器后,其最⼤模值是 256 ;将3⽚4位⼗进制计数器74160连接成12位⼗进制计数器后,其最⼤模值是4096 。

⼋、设计模值为38的计数器⾄少需要 6 个触发器。

习题[题8.1] 试画出⽤2⽚74LS194A 组成8位双向移位寄存器的逻辑图。

74LS194A 的功能表见表8.1.4。

解:电路逻辑图如图A8.1所⽰图A8.1[题8.2] 图P8.2所⽰电路是⽤8选1数据选择器74LS151和移位寄存器CC40194组成的序列信号发⽣器。

试分析在C P 脉冲作⽤下电路的输出序列信号(Y )。

图P8.2解:74LS194A 组成3位扭环形计数器210Q Q Q :000→001 →011 →111 →110 →100 →000,因此74LS151输出013764Y D D D D D D …=111100…。

[题8.3] 分析图P8.3的计数器电路,画出电路的状态转换图,说明这是多少进制计数器。

⼗六进制计数器74161的功能表如表8.2.2所⽰。

图P8.3解:采⽤同步预置数法,31LD Q Q =。

计数器起始状态为0011,结束状态为1010,所以该计数器为⼋进制加法计数器。

状态转换图略。

[题8.4] 分析图P8.4的计数器电路,说明这是多少进制的计数器,并画出电路的状态转换图。

⼗进制计数器74160的功能表如表8.2.6所⽰。

数字电子技术课后习题答案

数字电子技术课后习题答案

ABACBC
BC
A
00 01 11 10
00
1
0
1
11
0
1
0
Y ABC
❖ 3.13某医院有一、二、三、四号病室4间,每室设有 呼叫按钮,同时在护士值班室内对应的装有一号、 二号、三号、四号4个指示灯。
❖ 现要求当一号病室的按钮按下时,无论其它病室的 按钮是否按下,只有一号灯亮。当一号病室的按钮 没有按下而二号病室的按钮按下时,无论三、四号 病室的按钮是否按下,只有二号灯亮。当一、二号 病室的按钮都未按下而三号病室的按钮按下时,无 论四号病室的按钮是否按下,只有三号灯亮。只有 在一、二、三号病室的按钮均未按下四号病室的按 钮时,四号灯才亮。试用优先编码器74148和门电路 设计满足上述控制要求的逻辑电路,给出控制四个 指示灯状态的高、低电平信号。
HP RI/BIN
I0
0/ Z1 0 10 ≥1
I1
1/ Z1 1 11
I2
2/ Z1 2 12 18
YS
I3
3/ Z1 3 13
I4
4/ Z1 4 14
YEX
I5
5/ Z1 5 15
I6
6/ Z1 6 16
I7
7/ Z1 7 17
Y0
V18
Y1
ST
E N
Y2
(b)
74148
(a)引脚图;(b)逻辑符号
A
00 01 11 10
00
0
0
1
11
1
0
1
Y AB BC AC
由于存在AC 项,不存在相切的圈,故无冒险。
❖ 4.1在用或非门组成的基本RS触发器中,已知 输入SD 、RD的波形图如下,试画出输出Q, Q
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第八章(选择、判断、填空共23题)
一.选择题
1、PROM、PLA、PAL三种可编程器件中,()是可编程的。

A、PROM的或门阵列
B、PAL的与门阵列
C、PAL的与门阵列或门阵列
D、PROM的与门阵列
2、PAL是指()。

A、可编程逻辑阵列
B、可编程阵列逻辑
C、通用阵列逻辑
D、只读存储器
3、用PROM进行逻辑设计时,应将逻辑函数表达式表示成()。

A、最简“与—或”表达式
B、最简“或—与”表达式
C、标准“与—或”表达式
D、标准“或—与”表达式
4.可编程逻辑器件PLD,其内部均由与阵列和或阵列组成。

其中,与阵列可编程的器件有()
A、ROM
B、PLA
C、PAL
D、GAL
5、用PLA进行逻辑设计时,应将逻辑函数表达式变换成()。

A、异或表达式
B、与非表达式
C、最简“与—或”表达式
D、标准“或—与”表达式
6、GAL16V8的最多输入输出端个数为()。

A、8输入8输出
B、10输入10输出
C、16输入8输出
D、16输入1输出
7、ispLSI器件中的GLB是指()。

A、全局布线区
B、通用逻辑块
C、输出布线区
D、输出控制单元
8、SYNARIO是一种()
A、时钟信号
B、布线软件
C、通用电子设计工具软件
D、绘图工具
9、GAL是指()。

A、专用集成电路
B、可编程逻辑阵列逻辑
C、通用集成电路
D、通用阵列逻辑
10.在使用isp设计软件时,完成了()这一步之后,既可对器件进行下载编程。

A、设计输入
B、布局布线
C、逻辑仿真
D、JED文件生成
二、判断改错题(判断各题正误,正确的在括号内记“√”,错误的的在括号内记“×”并改正。


1.PLA的与门阵列是可编程的,或门阵列是固定的。

()
2.用PROM实现四位二进制到Gray码的转换时,要求PROM的容量为4 × 4b。

()3.进行逻辑设计时,采用PLD器件比采用通用逻辑器件更加灵活方便。

()
4.用GAL器件即可实现组合电路功能,又可实现时序电路功能。

()
5.ispLSI系列器件是基于可编程数字开关的复杂PLD产品。

()
三、填空题
1.PLD是由等四部分电路组成。

根据阵列和输出结构的不同,PLD可分为
四种基本类型。

2.GAL器件有、、三种工作模式。

3.HDPLD是一种,具有等一系列ASIC的优点。

4.HDPLD按基本结构分为、;按编程次数可分为、、。

5.PROM的与阵列,或阵列;PLA的与阵列,或阵列。

6.PAL的与阵列,或阵列;GAL的与阵列,或阵列。

7.可配置逻辑块CLB是的基本逻辑单元,CLB分为、两部分。

8.SM是FPGA中的,它是通用PI交换处的。

依靠SM转换,可将的输出,从PI中一段段地传送到芯片的任一位置。

答案
一、选择题
1. A B C
2. B
3. C
4. B C D
5. C
6. C
7. B
8. C
9. D
10. D
二、判断改错题
1.×。

PLA的与门阵列和或门阵列都是可编程的。

2.×。

用PROM实现四位二进制到Gray码的转换时,要求PROM的容量为24× 4b。

3.√。

4.√。

5.×。

ispLSI系列器件是基于与或阵列结构的复杂PLD产品。

三、填空题
1.输入缓冲、与阵列、或阵列、输出缓冲;PROM、PLA、PAL、GAL;
2.寄存器模式、复合模式、简单模式;
3.可编程的大规模逻辑器件、保密强、可靠性高;
4.与或结构、标准门阵列、一次编程、多次编程、无限次编程;
5.固定、可编程、可编程、可编程;
6.可编程、固定、可编程、固定;
7.FPGA、组合部分、时序部分;
8.开关矩阵、转换控制逻辑、CLB。

相关文档
最新文档