触发器总结习题

合集下载

数电触发器习题

数电触发器习题

数电触发器习题触发器是数字电路中常用的重要元件,用于存储和处理信息。

在数字电路的设计与实现中,经常需要使用触发器来完成不同的任务。

以下是一些关于数电触发器的习题,旨在帮助读者加深对触发器的理解和应用。

问题一:D触发器的真值表和特性方程D触发器是最简单的触发器之一,其输入信号为D(数据输入)和Clk(时钟输入),输出信号为Q(输出)和Q’(输出的补)。

请完成以下任务:1.给出D触发器的真值表。

D Clk Q Q’0 0 Q(n) Q’(n)0 1 0 11 0 Q(n) Q’(n)1 1 1 02.根据真值表,写出D触发器的特性方程。

Q(n+1) = D + Q(n) * Clk’Q’(n+1) = D’ + Q’ * Clk’问题二:JK触发器的真值表和特性方程JK触发器是一种可以实现各种功能的多功能触发器,其输入信号为J(置位输入)、K(复位输入)和Clk(时钟输入),输出信号为Q(输出)和Q’(输出的补)。

请完成以下任务:1.给出JK触发器的真值表。

J K Clk Q Q’0 0 0 Q(n) Q’(n)0 0 1 Q(n) Q’(n)0 1 0 0 10 1 1 0 11 0 0 1 01 0 1 1 01 1 0 \* \*1 1 1 \* \*注:*代表不确定状态。

2.根据真值表,写出JK触发器的特性方程。

Q(n+1) = (J * Q’(n)’)’ * (K’ * Q(n))’Q’(n+1) = (J’ * Q(n))’ * (K * Q’(n)’)’问题三:T触发器的状态转换图和特性方程T触发器是一种特殊的JK触发器,其输入信号为T(切换输入)和Clk(时钟输入),输出信号为Q(输出)和Q’(输出的补)。

请完成以下任务:1.绘制T触发器的状态转换图。

T触发器状态转换图注:图中S0、S1、S2、S3分别表示T触发器的四种状态。

2.根据状态转换图,写出T触发器的特性方程。

Q(n+1) = T * Q’(n)’ + T’ * Q(n)Q’(n+1) = T’ * Q’(n)’ + T * Q(n)问题四:D触发器与JK触发器的状态表达式转换已知D触发器和JK触发器的状态表达式分别为:D触发器:Q(n+1) = D + Q(n) * Clk’JK触发器:Q(n+1) = (J * Q’(n)’)’ * (K’ *Q(n))’请完成以下任务:将D触发器的状态表达式转换为JK触发器的状态表达式。

第5章--触发器-习题答案.docx

第5章--触发器-习题答案.docx

第五章触发器5.1画出如题图5.1所示的基本RS触发器输出端Q、Q的电压波形图。

宁和★的电压波形如图5.1(b) 所示。

解:波形如图:5.2或门组成的基本RS触发器电路如题图5.2(a)所示,己知S和R的波形如题图5.2(b)所示。

试画出Q、3的波形图。

设触发器的初态Q = 0。

题图解:波形如图:5.3题图5.3所示为一个防抖动输出开关电路。

当拨动开关K 时,由于开关接通瞬间发生振颤,R 和S 的波形如图中所示,请画出Q 和Q 端的对应波形。

解:波形如图: 5.4有一时钟RS 触发器如题图5.4所示,试画出它的输出端。

的波形。

初态Q =0-解:波形如图:(b题图(a) (b)题图5.45.5设具有异步端的主从JK 触发器的初始状态Q =0,输入波形如题图5.5所示,试画出输出端Q 的波形。

CLKk题图5.5解:波形如图:CLK5.6设题图5.6的初始状态为0 21 Qo =000,在脉冲CLK 作用下,画出0、0、0的波形(所用 器件都是CD4013)o S D 、R D 分别是CD4013高电平有效的异步置1端,置。

端。

题图5.6解:波形如图:I II I I II I I I(-1__L-. I I --I_L-I I —I__L-1 1 1 1 1 1 0 1 1 1 Illi 1 -J_L- 1 Illi Illi —r i i H — i i i 1(-J__L- 1 1 1 1 1 1 -Hi i /III K I 1 1 1 1 1 1 1 1 o : | | IIII IIII i -i―i - i IIII i i i U_ i i i i i ii -i —i — i i i i i i t; ; 1 1 1 1 1 01 I IIII i [ i i i i —i i—i i ii i.1 1」 1 1 1 IIII IIII IIII1 1 11 1 1 1 1 1 oljiiii i i i i iiiii i ! i i i , 1 1 1——1tnmjwwi.,r -: ~: ~: : ~: ~: ~: ~: ~: ~: ~: ~: ~: ~~: ~: t5.7设题图5.7电路两触发器初态均为0,试画出0、0波形图。

触发器 的复习内容

触发器  的复习内容

触发器一、单选题(每题1分)1.如下图电路,设现态Q1Q2=00,经三个脉冲作用后,Q1Q2的状态应为。

A 10B 00C 11D 012.如图1所示电路中,CP脉冲的频率为2KHZ,则输出端Q的频率为。

图1A 1 kHZB 2 kHZC 4 kHZD 8 kHZ3.如下图所示电路中,CP脉冲的频率为4KHZ,则输出端Q的频率为。

A 1 kHZB 2 kHZC 4 kHZD 8 kHZ124. 若JK 触发器的原状态为0,要在CP 作用后仍保持为0状态,则JK 的值应是 。

A J=1,K=1B J=1,K=0C J=0,K=×D J=×,K=× 5. 当异步置数端I R S D D ==时,输出状态是在CP 由1变0时刻发生变化,且与CP =1期间输入状态变化无关,只取决于CP 由1变0前瞬间输入状态而定的触发器是 。

A 基本RS 触发器B D 锁存器C 同步JK 触发器D 负边沿JK 触发器 6. 时序逻辑电路中一定包含 。

A 触发器B 组合逻辑电路C 移位寄存器D 译码器 7. 存在约束条件的触发器是 。

A 基本RS 触发器B D 锁存器C JK 触发器D D 触发器8. 如下图电路,设现态Q 1Q 2 = 00,经三个脉冲作用后,Q 1Q 2 的状态应为 。

A10 B00 C11 D 01 9. 边沿JK 触发器是 。

3A 在CP 上升沿触发B 在CP 下降沿触发C 在CP=1的稳态下触发D 与CP 无关的 10. T 触发器的状态方程是 。

A n+1n n Q =TQ +TQBn+1n Q =TQ Cn+1n Q =T Q D n+1n Q =TQ 11. 下列触发器中没有约束条件的是 。

A 基本RS 触发器B 主从RS 触发器C 钟控RS 触发器D 钟控JK 触发器12. 由与非门构成的基本RS 触发器的输入端为R 、S ,则其约束条件为 。

A RS=0B R+S=1C RS=1D R+S=0 13. 下列触发器中没有约束条件的是 。

最新触发器练习题

最新触发器练习题

触发器练习题一、填空题1、触发器具有 个稳定状态,在输入信号消失后,它能保持 。

2、在基本RS 触发器中,输入端D R 或D R 能使触发器处于 状态,输入端D S 或D S 能使触发器处于 状态。

3、同步RS 触发器状态的改变是与 信号同步的。

4、在CP 脉冲和输入信号作用下,JK 触发器能够具有 、 、 、和 的逻辑功能。

5、对于JK 触发器,当CP 脉冲有效期间,若J=K=0时,触发器状态 ;若K J =时,触发器 或 ;若J=K=1时,触发器状态 。

6、与主从触发器相比, 触发器的抗干扰能力较强。

7、对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。

8、对于JK 触发器,若K J =,则可完成 触发器的逻辑功能。

二、判断题1、触发器有两个稳定状态,一个是现态,一个是次态。

( )2、触发器有两个稳定状态,在外界输入信号的作用下,可以从一个稳定状态转变为另一个稳定状态。

( )4、同步D 触发器的Q 端和D 端的状态在任何时刻都是相同的。

( )5、同一逻辑功能的触发器,其电路结构一定相同。

( )6、仅具有反正功能的触发器是T 触发器。

( )三、选择题1、对于触发器和组合逻辑电路,以下( )的说法是正确的。

A 、两者都有记忆能力B 、两者都无记忆能力C 、只有组合逻辑电路有记忆能力D 、只有触发器有记忆能力2、对于JK 触发器,输入J=0、K=1,CP 脉冲作用后,触发器的1+n Q 应为( )。

A 、0B 、1C 、可能是0,也可能是1D 、与n Q 有关3、JK 触发器在CP 脉冲作用下,若使n n Q Q =+1,则输入信号应为( )。

A 、1==K JB 、Q K Q J ==,C 、Q K Q J ==,D 、0==K J4、具有“置0” “置1” “保持” “翻转”功能的触发器叫( )。

A 、JK 触发器B 、基本RS 触发器C 、同步D 触发器 D 、同步RS 触发器5、边沿控制触发的触发器的触发方式为( )。

触发器练习

触发器练习

触发器练习(一)1、画出图题5-1所示的RS 触发器输出端Q 、Q 端的波形,输入端S 与R 的波形如图所示。

(设Q 初始状态为0)S RSRSRQQ....图题5-12、画出图题5-2所示的RS 触发器输出端Q 、Q 端的波形,输入端S 与R 的波形如图所示。

(设Q 初始状态为0)S RS RQQ...SR....图题5-23、画出图题5-3所示的同步RS 触发器输出端Q 、Q 端的波形,输入端S 、R 与CLK 的波形如图所示。

(设Q 初始状态为0)C1S RS RQQ....CLKS RCLK...图题5-34、画出图题5-4所示的同步D 触发器输出Q 端的波形,输入端D 与CLK 的波形如图所示。

(设Q 初始状态为0)C1DDQQ....CLKDCLK..图题5-45、若在图5-5电路中的CP 、S 、R 输入端,加入如图4.27所示波形的信号,试画出其 Q 和Q端波形,设初态Q =0。

SRCP触发器练习(二)1、画出图题5-6所示的同步JK 触发器输出Q 端的波形,输入端J 、K 与CLK 的波形如图所示。

(设Q 初始状态为0)J KQQ..CLKJKCLK ......C11J 1K..图题5-62、画出图题5-6所示的边沿触发D 触发器输出端Q 端的波形,输入端D 与CLK的波形如图所示。

(设Q 初始状态为0)C11D D QQ....CLKDCLK...D QQ....CLKDCLK...C11D (1)(2)3、画出图题5-7所示的边沿D 触发器输出Q 端的波形,CLK 的波形如图所示。

(设Q 初始状态为0)C11D Q 1CLK....CLK.1C11D Q 2CLK .CLK .图题5-74、画出图题5-8所示的JK 触发器输出Q 端的波形,输入端J 、K 与CLK 的波形如图所示。

(设Q 初始状态为0)J KQQ....CLKJ KCLK ...C11J 1KJ KCLK ......图题5-85、试画出图题5-9所示T 触发器输出Q 端的波形,输入端CLK 的波形如图所示。

触发器练习题

触发器练习题

触发器练习题一、判断题1.由逻辑门组成的各种触发器属于电平异步时序逻辑电路()2、rs、jk、d和t四种触发器中,唯有rs触发器存在输入信号的约束条件()3、与非门的输入端加有低电平时,其输出端恒为高电平。

()4、数字电路可以分为组合逻辑电路和时序逻辑电路两大类。

()5.时序逻辑电路中存在反馈,其输出不仅取决于当时的输入,还取决于电路的最后状态。

(6)组合逻辑电路的输出只与当时的输入有关,与电路的最后状态无关,没有记忆功能。

(7)触发器是时序逻辑电路的基本单元。

()8、时序逻辑电路由组合逻辑电路和存储电路构成。

()9.触发器的反转条件由触发器输入和时钟脉冲决定。

()10、组合逻辑电路任何时刻的输出不仅与该时刻的输入状态有关,还与先前的输出状态有关。

()11.译码器和比较器属于组合逻辑电路。

12、数字电路可分为组合逻辑电路和时序逻辑电路。

13.全加器是一种逻辑电路,它将两个1位二进制数相加,并考虑低进位。

14.实现相同逻辑功能的逻辑电路可以不同。

15.解码是编码的逆过程。

16、寻找组合逻辑电路输入输出关系表达式的过程和方法,是组合逻辑电路的设计过程.17、公式化简法有时不容易判断结果是否最简.18、实现同一逻辑功能的电路是唯一的.19、加法器可以有并行进位加法器.20.七段显示解码器有两个连接:公共阳极和公共阴极显示21、一个班级有80个学生,现采用二进制编码器对每位学生进行编码,则编码器输出至少5位二进制数才能满足要求22.高级有效显示解码器可驱动公共阴极连接数码管23,低级有效显示解码器可驱动公共阳极连接数码管24,高级有效显示解码器可驱动公共阳极连接数码管25,低电平有效显示解码器可以驱动公共阴极连接的数码管26。

由同一CP控制的每个触发器的计数器称为异步计数器()27。

每个触发器具有不同信号源的计数器称为同步计数器()28。

一个触发器可以存储两个二进制数()29和D。

触发器只有时钟脉冲上升沿的有效变化。

触发器 的复习内容

触发器一、单选题(每题1分)1.如下图电路,设现态Q1Q2=00,经三个脉冲作用后,Q1Q2的状态应为。

A 10B 00C 11D 012.如图1所示电路中,CP脉冲的频率为2KHZ,则输出端Q的频率为。

图1A 1 kHZB 2 kHZC 4 kHZD 8 kHZ3.如下图所示电路中,CP脉冲的频率为4KHZ,则输出端Q的频率为。

A 1 kHZB 2 kHZC 4 kHZD 8 kHZ14.若JK触发器的原状态为0,要在CP作用后仍保持为0状态,则JK的值应是。

A J=1,K=1B J=1,K=0C J=0,K=×D J=×,K=×5.当异步置数端IRSDD==时,输出状态是在CP由1变0时刻发生变化,且与CP=1期间输入状态变化无关,只取决于CP由1变0前瞬间输入状态而定的触发器是。

A 基本RS触发器B D锁存器C 同步JK触发器D 负边沿JK触发器6.时序逻辑电路中一定包含。

A 触发器B 组合逻辑电路C 移位寄存器D 译码器7.存在约束条件的触发器是。

A 基本RS触发器B D锁存器C JK触发器D D触发器8.如下图电路,设现态Q1Q2 = 00,经三个脉冲作用后,Q1Q2 的状态应为。

A 10B 00C 11D 019.边沿JK触发器是。

23A 在CP 上升沿触发B 在CP 下降沿触发C 在CP=1的稳态下触发D 与CP 无关的10. T 触发器的状态方程是 。

A n+1n n Q =TQ +TQBn+1n Q =TQ Cn+1n Q =T Q D n+1n Q =TQ11. 下列触发器中没有约束条件的是 。

A 基本RS 触发器B 主从RS 触发器C 钟控RS 触发器D 钟控JK 触发器12. 由与非门构成的基本RS 触发器的输入端为R 、S ,则其约束条件为 。

A RS=0B R+S=1C RS=1D R+S=013. 下列触发器中没有约束条件的是 。

A 基本RS 触发器B 主从RS 触发器C 同步RS 触发器D 边沿D 触发器14. 当CMOS 主从边沿D 触发器的异步置0端R D =0和异步置1端S D =1 时,则触发器的次态 。

4章 触发器习题答案


4
RD CP X
Q F
图题解 4.4.3
4.4.4
解:该电路完成 JK 触发器的功能。
5
4.1.1 解:波形如图题解 4.1.1 所示。
4 章习题答案
S
R
Q
Q
4.1.2
图题解 4.1.1
解:输出端 Q 的波形如图题解 4.1.2 所示( Q 与 Q 反相)。
B
t
A
t
Q
t
图题解 4.1.2
4.2.1
解:输出 Q 的波形如图题解 4.2.1 所示。
CP
D
Q (1)
Q (2)
4.2.2
图题解 4.2.1
1
解:输出 Q1 、Q2 的波形如图题解 4.2.2 所示。
CP1
CP2 Q1 Q2
图题解 4.2.2
4.3.1
解:输出 Q 的波形如图题解 4.3.1 所示。
CP J K
Q (1)
Q (2)
Q (3) 图题解 4.3.1
4.3.2
解:
(a) Qn+1 = Qn (b) Qn+1 = 0 (c) Qn+1 = Qn (d) Qn+1 = 1
n
TQ
+
TQn

D
=
n
TQ
+
TQn
,化为与非-与非表达式
D
=
n
TQ
的转换电路,如图题解 4.4.2 所示。
&
1
T
&
≥1
CP
1D Q
C1 Q
图题解 4.4.2
4.4.3
解:由题图可写出

《数字电路-触发器》试题

《脉冲数字电路—触发器》试题姓名_________学号_________一、填空题:(每空1分,共30分)1、触发器具有两个互补的输出端Q和Q,定义Q=1、Q=0为触发器的____状态;Q=0、Q=1为触发器的______状态。

2、同步RS触发器的的改变是与________________信号同步的。

3、按逻辑功能分,触发器主要有___________、___________、___________和_____________、__________五种类型。

4、触发器的S D端、R D端可以根据需要预先将触发器置______或置______,不受__________________的同步控制。

5、按CP触发方式分,触发器主要有________触发、________触发、_______触发和主从触发四种类型。

6、RS触发器具有_________、_________、________三项逻辑功能。

7、凡是具有_________、_________、________和_______四项逻辑功能的触发器称为JK触发器。

8、主从RS触发器是由两个____________触发器组成,前级称_______触发器,后级称______触发器。

9、在CP作用下,输入信号T=0时,触发器_______________;T=1时,触发器状态发生________________,这种触发器称为T触发器。

10、对于JK触发器,若初态Q n=1,当J=K=1时,Q n+1=_______。

11、对于T型触发器,若初态Q n=1,欲使Q n+1=0,则T=____。

12、D型触发器的初态Q n=0,欲使Q n+1=1,则D=________。

13、电路如图,若初态Qn=1,则次态Q n+1=_______。

二、单选题:(每小题2 分,共20 分)1、基本RS触发器电路中,当触发脉冲消失后,其输出状态( )A、恢复原状态B、保持现状态C、0状态D、1状态2、基本RS触发器处于1状态时,其对应的输出端Q和Q分别为( )A 、Q=0 Q=1B 、Q=1 Q=0C 、Q=1 Q=1D 、Q=0 Q=03、同步RS 触发器禁止( )A 、R 端、S 端同时为1B 、R 端、S 端同时为1C 、R 端、S 端同时为0D 、R 端、S 端同时为04、右图中,由JK 触发器构成了( ) A 、D 触发器 B 、基本RS 触发器 C 、T 触发器 D 、同步RS 触发器5、对于JK 触发器,输入J=0、K=1,CP 脉冲作用后,触发器的状态应为( ) A 、不定 B 、置0 C 、置1 D 、翻转6、右图中,由JK 触发器构成了( ) A 、D 触发器 B 、基本RS 触发器 C 、T 触发器 D 、同步RS 触发器7、T ′ 触发器的逻辑功能是( )A 、置0、置1B 、保持、翻转C 、翻转D 、置1、翻转8、JK 型触发器欲实现Q n+1=Q n 逻辑功能,J 、K 取值的正确组合是: A 、J=0 K=0 B 、J=0 K=1 C 、J=1 K=0 D 、J=1 K=19、下列触发器中不能克服空翻现象的是( )A 、主从RS 触发器B 、主从JK 触发器C 、边沿触发器D 、同步RS 触发器 10、RS 触发器波形如图,则该触发器为( )A BC三、分析、作图题:(共50分) 1、同步RS 触发器的初始状态Q=0。

触发器练习题


1
S
SD
& d
R
CP 1
S
•9
同步RS 触发器的功能表
CP R S Q Q
0 φφ
保持
1 00
保持
1 01 1 0
1 10 0 1
1 1 1 不确定

辑Q
Q
符 RD R C S SD 号
简化的功能表
§13.1.2#43;1 Qn 1
1
0
0
1
1 不确定
Qn+1 为新状态, Qn 为原状态
学完本章应掌握以下问题:
1. 触发器的输出随输入如何变化?
牢记 R-S、 JK 、D 及T 和T触发器的真值表。 逻辑符号
2. 触发器的输出在何时变化?
上升沿触发还是下降沿触发? 3. 触发器的初始状态如何设定?
QQ
RD KC J SD
直接置位端和直接复位端。
不需要掌握触发器的内部电路结构和原理。
•1
# •20
第十三章 触发器 课后习题
•21
13-1 对于基本RS 触发器,若输入波形如下,试分别画出原
态为0 和原态为1 对应时刻的Q 端和Q 端波形 SD
t RD
t
原态为0 原态为1
Q0
1 Q
1 Q
Q0
•22
13-2 试分析图示逻辑电路的功能,说明它是什么类型的触发
器,画出它的逻辑符号。
功能表
RD
CP
S R
Q
Q
#
•24
13-5 在下图所示输入信号激励下,试分别画出TTL主从型 和CMOS边沿型JK 触发器Q 端的波形,(触发器原态为 0)
CP J K
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
相关文档
最新文档