作业讲评(第7章)

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
针对I/O系统,可以运用DMA技术不中断现行程序,提高CPU的效率。
缓存是设在A和B之间的一种存储器,其速度C匹配,其容量与D有关。
答:A.CPU B.主存C.与CPU速度D.缓存中数据的命中率
如果Cache的容量为128块,在直接映象下,主存中第i块映象到缓存第A块。
答:A.i mod128
快速缓冲存储器
答:快速缓冲存储器是为了提高访存速度,在CPU和主存之间增设的高速存储器,它对用户是透明的。只要将CPU最近期需用的信息从主存调入缓存,这样CPU每次只须访问快速缓存就可达到访问主存的目的,从而提高了访存速度。
B.扩大主存容量;
C.既扩大主存容量,又提高了存取速度;
D.扩大辅存容量。
答:A
在下列因素中,与Cache的命中率无关的是____。
A.Cache块的大小;
B.Cache的容量;
C.主存的存取时间。
答:C
Cache的地址映象中,若主存中的任一块均可映射到Cache内的任一块的位置上,称作____。
A.直接映象;
B.主存储器只由易失性的随机读写存储器构成;
C.单体多字存储器主要解决访存速度的问题;
D.Cache不与主存统一编址,Cache的地址空间不是主存地址空间的一部分。
答:C
在写操作时,对Cache与主存单元同时修改的方法称作A,若每次只暂时写入Cache,直到替换时才写入主存的方法称作B。
答:A.写直达法B.写回法
B.全相联映象;
C.组相联映象。
答:B
在程序的执行过程中,Cache与主存的地址映象是由______。
A.程序员调度的;
B.操作系统管理的;
C.由程序员和操作系统共同协调完成的;
D.硬件自动完成的。
答:D
下列说法中正确的是______。
A.Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分;
常用的虚拟存储器寻址系统由______两级存储器组成。
A.主存-辅存;
B.Cache-主存;
C.Cache-辅存;
D.主存—硬盘。
答:A
在程序的执行过程中,Cache与主存的地址映射是由______。
A.操作系统来管理的;
B.程序员调度的;
C.由硬件自动完成的;
D.用户软件完成。
答:C
下列器件中存取速度最快的是______。
A.Cache;
B.主存;
C.ቤተ መጻሕፍቲ ባይዱ存器;
D.辅存。
答:C
直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是______。
A.直接、立即、间接;
B.直接、间接、立即;
C.立即、直接、间接;
D.立即、间接、直接。
答:C
主存和CPU之间增加高速缓冲存储器的目的是______。
A.解决CPU和主存之间的速度匹配问题;
除了采用高速芯片外,分别指出存储器、运算器、控制器和I/O系统各自可采用什么方法提高机器速度,各举一例简要说明。
答:存储器:采用多体交叉存储器
运算器:采用快速进位链
控制器:采用指令流水
I/O系统:采用DMA方式
除了采用高速芯片外,从计算机的各个子系统的角度分析,指出6种以上(含6种)提高整机速度的措施。
答:针对存储器,采用高速芯片
针对存储器,可以采用Cache-主存层次的设计和管理提高整机的速度;
针对存储器,可以采用多体并行结构提高整机的速度;
针对控制器,可以通过指令流水设计技术提高整机的速度;
针对控制器,可以通过超标量设计技术提高整机的速度;
针对运算器,可以对运算方法加以改进,如两位乘,或用快速进位链;
相关文档
最新文档