数字电路测试题

合集下载

数字电子技术测试试卷与答案精选全文完整版

数字电子技术测试试卷与答案精选全文完整版

可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。

2、将160个字符用二进制编码,至少需要( )位二进制码。

3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。

(直接用对偶规则和反演规则)。

4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。

5、连续异或1999个“1”的结果是( )。

6、如图D.1所示电路的输出函数F 为( )。

(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。

图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。

一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。

9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。

10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。

二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。

A、-29B、+13C、-13D、-32、下列说法正确的是()。

A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。

重庆大学通信工程学院数字电路期中测试试题

重庆大学通信工程学院数字电路期中测试试题

重庆大学2011级通信工程学院数字电路期中测试试题(电子信息试验班)一、 单项选择题(5分/每小题,共25分)1. 右图正确的输出逻辑表达式为:________.a))(BD C C AB X =b) ))((CD C A B A X =c) D C A BC A X += d) ))((D C AC B A X +=2. 上图所示电路是一个 ________.a) 并行输入串行输出移位寄存器; b) 数据分配器; c) 串行输入并行置数移位寄存器 d) 数据选择器 3. 以下哪种情况在卡诺图化简中不能圈为一组?a) 同一列中的最上和最下单元; b) 同一行中的最左和最右单元; c) 有重复被圈的单元; d) 左下角和右上角上的单元;4. 根据下图所示电路图和波形图判断电路工作是否正常, 若异常问题出在何处?a) 电路工作正常。

b) Q2 的输出状态不对; 该触发器可能损坏。

c) D2输入信号出错,检查D2输入源.d) FF-2 和 FF-3 之间的连接不好, 使 FF-2 没有复位.5.右图是下列哪一个逻辑门的波形图?a) 与非门 b) 与门 c) 异或门 d) 或门二、 简答题(5分/每小题,共25分)1.请将八进制数737.7分别转换成二进制数、十进制数、十六进制数、8421 BCD 码。

2.实现一个3输入5输出的组合逻辑电路,你认为用哪种MSI 器件实现最好?而实现一个3输入1输出的组合逻辑电路,你认为用哪种MSI 器件实现最好?3.请直接写出函数F AB CD BC D CE =++++的反函数和对偶函数表达式(不化简) 4.简述主从触发器和边沿触发器状态翻转的特点。

5.什么是最大项?试说明将它定义为“最大项”的理由。

三、 分析题(20分)试画出图(a)所示电路在图(b)所示输入信号X 、CP 作用下Q 1、Q 2、Z 端的波形。

已知电路中触发器为负边沿触发器,设初始状态均为0 。

数字集成电路测试题

数字集成电路测试题

A 衬底 B 扩散区 C 有源区 D 接触孔和通孔
© Digital Integrated Circuits2nd
提交
Inverter
单选题 1分 最符合阈值电压定义的说法是 。
A 漏端电流为1μA时的栅源电压
B 漏端电流10倍于泄露电流时的栅源电压
衬底载流子浓度和有源区载流子浓度相 C 等时的栅源电压
芯片中的金属线和PCB中的金属线一样, A 可以是多层的。
B
CMOS集成电路是在一块正方形的硅片 上制造的。
光刻机的作用是通过激光在硅片上刻画 C 集成电路版图。
光刻胶的作用是将集成电路所需的不同 D 材料层胶合在一起。
© Digital Integrated Circuits2nd
提交
Inverter
D MOgrated Circuits2nd
提交
Inverter
单选题 1分 电路互连线上的延时td 与长度L的关系是 。
A
td L
B
td L2
C
td L3/2
D
td L3
© Digital Integrated Circuits2nd
数字集成电路 ch1-ch4习题集
Jan M. Rabaey Anantha Chandrakasan Borivoje Nikolic
© Digital Integrated Circuits2nd
Inverter
单选题 1分
在集成电路0.25μm工艺中,晶体管的最小沟 道长度由 决定。
A 光刻精度 B 消费者和代工厂 C 电路工程师 D 电源电压
C 无穷大的“断开”电阻和有限的“导通”电阻。
© Digital Integrated Circuits2nd

大学数字电子技术试题答案

大学数字电子技术试题答案

大学数字电子技术试题答案一、选择题1. 数字电路中,逻辑变量“1”通常代表什么含义?A. 低电平B. 高电平C. 地线D. 电源线答案:B. 高电平2. 在二进制数系统中,最小的非零数是几?A. 0B. 1C. 2D. 4答案:B. 13. 触发器的主要用途是什么?A. 计数B. 存储C. 放大D. 滤波答案:B. 存储4. 以下哪种逻辑门可以实现两个输入的异或功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:D. 异或门(XOR)5. 在数字电路中,一个4位二进制计数器的最大计数值是多少?A. 8B. 16C. 32D. 64答案:C. 32二、填空题1. 在数字电子技术中,__________是一种能够存储一位二进制信息的基本单元电路。

答案:触发器2. 二进制数1011转换为十进制数是__________。

答案:113. 逻辑门电路中的“与非”门是将输入的逻辑与结果再取__________。

答案:非4. 在数字电路设计中,__________是一种常用的简化和优化逻辑表达式的方法。

答案:卡诺图5. 一个3线到8线译码器的输出是__________。

答案:8三、简答题1. 请简述数字电路与模拟电路的区别。

答:数字电路处理的是离散的信号,通常只有高电平或低电平两种状态,而模拟电路处理的是连续变化的信号。

数字电路具有更强的抗干扰能力,易于实现大规模集成,而模拟电路则在处理连续信号如声音和光线等方面更为有效。

2. 什么是组合逻辑和时序逻辑?请举例说明。

答:组合逻辑是指其输出仅取决于当前输入状态的逻辑电路,不包含存储元件,如加法器和编码器。

时序逻辑则包含存储元件(如触发器),其输出不仅取决于当前的输入状态,还与历史状态有关,如计数器和寄存器。

3. 什么是同步计数器和异步计数器?答:同步计数器是指所有的触发器都在同一个时钟脉冲下进行状态转换的计数器,而异步计数器中,触发器的状态转换不是同时发生的,它们之间存在一定的时序差异。

数电与模电试题及答案

数电与模电试题及答案

数电与模电试题及答案以下是数电与模电试题及答案:试题一:数字电路设计1. 设计一个4位二进制加法器,使用全加器实现。

给出电路原理图和真值表。

答案:电路原理图:```A[3] ──➤ ┌───────┐A[2] ──➤ │ │A[1] ──➤ │ Full │A[0] ──➤ │adder │B[3] ──➤ │ │B[2] ──➤ └───────┘B[1] ──➤ │B[0] ──➤ │└───────┐ │ ┌───────┐│ ──➤ │ XOR ││ ┌───────┐ ├─────┤300 ├─➤ │ XOR │ │ XOR ││ ├─────┬─┤ ├─────┤│ ──➤ AND │ 500 ├─➤ AND ││ ├─────┼─┤ ├─────┤700 ├─➤ │ OR │ │ XOR ││ ├─────┴─┤ ├─────┤│ ──➤ AND │ 100 ├─➤ OR ││ ├─────┬─┤ ├─────┤900 ├─➤ │ OR │ │ OR ││ └───────┘ └───────┘Sum[3] ─────➤ ┌───────┐Sum[2] ─────➤ │ │Sum[1] ─────➤ │ XOR │Sum[0] ─────➤ │ │└───────┘```真值表:```Inputs OutputsA[3] A[2] A[1] A[0] B[3] B[2] B[1] B[0] Sum[3] Sum[2] Sum[1] Sum[0] 0 0 0 0 0 0 0 0 0 0 0 00 0 0 1 0 0 0 1 0 0 0 10 0 1 0 0 0 1 0 0 0 1 00 0 1 1 0 0 1 1 0 0 1 10 1 0 0 0 1 0 0 0 1 0 00 1 0 1 0 1 0 1 0 1 0 10 1 1 0 0 1 1 0 0 1 1 00 1 1 1 0 1 1 1 0 1 1 11 0 0 0 1 0 0 0 1 0 0 01 0 0 1 1 0 0 1 1 0 0 11 0 1 0 1 0 1 0 1 0 1 01 0 1 1 1 0 1 1 1 0 1 11 1 0 0 1 1 0 0 1 1 0 01 1 0 1 1 1 0 1 1 1 0 11 1 1 0 1 1 1 0 1 1 1 01 1 1 1 1 1 1 1 1 1 1 1```试题二:模拟电路设计2. 设计一个放大器电路,将输入信号电压放大10倍。

聊城大学《数字电路》期末复习题及参考答案

聊城大学《数字电路》期末复习题及参考答案

《数字电路》练习题及参考答案一、逻辑函数化简1.用卡诺图法将逻辑函数化简为最简与一一或表达式Y=ABC+ABD+CD'+AB C+A'CD'+ACDY=A+D2.用卡诺图法将逻辑函数化简为最简与一一或表达式Y=AB,+B,C+ΛD二、简答题1.时序逻辑电路在逻辑功能和电路结构上各有什么特点?答:逻辑功能上:任意时刻的输出不仅取决于这一时刻的输入,还与电路的历史状态有关。

电路结构上:①包含存储电路和组合电路;②存储器状态和输入变量共同决定输出。

3.简述触发器电路必须具备的两个基本特点。

答:1.有两个可以自行保持的状态;2.可以根据不同的输入置成。

或1状态三、设计题1.用4选1数字选择器(74HC153/2)产生逻辑函数:Z=AβC+A t C+BC(数据选择器输出方程为Y=D0(AAi)+D i(A i A0)+D2(A i A n)+D y(A i A ii))已知输出方程为:Y=(AA)Qo+(AA)S+(AA)Qf(AA)A将给定逻辑函数化为与输出方程对应的形式为:Y=Aβ,C+A BI+ABC+ABC另数据选择器输入接成:Al=A;Ao=8;D 0=D 2=C ,;D 1=1;D 3=C2 .用3线一8线译码器74HC138和门电路产生如下多输出逻辑函数。

Y 1=ACY 2=A ,B ,C+AffC ,+BCY i =B'C+ABCY i =AC=ΛffC+ΛBC=nι5+m 7=(m 5,m 7y=(Y 5,Y 7y<Y 2≈A ,B ,C+AffC ,+BC=A'B ,C+A;BC+AB ,C+ABC≈m i +m 3+fn i +m 7≈(m,,m 3,m 4'm ιy=(Y l 'Y i ,Y 4,Y 7y X=B'C+46C=A'B'C+A&C+ABC=,/+,%+%=(/'%6')'=(可匕工)画出电路为:则:Y=Z接电路为:3¾%J %41IΛβ与。

数字电子技术基础一~三章测试题

数字电子技术基础一~三章测试题

数字电子技术基础一~三章测试题姓名: 学号: 得分:一、数码和数制(2’×12) 1. 数制转化(126)10=( 1111110 )2 (76)8=(62)10=( 3E )16=( 111110 )2, (10110110)2=( 182 )10=(B6)16 2. 无符号整数二进制运算(10001001)2+(01000100)2=(11001101 )2 (1011)2×(1001)2=( 1100011 )2 3. 负数的二进制运算-23的8位二进制补码为( 11101001 )补,并用8位二进制补码表示法求38-23的值。

二、门电路基本1. 简述直流噪声容限的概念,并解释能否用74系列TTL 电路来驱动74HC 系列的CMOS电路。

(2’+3’)是对电路抗噪声能力的度量,表示多大的噪声会使输出电压被破坏至不可识别的输入值(1’)。

画出噪声容限的图1’。

用74系列TTL 电路无法直接驱动74HC 系列的CMOS 电路,原因是无法满足噪声容限的要求(V OHmin74TTL <V IHMin74HC )。

3’2. 简述扇出的概念。

计算一个电路的扇出系数需要考虑哪些因素?(2’+3’)扇出是指不超出其最坏情况负载规格的情况下,能驱动的下一级的输入端的数目2’。

计算扇出需要考虑直流扇出和交流扇出1’。

其中直流扇出由I oHmaxC /I IHmaxC 计算得到1’。

而交流的扇出主要考虑电路的速度。

扇出过大会导致电路的速度达不到要求1’。

3. 简述上拉电阻在集电极开路电路中的作用。

(2’)集电极开路电路本身可以使得输出为低态,但是由于没有推拉式的结构,不能够输出为高态。

这类电路输出高态的得到是通过上拉电阻和外部电源。

集电极开路电路输出为高阻态,也就是从电路中“断开”。

这个时候上拉电阻和电源就可以提供外部的无源上拉。

4. 分析下图中CMOS 电路的逻辑功能(晶体管导通打√,截止打×)。

《数字电路制作与测试》习题册(三)

《数字电路制作与测试》习题册(三)

《数字电路制作与测试》习题册(三)项⽬三计数器的设计与调试主要知识点:⼀、填空题1. 时序逻辑电路的输出不仅与有关,⽽且与有关。

2. 时序逻辑电路中的存储电路通常有两种形式:和。

3. 是构成时序逻辑电路中存储电路的主要元件。

4. 锁存器和触发器是构成时序逻辑电路中的主要元件。

5. 按逻辑功能分,触发器有、、、触发器等⼏种。

6. 触发器按照逻辑功能来分⼤致可分为种。

7. 触发器是构成逻辑电路的重要部分。

8. 触发器有两个互补的输出端Q 、Q ,定义触发器的0状态为,1状态为,可见触发器的状态指的是端的状态。

9. 触发器的两个输出端Q 、Q ,当0,1Q Q ==时,我们称触发器处于。

10. 触发器的状态指的是的状态,当1,0Q Q ==时,触发器处于。

11. 触发器有2个稳态,存储4位⼆进制信息要个触发器。

12. 因为触发器有个稳态,6个触发器最多能存储⼆进制信息。

13. ⼀个有与⾮门构成的基本RS 触发器,其约束条件是。

14. ⼀个基本R S 触发器在正常⼯作时,它的约束条件是R +S =1,则它不允许输⼊S = 且R = 的信号。

15. 与⾮门构成的基本RS 锁存器输⼊状态不允许同时出现R = S = 。

16. 与⾮门构成的基本RS 锁存器的特征⽅程是,约束条件是。

17. 由与⾮门构成的基本RS 锁存器其逻辑功能有种。

18. 由与⾮门构成的基本RS 锁存器正常⼯作时有三种状态,分别是01R S =输出为,10R S = 输出为,11R S =输出为。

(0状态/1状态/保持状态)。

19. 与⾮门构成的基本RS 锁存器当Q=1时,R = ,S = 。

20. 与⾮门构成的基本RS 锁存器当Q=0时,R = ,S = 。

21. 锁存器和触发器的区别在于其输出状态的变化是否取决于。

22. 触发器的输出状态变化除了由输⼊信号决定外还取决于。

23. 和共同决定了触发器输出状态的变化。

24. 钟控RS 触发器的约束条件是。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《数字电子》第01章在线测试剩余时间:56:26答题须知:1、本卷满分20分。

2、答完题后,请一定要单击下面的“交卷”按钮交卷,否则无法记录本试卷的成绩。

3、在交卷之前,不要刷新本网页,否则你的答题结果将会被清空。

第一题、单项选择题(每题1分,5道题共5分)1、十进制数46所对应的二进制数为:A、010110B、01000110C、101110D、1101002、8421BCD码01110010所表示的十进制数是:A、72B、114C、32D、453、十六进制数A6E所对应的二进制数是:A、100001110B、011011111101C、101001101110D、106144、十六进制数2F所对应的十进制数为:A、00101111B、47C、64D、2155、逻辑代数中的变量,只有()取值。

A、0和1两个B、0到9十个C、一个D、第二题、多项选择题(每题2分,5道题共10分)1、数字电路常用的用开关元件有:A、电感B、二极管C、三极管D、电阻E、场效应管F、电容2、数字电路三种最基本的逻辑运算包含:A、与非运算B、与运算C、或运算D、异或运算E、非运算3、异或运算是指:A、输入不同,输出为0B、输入不同,输出为1C、输入相同,输出为0D、输入相同,输出为14、或非运算的功能是:A、输入有1,输出为0B、输入有1,输出为1C、输入有0,输出为0D、输入全0,输出为1E、输入全0,输出为05、逻辑问题的描述方法有:A、真值表B、逻辑表达式C、逻辑图D、工作波形图第三题、判断题(每题1分,5道题共5分)1、按照电路结构和工作原理的不同分为:组合逻辑电路和时序逻辑电路。

正确错误2、(57)D=(111001)B =(10001010)余3BCD正确错误3、L=A•B表示或运算正确错误4、BCD码是指用4位二进制代码来表示十进制数的十个数码。

正确错误5、余3BCD码是有权代码。

正确错误《数字电子》第02章在线测试剩余时间:56:12 答题须知:1、本卷满分20分。

2、答完题后,请一定要单击下面的“交卷”按钮交卷,否则无法记录本试卷的成绩。

3、在交卷之前,不要刷新本网页,否则你的答题结果将会被清空。

第一题、单项选择题(每题1分,5道题共5分)1、PN结加正向电压时呈现:A、导通状态B、截止状态C、饱和状态D、2、三极管在饱和区:A、Je、Jc均正偏B、Je、Jc均反偏C、Je反偏、Jc正偏D、3、从结构上讲,三极管具有:A、两个极、三个结B、三个极、两个结C、三个极、三个结D、4、场效应管属于()器件。

A、电流控制B、电压控制C、功率控制D、5、与非门的多余输入端不能接:A、0B、1C、D、第二题、多项选择题(每题2分,5道题共10分)1、对于本征半导体:A、自由电子和空穴成对出现B、自由电子和空穴浓度相同C、自由电子浓度高,空穴浓度低D、自由电子和空穴数目相同E、自由电子数目少,空穴数目多2、三极管工作在饱和状态时:A、如图开关断开B、两个结均反偏C、如图开关闭合D、两个结均正偏E、一个结正偏,另一个结反偏3、TTL逻辑门具有()的特点。

A、功耗小B、工作速度快C、功耗大D、带负载强E、抗干扰强4、三极管也叫:A、电流控制性器件B、电压控制器件C、双极性器件D、单极性器件5、场效应管也叫:A、电流控制器件B、电压控制器件C、双极性器件D、单极性器件第三题、判断题(每题1分,5道题共5分)1、三极管饱和导通的条件是Ib〈Ibs。

正确错误2、三态门的输出除0、1两个状态外,还有第三态,即高阻态(禁止态)。

正确错误3、MOS门电路具有功耗大,扇出数高,抗干扰强,工作速度快的特点。

正确错误4、或非门的多余输入端不能接“1”。

正确错误5、逻辑门的多余输入端可以和有用端并接使用。

正确错误A、任一时刻的输出状态仅取决于该时刻输入状态的组合,而和电路原来的状态无关。

B、电路中含记忆单元触发器。

C、电路中不含记忆单元(触发器)。

D、输出和输入之间没有反馈延迟通路。

A、逻辑表达式B、真值表C、卡诺图D、逻辑图E、波形图A、不同的最小项,使其值为1的取值组合不同。

B、对变量任一组取值,任意两个最小项之积为1。

C、不同的最小项,使其值为1的取值组合相同。

D、对变量任一组取值,任意两个最小项之积为0。

E、对变量任一组取值,所有最小项之和恒为1。

A、最简式为A。

B、对偶式为A(A+B)。

C、最简式为A+B。

D、最简式为AB。

A、=1B、=0C、=A+BD、反函数为02、答完题后,请一定要单击下面的“交卷”按钮交卷,否则无法记录本试卷的成绩。

3、在交卷之前,不要刷新本网页,否则你的答题结果将会被清空。

第一题、单项选择题(每题1分,5道题共5分)1、对偶规则的意义在于:A、若两个表达式相等,则它们的对偶式也一定相等。

B、若两个表达式不等,则它们的对偶式一定相等。

C、若两个表达式相等,则它们的对偶式一定不相等。

D、2、对逻辑变量任一组取值,任意两个最小项之积为:A、1B、0C、不确定D、3、对逻辑变量任一组取值,所有最小项之和恒为:A、1B、0C、不确定D、4、卡诺图化简时,每个圈包围的方格数为:A、任意个B、2n个C、2的n次方个D、5、卡诺图化简时,八个相邻的最小项合并,可以消去()变量。

A、八个B、三个C、一个D、第二题、多项选择题(每题2分,5道题共10分)1、组合逻辑电路:A、任一时刻的输出状态仅取决于该时刻输入状态的组合,而和电路原来的状态无关。

B、电路中含记忆单元触发器。

C、电路中不含记忆单元(触发器)。

D、输出和输入之间没有反馈延迟通路。

2、同一个逻辑函数,其常用的逻辑表达式类型有:A、与或式B、与非式C、或非式D、与或非式3、卡诺图化简画圈的原则:A、所画总圈数要尽量少B、每个圈要尽可能大C、每个最小项都可重复用D、所有的1都必须圈到4、逻辑函数L=A+AB:A、最简式为A。

B、对偶式为A(A+B)。

C、最简式为A+B。

D、最简式为AB。

5、逻辑函数L=A+B+1:A、=1B、=0C、=A+BD、反函数为0第三题、判断题(每题1分,5道题共5分)1、在逻辑函数的每个最小项中,都含有n个因子,每个变量都以原变量或反变量的形式出现且只出现一次。

正确错误2、若两个最小项除去一个变量相同,其它都不同,称此两个最小项逻辑相邻。

正确错误3、组合逻辑电路的分析是指已知逻辑图,求表达式,真值表,确定电路的功能。

正确错误数字电子》第04章在线测试剩余时间:59:50答题须知:1、本卷满分20分。

2、答完题后,请一定要单击下面的“交卷”按钮交卷,否则无法记录本试卷的成绩。

3、在交卷之前,不要刷新本网页,否则你的答题结果将会被清空。

第一题、单项选择题(每题1分,5道题共5分)1、把某一信息转换为特定二进制代码的过程称为()。

A、译码B、编码C、选择D、2、二——十进制译码是指输入有()二进制代码,输出相应十进制数的十个信号。

A、十位B、四位C、二位D、3、对于优先编码器,同一时刻允许()输入。

A、两个或两个以上的信号同时B、只允许一个信号C、无法确定D、4、把公共数据线上的数据,按要求传送到多个不同的输出端的电路叫做:A、数据选择器B、编码器C、数据分配器D、译码器5、七段共阴极数码显示器,如要显示数码7,abcdefg的驱动信号为:A、0001111B、1110000C、1010110D、第二题、多项选择题(每题2分,5道题共10分)1、典型的组合逻辑电路有:A、译码器B、计数器C、加法器D、编码器2、二进制译码具有以下特点:A、输入n位二进制代码,输出有n个相互独立的有效信号。

B、输入n位二进制代码,输出有2的n次方个相互独立的有效信号。

C、每输入一组二进制代码,只有与其对应的输出端信号无效,其他输出端信号有效。

D、每输入一组二进制代码,只有与其对应的输出端信号有效,其他输出端信号无效。

E、每一个输出函数都是n位地址变量的一个最小项。

3、七段共阴极数码管:A、要用输出为高电平有效的七段显示译码器来驱动。

B、要用输出为低电平有效的七段显示译码器来驱动。

C、若要显示数据8,abcdefg=1111111。

D、若要显示数据8,abcdefg=1000001。

4、数据选择器是:A、能够从多路输入数据中选出多路作为输出的组合电路。

B、数据选择器的输出具有最简与或表达式的形式。

C、能够从多路输入数据中选出一路作为输出的组合电路。

D、数据选择器的输出具有标准与或表达式的形式,提供了地址变量的全部最小项。

5、74LS151集成芯片:A、是一个8选1数据选择器。

B、属于组合逻辑电路。

C、属于时序逻辑电路。

D、是一个3/8译码器。

第三题、判断题(每题1分,5道题共5分)1、数据选择器四选一,当地址码为00时,选择D3作为输出。

正确错误2、用来完成两个二进制数的大小比较的逻辑电路称为数值比较器。

正确错误3、能对两个1位二进制数进行相加而求得和及进位的逻辑电路称为全加器。

正确错误4、串行进位加法器电路简单、但速度较慢,并行进位加法器速度较快、但电路复杂。

正确错误5、用16选1数据选择器,不能实现四变量的组合逻辑函数。

正确错误《数字电子》第05章在线测试剩余时间:58:46 答题须知:1、本卷满分20分。

2、答完题后,请一定要单击下面的“交卷”按钮交卷,否则无法记录本试卷的成绩。

3、在交卷之前,不要刷新本网页,否则你的答题结果将会被清空。

第一题、单项选择题(每题1分,5道题共5分)1、触发器具有:A、记忆功能,可存储一位二进指数。

B、记忆功能,可存储2位二进指数。

C、没有记忆功能。

D、2、基本RS触发器在触发输入信号SR的作用下:A、只能置1,不能置0B、只能置0,不能置1C、可以置“1”或置“0D、3、D触发器是在CP脉冲作用下,根据输入信号D,具有()功能的电路。

A、置0、置1B、保持和翻转C、翻转D、4、当JK触发器的J=K=1时,所构成得触发器为:A、置0型的触发器B、置1型的触发器C、翻转型的触发器D、5、RS触发器的触发输入信号之间:A、有约束B、无约束C、无法确定D、第二题、多项选择题(每题2分,5道题共10分)1、触发器有两个互补的输出,且输出不仅与输入有关,还和电路原状态有关,他有:A、两个稳态0、1B、记忆功能C、可存储一位二进制数D、一个稳态02、触发器按功能分类有:A、T’触发器B、RS触发器C、JK触发器D、D触发器E、T触发器3、RS触发器在CP脉冲的作用下,根据输入信号RS,可以:A、保持B、置0C、置1D、翻转4、D触发器具有的功能有:A、置0B、置1C、保持D、翻转5、(),则构成T’触发器。

A、JK触发器的J=K=1时B、JK触发器的J=K=0时C、T触发器的T=1时D、T触发器的T=0时第三题、判断题(每题1分,5道题共5分)1、边沿触发器只有在有效的时钟沿才能触发翻转。

相关文档
最新文档