10珠江学院级数字电子技术期末考试1卷及答案范文

合集下载

(完整word版)数字电子技术基础期末考试试卷及答案

(完整word版)数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一)一、填空题: (每空1分,共10分)1.(30.25)10 = (11110.01 )2 = (1E.4)16 .2 。

逻辑函数L = + A+ B+ C +D = 1 。

3 . 三态门输出的三种状态分别为:、和。

4 。

主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 。

存储容量为4K×8位的RAM存储器,其地址线为12 条、数据线为8 条。

1.(30。

25)10 = ( 11110.01 )2 = (1E。

4 )16 .2 . 1.3 。

高电平、低电平和高阻态。

4 . .5 . 四。

6 。

12、8二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1。

设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。

2。

下列几种TTL电路中,输出端可实现线与功能的电路是( D)。

A、或非门B、与非门C、异或门D、OC门3。

对CMOS与非门电路,其多余输入端正确的处理方法是(D ).A、通过大电阻接地(〉1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)B、D、通过电阻接V CC4。

图2所示电路为由555定时器构成的(A ).A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5。

请判断以下哪个电路不是时序逻辑电路(C )。

A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A ).A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器B、D、双积分A/D转换器7.某电路的输入波形u I 和输出波形u O 如下图所示,则该电路为(C).A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C )。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器B、D、10位D/A转换器9、已知逻辑函数与其相等的函数为( D).A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出.A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术期末复习试卷及答案(四套)

数字电子技术期末复习试卷及答案(四套)

数字电子技术基础试卷(本科)及参考答案试卷一一、(20分)选择填空。

从每个小题的四个选项中选出一个正确答案,并将其编号填入该题后的括号中。

1.十进制数3.625的二进制数和8421BCD码分别为()A.11.11 和11.001 B.11.101 和0011.1C.11.01 和11.1 D.11.101 和11.1012.下列几种说法中错误的是()A.任何逻辑函数都可以用卡诺图表示。

B.逻辑函数的卡诺图是唯一的。

C.同一个卡诺图化简结果可能不是唯一的。

D.卡诺图中1的个数和0的个数相同。

3.和TTL电路相比,CMOS电路最突出的优点在于()A.可靠性高B.抗干扰能力强C.速度快D.功耗低4.为了把串行输入的数据转换为并行输出的数据,可以使用()A.寄存器B.移位寄存器C.计数器D.存储器5.单稳态触发器的输出脉冲的宽度取决于()A.触发脉冲的宽度B.触发脉冲的幅度C.电路本身的电容、电阻的参数D.电源电压的数值6.为了提高多谐振荡器频率的稳定性,最有效的方法是()A.提高电容、电阻的精度B.提高电源的稳定度C.采用石英晶体振荡器C.保持环境温度不变7.已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用()A.五进制计数器B.五位二进制计数器C.单稳态触发器C.多谐振荡器8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于()A.5V B.2VC.4V D.3V图1-8二、(12分)已知输入信号A、B、C的波形,试画出图2所示各电路输出(L1、L2、L3)的波形。

设触发器的初态为0。

图2三、(10分)如图3所示,为检测水箱的液位,在A 、B 、C 、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。

试用与非门设计一个水位状态显示电路,要求:当水面在A 、B 之间的正常状态时,仅绿灯G 亮;水面在B 、C 间或A 以上的异常状态时,仅黄Y 灯亮;水面在C 以下的危险状态时,仅红灯R 亮。

高等专科学校《数字电子技术》期末考试试卷及参考答案

高等专科学校《数字电子技术》期末考试试卷及参考答案

高等专科学校期末考试试卷及参考答案考试科目:《数字电子技术》考试时间:XXX班级:姓名:学号:注意事项:1. 考前请将密封线内填写清楚;2. 所有答案请直接答在试卷上;3.考试形式:闭卷;题号一二三四五总分得分评卷人一.选择题.(每题2分,共20分. 每小题只有一个答案)题号 1 2 3 4 5 6 7 8 9 10答案1).8421BCD码100100110100对应的十进制数是:(*知识点:BCD码)(A)2356 (B)934 (C)4712 (D)23552).n个变量可组成多少个最小项?(*知识点:最小项)(A)n (B)2n (C)2n (D)2n-13)已知函数F的卡诺图如图1-1, 试求其最简与或表达式(*知识点:卡诺图化简)4)如果在时钟脉冲CP=1期间, 由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选用什么结构的触发器?(** 知识点:主从结构触发器的动作特点)(A)TTL 主从(B)边沿(C)维持阻塞(D)同步RS5)已知函数,该函数的反函数是(*知识点:求反函数)6)为构成1024×4的RAM, 需要多少片256×1的RAM?(** 知识点:RAM的扩展)(A)16 (B)4 (C)8 (D)127)欲得到一个频率高度稳定的矩形波, 应采用什么电路(*知识点:石英晶体多谐振荡器)(A) 计数器(B)单稳态触发器(C)施密特触发器(D)石英晶体多谐振荡器8)若将一个频率为10KH Z的矩形波变换成一个1KH Z的矩形波, 应采用什么电路?(** 知识点:计数器的分频功能)(A)T'触发器 (B)十进制计数器(C)环形计数器(D)施密特触发器9)一个八位D/A转换器的最小输出电压增量为0.02V, 当输入代码为01001100时, 输出电压V O为多少伏?(** 知识点:D/A转换器)(A)0.76V (B)3.04V (C)1.40V (D)1.52V10) 对于TTL门电路来说,下列各图哪个是正确的?( *** 知识点:TTL门电路)二.分析题.1.逻辑电路及输入端CP、D的波形如图2-1, 设Q0=Q1=Q2=0(10分)(** 知识点:移位寄存器)(1)试画出在CP、D作用下,输出端Q0、Q1、Q2的波形;(2)说明电路的逻辑功能.2.由555定时器构成的单稳态电路如图2-2, 试回答下列问题(15分)(**** 知识点: 555定时器)(1)该电路的暂稳态持续时间two=?(2)根据two的值确定图2-2中, 哪个适合作为电路的输入触发信号, 并画出与其相应的V C和V O波形.555定时器功能表4脚6脚2脚3脚7脚0 ××0 导通1 >2/3V CC>1/3V CC0 导通1 <2/3V CC>1/3V CC不变不变1 <2/3V CC<1/3V CC 1 截止1 >2/3V CC<1/3V CC 1 截止三.设计题:1.已知函数, 试用以下几种组件实现电路(15分)(*** 知识点:用MSI进行组合逻辑电路的设计)(1)八选一数据选择器(2)四线-十六线译码器和多输入端与非门.2。

《数字电子技术》期末考试题及答案(经典)

《数字电子技术》期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数字电子技术期末考试试题含答案

数字电子技术期末考试试题含答案

.《数字电子技术》考试一试卷(第一套)课程号2904025035考试时间100分钟合用专业年级(方向):应用物理、电信科技2010级考试方式及要求:闭卷笔试题号一二三四五六七总分得分阅卷人(注:集成电路CD4532、74HC138、74HC151的功能见附表)一、填空题(共28分)1、(2分)()H=()D=()8421BCD。

2、(2分)逻辑函数L=+A+B+C+D=(1)。

3、(2分)由传输门组成的电路以以下图所示,当A=0时,输出L=B。

4、(2分)三态门可能输出的三种状态是低电平、高电平易高阻态_。

5、(3分)A/D变换器一般要经过_采样__、保持、量化和__编码__这4个步骤,A/D变换器的变换速度主要取决于变换种类。

对双积分型A/D变换器、并行比较型A/D变换器和逐次比较型A/D变换器的相对速度进行比较,变换速度最快的是_并行比较型A/D变换器__。

.西南石油大学试卷第2页共11页6、(2分)集成优先编码器CD4532(功能表见后)正常接电源和地,且 待编码信号输入端I 0 2 6 7,输入使能端 EI=1 ,其他输入端为 , =I =I =I =10 其输出Y 21Y 0为 111。

Y7、(3分)集成数据选择器74HC151组成的电路以以下图所示,则其输出Y=ABCABCABC 。

(注:不需化简)Y0 ABE YS2S174HC151CS0D0D1 D2D3D4 D5D6D70 18、(3分)某PLA 电路以以下图所示,其输出逻辑函数表达式 X=ABC A BC A BC 。

ABC×× ×× ×× × ×××× ×××××××X Y9、(2分)某单极性输出的 8位D/A 变换器正常工作,当输入数字量为 (10101010)B 时,其输出电压为,当输入数字量为(10101100) 时,其输出电压为V 。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

第一学期《数字电子技术》课程期末考试试卷A和答案数字电路与逻辑设计

第一学期《数字电子技术》课程期末考试试卷A和答案数字电路与逻辑设计

北京信息科技大学2008~2009学年第一学期《数字电子技术》课程期末考试试卷A课程所在学院:自动化学院适用专业班级:测控0601-03考试形式:闭卷注意:所有答案写在答题纸上,写在试卷上无效。

一、填空题(本题满分20分,共含10道小题,每小题2分)1∙(7AC1)16=( )2=( 1=( )]0。

2.具有推挽式输出级的TT1电路(是/否)可以将输出端并联使用,普通的CMOS门(是/否)可以将输出端并联使用。

(输入端的状态均为不定)3.相同编号的最小项和最大项存在的关系为o4.(+1oo"的原码为,反码为,补码为o5.若A是逻辑变量,则A㊉I=。

二、逻辑函数式的化筒(12分)1 .利用公式法化简为最简与或式:F=AB∖A f CD+(AD+3'C')')(4+B)2 .利用卡诺图法将逻辑函数化简为最简与或式:y(A,B,G=>z(OJ2,4),给定约束条件为m3+rτ‰t+mβ+rr‰j=O下面电路图中,写出输出信号是什么状态(高电平、低电平或高阻态),已知乂为74系四、试用一片8选1数据选择器74HC151产生逻辑函数:Y=AB r CD÷48(C÷r>)+ABXCΦZ))÷ABC r 要求给出设计的全过程,并画出逻辑电路图。

(12分)s ,A2A4YO O O OO O O1O∣O O1O D1O O11O1O OO1O1/人O11O2O11151X X X高阻五、TT1主从JK触发器的输入波形如图所示,画出输出端Q的波形(12分)CP六、分析如图时序逻辑电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路的功能以及能否自启动。

(14分)CP七、 试用一片4位同步二进制计数器741S163接成十进制计数器(允许附加必要的门电路,采用清零法),并作简要说明。

741S163的引脚图如下所示。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

华南农业大学珠江学院期末考试试卷2011--2012学年度 下 学期 考试科目:数字电子技术考试年级:__2010__级 考试类型:(闭卷)A 卷 考试时间: 120 分钟 学号 姓名 年级专业15小题,每小题1分,共15分)在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

1. 十进制数95用8421BCD 码表示为【 】。

A. 10 1111;B. 1001 0101;C. ;D. .2. 求一个逻辑函数F 的反函数,下列【 】种说法不正确:A. “·”换成“+”,“+”换成“·” ;B. 原变量换成反变量,反变量换成原变量;C. 变量不变D. 常数中的“0”换成“1”,“1”换成“0”。

3. 一个四变量的逻辑函数其最小项有【 】个。

A. 4个B. 8个C. 12个D. 16个4. 下列函数中【 】式是函数Z=AB+AC 的最小项表达式。

A. Z =ABC +ABC +ABCB. Z =ABC +ABC +ABCC. Z =AB+BC+ACD. C AB C B A ABC ++ 5. 逻辑函数F(A,B,C)=Σm(0,1,4,6)的最简“与非式”为【 】。

A. Y =C A B A ∙B. Y =C A B A ∙C. Y =AC AB ∙D. Y = AC B A ∙6. TTL 电路在正逻辑系统中,以下各种输入中【 】相当于输入逻辑“0”。

A. 悬空;B. 通过电阻2.7kΩ接电源;图1-1C. 通过电阻2.7kΩ接地; D . 通过电阻510Ω接地。

7. 若将一个TTL 异或门(设输入端为A 、B )当作反相器使用,则A 、B 端应【 】连接。

A. A 或B 中有一个接高电平1;B. A 或B 中有一个接低电平0;C. A 和B 并联使用;D. 不能实现。

8. OC 门组成电路如图1-1所示,其输出函数F 为【 】。

A. F =AB+BC ;B. F =BC AB +;C. F =(A+B)(B+C) ;D. F =BC AB ∙。

9. 测得某逻辑门输入A ,B 和输出F 的波形如图1-2所示,则F (A ,B )的表达式为【 】。

A. F=ABB. F=A+BC. F=ABD. F =A ⊕B10. 测得某逻辑门输入A ,B 、C 和输出F 的波形如图1-3所示,则F (A ,B )的表达式为【 】。

A. F=ABB. F=AB+CC. F=AB+C AD. 无法确定11. 下图由TTL 门电路组成的各电路中,能实现 F =AB 的电路是【 】。

A. B. C. D. 12. 图示各个CMOS 门电路输出端逻辑表达式Y=A 的是【 】。

图1—3图1—2试卷第3页共18页A. B. C. D. 13. 图1—4所示电路中,CP 脉冲的频率为4KHZ ,则输出端Q 的频率为【 】。

A. 1 kHZB. 2 kHZC. 4 kHZD. 8 kHZ14. 为实现将JK 触发器转换为D 触发器,应使【 】。

A. J=D ,K=DB. K=D ,J=DC. J=K=DD. J=K=D15. 四位二进制减法计数器的初始状态为1001,经过100个CP 时钟脉冲作用后的状态为【 】。

A. 1100B. 1101C. 0110D. 01011分,共10分) 1. 已知某逻辑函数的真值表如表2-1所示,F 的逻辑表达式为【 】。

2. 逻辑图如图2-1所示,输出F 的最简与或逻辑表达式为【 】。

3. 逻辑图如图2-2所示,输出F 的最简与或逻辑表达式为【】。

YY图2-1图2-2表2—1 图1—44.图2—3为四选一数据选择器,AB为地址信号,当AB=01时,Y=【】。

5.半加器逻辑符号如图1—4所示,当A=“1”,B=“1”时,C和S分别为【】和【】。

6.n个输入端的二进制译码器,共有【】个输出端。

对于每一组输入代码,有个输出端有有效电平。

7.如果对计算机键盘上108个符号进行二进制编码,则至少要【】位二进制数码。

8.半导体数码显示器的内部接法有两种形式:共【】接法和共【】接法。

9.首尾相连的n位移位寄存器称为【】计数器,其有效状态数为【】。

10.由555定时器构成的施密特触发器,在没有外加控制电压时,若电源电压V CC=12V,则V T+=【】,V T-=【】,回差电压为【】。

1分,共10分)1. 在普通编码器中,任何时刻都只允许输入两个编码信号,否则输出将发生混乱。

【】2.若两个函数具有不同的逻辑表达式,则两个逻辑函数必然不相等。

【】3.同步时序逻辑电路具有统一的时钟CP控制。

【】4.D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能。

【】5.组合逻辑电路中有具有记忆功能的逻辑部件。

【】6.触发器的0状态定义为:Q=0,Q =0. 【】7.现态和次态是两个相邻离散时间里触发器输出端的状态. 【】8.一个四位数比较器进行数值比较时,只有四位数全部比较完才能产生比较结果。

【】9.设 A、B、C为逻辑变量,若A+B=A+C,则B=C. 【】10. 如右图电路实现Y=AB·CD【】四、逻辑函数化简题(本大题共2小题,每小题5分,共10分)1.F(A,B,C,D)=∑m(0,1,2,3,6,8)+∑d(10,11,12,13,14,15)2.用公式法化简函数F=ABC+A B +AB C,写出过程。

试卷第5页共18页五、组合逻辑电路设计题(本大题10分)在举重比赛中,有A、B、C三位裁判,其中A为主裁判,当两位或两位以上裁判(其中必须包括A裁判在内)认为运动员上举合格,才可发出合格信号,试用与非门设计上述要求的组合逻辑电路。

要求:①列出逻辑状态表;②写出表达式;③画出逻辑图。

试卷第7页共18页六、同步时序电路分析题(本大题15分)时序逻辑电路如下图所示,按下列要求回答问题。

1.驱动方程:J 0 = K 0 = J 1 = K 1 = J 2 = K 2 =2.状态方程: Q 0n+1 = Q 1n+1 = Q 2n+1 =3.状态转换表:4.状态转换图:5.电路的逻辑功能:6..分析电路能否自启动:七、N进制计数器设计题(本大题10分)利用两片74LS161构成49进制加法计数器(可在如图7-1上连线画图;74LS161功能表见附表7-1)。

要求:①写出控制逻辑表达式;②画出连线图附表7-1 74161的状态表图7-1试卷第9页共18页八、中规模集成电路实现逻辑函数题(本大题10分)。

用数据选择器74LS151或二进制译码器74LS138设计4个开关控制一个电灯的逻辑电路,要求改变任何一个开关的状态,电灯的状态都要变化。

九、画波形图题(本大题共3小题,前两小题各3分,最后小题4分,共10分)1. 边沿JK触发器CP、J、K的波形如下图所示,画出触发器Q与Q的波形,设触发器初始状态为0.2.电路如下图所示,FF0和 FF1为D型触发器,它们的初始状态均为0,画出Q0、Q1的波形试卷第11页共18页3.画出下图所示电路输出信号Y 的波形,输入信号A 、B 、C 的波形见下图。

华南农业大学珠江学院期末考试试卷参考答案2011--2012学年度 下 学期 考试科目:数字电子技术考试年级:_2010_级 考试类型:(闭卷)A 卷 考试时间: 120 分钟一、单项选择题(本大题共15小题,每小题1分,共15分) 1~5 B C D D A6~10 A A A D B 11~15 D D B A C二、填空题(本大题共12小题,每空1分,共15分)1. A+C B2.B+ C A3. B A B A B A +⊕或4. C5. 1,06. 2n7. 7位 8. 阳;阴9. 2n ; ;2n -1 10.8v ;4v ;4v三、判断题(本大题共15小题,每小题1分,共15分)1~5 X x √ X X 6~10 X √ √ X X四、逻辑函数化简(本大题共2小题,每小题6分,共12分)1. F (A ,B ,C ,D )=∑m (0,1,2,3,6,8)+∑d (10,11,12,13,14,15)解:D C D B B A D C B A F ++=)(、、、2. F=ABC+A B +AB C =B F (A 、B 、C 、D )= B五、组合逻辑电路设计题(本大题10分)在举重比赛中,有A 、B 、C 三位裁判,其中A 为主裁判,当两位或两位以上裁判(其中必须包括A 裁判在内)认为运动员上举合格,才可发出合格信号,试用与非门设计上述要求的组合逻辑电路。

要求:①列出逻辑状态表;②写出表达式;试卷第13页共18页③画出逻辑图。

六、同步时序电路分析题(本大题15分)时序逻辑电路如下图所示,按下列要求回答问题。

(3)状态转换表 (4) 状态转换图ACAB AC AB Y ABC C AB C B A Y =+=++=(3) 逻辑图A BCY(5) 电路的逻辑功能:3位二进制减法计数器6..电路能自启动七、N进制计数器设计题(本大题10分)利用两片74LS161构成49进制加法计数器(可在如图7-1上连线画图;74LS161功能表见附表7-1)。

要求:①写出控制逻辑表达式;②画出连线图归零表达式S N =S49 = 2分nn QnQCRQ54八、中规模集成电路实现逻辑函数题(本大题10分)。

用数据选择器74LS151或二进制译码器74LS138设计4个开关控制一个电灯的逻辑电路,要求改变任何一个开关的状态,电灯的状态都要变化。

答案:1) 逻辑抽象输入变量:A、B、C、D表示4个开关;0和1分别表示开关的两种状态输出变量:Y表示电灯,亮为1,灭为0根据:n = k -1 = 4 -1 = 3 ;可用 8 选 1 数据选择器 74LS1512) 写出真值表试卷第15页共18页九、画波形图题(本大题共3小题,前两小题各3分,最后小题4分,共10分)1. 边沿JK触发器CP、J、K的波形如下图所示,画出触发器Q与Q的波形,设触发器初始状态为0.试卷第17页共18页2.电路如下图所示,FF 0和 FF 1为D 型触发器,它们的初始状态均为0,画出Q 0、Q 1的波形3.画出下图所示电路输出信号Y 的波形,输入信号A 、B 、C 的波形见下图。

解:Y=A+B+C。

相关文档
最新文档