华中师大《数字电路》练习测试题库及答案

合集下载

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案一、选择题(每题10分,共20分)1. 下列数字电路元件中,属于组合逻辑的是A. 集线器B. 隧道二极管C. 寄存器D. D触发器答案:A2. 十进制数 8 的二进制表示形式为A. 1010B. 1110C. 1000D. 1001答案:C3. 十六进制数 B 的二进制表示形式为A. 1010B. 1101C. 1111D. 1011答案:D4. 以下哪个逻辑门的输出是其他逻辑门输出的非A. 与门B. 或门C. 非门D. 异或门答案:C二、填空题(每题10分,共20分)1. 使用 2 输入 AND 门,将 A 和 B 两个开关输入,如果 A 和 B 均为高电平时,输出为________答案:高电平2. 使用 2 输入 OR 门,将 A 和 B 两个开关输入,如果 A 和 B 中有一个或两个为高电平时,输出为________答案:高电平3. 使用 2 输入 XOR 门,将 A 和 B 两个开关输入,如果 A 和 B 中只有一个为高电平时,输出为________答案:高电平4. 使用 2 输入 NAND 门时,输出为低电平的条件是________答案:A 和 B 均为高电平三、简答题(每题20分,共40分)1. 请简述组合逻辑和时序逻辑的区别。

答案:组合逻辑是指电路的输出仅由当前时刻的输入确定,与之前的输入无关。

组合逻辑电路的输出仅取决于输入信号的组合,对于相同的输入,始终保持相同的输出。

而时序逻辑是指电路的输出除了与当前输入有关外,还与之前的输入和输出有关。

时序逻辑电路的输出不仅取决于输入信号的组合,还受到电路之前状态的影响。

2. 请简述二进制和十六进制之间的转换原理。

答案:二进制是一种基于2的数制,只有两个数位 0 和 1。

而十六进制是一种基于16的数制,包含了 0 到 9 的数字和 A 到 F 的六个字母。

进行二进制到十六进制的转换时,将二进制数按照每四位分组,然后将每个四位二进制数转换为相应的十六进制数,最终得到的十六进制数就是对应的表示。

华师网络教育_本科_数字电路与逻辑设计_在线练习(整理)解读

华师网络教育_本科_数字电路与逻辑设计_在线练习(整理)解读

目录26 = 64,28 = 256,29 = 512,210 = 1024,220 = 1024K = 1M 选择题TTLTTL电路如图所示, TTL电路实现逻辑功能Y=()。

答案:ATTL电路如图所示,其输出的逻辑函数Y=()。

P22 P77 或非门(电阻相当于输入高电平1)答案:ATTL电路如图所示,其逻辑函数Y=()。

P24 P77 异或门答案:BTTL电路如图所示,其逻辑函数Y=()。

P22 P77 与非门答案:A如图所示TTL电路实现的逻辑关系是()答案:D可以用作模拟开关,被称为双向开关的器件是()A.TTL三态门B.TTL与非门C.CMOS异或门D.CMOS传输门答案:D选择题真值表逻辑功能若采用正逻辑,如下真值表所表示的逻辑功能是()答案:D若采用正逻辑,如下真值表所表示的逻辑功能是()。

答案:A若采用正逻辑,如下真值表所表示的逻辑功能是()答案:C答案:B答案:B选择题存储器触发器只读存储器ROM的存储矩阵是()。

A.与阵列B.或阵列C.三态控制端D.与非阵列答案:B2048×8位的RAM有()位地址线。

2048 = 211A.8B.10C.11D.12答案:C1024×4位的RAM有()位数据线。

A.2B.4C.8D.16答案:B以下器件中具有脉冲鉴幅功能的器件是()。

A.反相器B.译码器C.施密特触发器D.单稳态触发器答案:Cn位寄存器由()个触发器构成。

A.2B.nC.2nD. 2 n答案:B将T触发器接成如图所示电路,其特性方程Q n+1 =()答案:D将JK触发器接成图中所示电路,其次态逻辑表达式:Q n+1=( )答案:B将D 触发器接成如图所示电路,其特性方程Qn+1=( )答案:D同步时钟RS 触发器与边沿RS 触发器具有( )。

A.相同的逻辑功能 B.相同的电路结构 C.相同的触发脉冲 D.相同的输出波形 答案:A选择题某二位时序电路的状态转换图如下所示,可以判断该时序电路是( )A.二进制加法计数器B.二进制减法计数器C.二位环型计数器D.三进制计数器 答案:A三位二进制计数器的有效状态数为( ) A.2 B.3 C.6 D.8 答案:DDAC实现的功能是( )A.反相输出B.数模转换C.模数转换D.输出缓冲答案:B以下所列器件中,能实现模数转换的是()A.双积分型ADCB.集成DACC.权电阻DACD.PROM答案:A如图所示电路,该电路为()A.二极管与门B.二极管或门C.MOS管反相器D.CMOS与非门答案:A组合逻辑电路中的竞争冒险现象是由于 ( )所引起的。

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案一、选择题1. 数字电路中,下列哪种逻辑门属于非门?A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪种编码方式是唯一的一种无歧义性编码?A. 8421编码B. 2421编码C. 余3码D. 灰码答案:D3. 数字电路中,下列哪种触发器具有置位和复位功能?A. D触发器B.JK触发器C. RS触发器D. T触发器答案:C4. 数字电路中,下列哪种寄存器可以实现串行输入、串行输出?A. 移位寄存器B. 计数器C. 锁存器D. 寄存器答案:A5. 下列哪种数字电路可以实现数据的并行输入、串行输出?A. 并行输入/并行输出寄存器B. 串行输入/串行输出寄存器C. 并行输入/串行输出寄存器D. 串行输入/并行输出寄存器答案:C二、填空题6. 数字电路中的基本逻辑门有______、______、______。

答案:与门、或门、非门7. 数字电路中的组合逻辑电路有______、______、______等。

答案:编码器、译码器、多路选择器8. 数字电路中的时序逻辑电路有______、______、______等。

答案:触发器、计数器、寄存器9. 数字电路中的触发器按功能可分为______、______、______、______。

答案:RS触发器、D触发器、JK触发器、T触发器10. 数字电路中的计数器按计数方式可分为______、______。

答案:同步计数器、异步计数器三、判断题11. 逻辑门电路的输出与输入之间具有一一对应关系。

()答案:√12. 组合逻辑电路在任何时刻的输出仅取决于当时的输入信号。

()答案:√13. 时序逻辑电路的输出不仅取决于当前的输入信号,还与电路的前一个状态有关。

()答案:√14. 触发器具有记忆功能,可以存储一位二进制信息。

()答案:√15. 计数器可以用来计算输入脉冲的个数,但不能用于分频。

()答案:×(计数器也可以用于分频)四、简答题16. 简述组合逻辑电路与时序逻辑电路的区别。

华中师范大学大一计算机专业数字电子技术试卷及答案

华中师范大学大一计算机专业数字电子技术试卷及答案

D C B A D C A B ++C B A C B A C B A Y ⋅⋅++++⋅⋅=1华中师范大学数字电子技术试卷一、填空(20分)1. 数制转换: (8F)16 = ( 143 )10= ( 10001111 )2 = ( 217 )8。

(3EC)H = ( 1004 )D ,(2003) D = (11111010011)B = ( 3723)O 。

2. 有一数码10010011,作为自然二进制数时,它相当于十进制数 147 ,作为8421BCD 码时,它相当于十进制数 93 。

3. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F = 4. 如果对键盘上108个符号进行二进制编码,则至少要 7 位二进制数码。

5. 在TTL 门电路的一个输入端与地之间接一个10K Ω电阻,则相当于在该输入端输入 高 电平; 在CMOS 门电路的输入端与电源之间接一个1K Ω电阻,相当于在该输入端输入 高 电平。

6.TTL 电路的电源电压为 5 V , CMOS 电路的电源电压为 3—18 V 。

7. 74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为 10111111 。

8. 一个10位地址码、8位输出的ROM ,其存储容量为 8K 或213 。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有 11 根地址线,有 16 根数据读出线。

10 .能够实现“线与”的TTL 门电路叫 OC 门 ,能够实现“线与”的CMOS 门电路叫 OD 门。

二、完成以下要求。

(8分)1. 要实现Y=A+B 的逻辑关系,请正确连接多余端。

(a )多余端接电源或与A 或B 接在一起 (b )多余端接地或与A 或B 接在一起2. 写出下图的逻辑表达式。

(完整版)数字电路试题及参考答案

(完整版)数字电路试题及参考答案

《数字电路》试卷及答案一、【单项选择题】 ( 本大题共20 小题,每题 2 分,共40 分) 在每题列出的四个选项中只有一个选项是切合题目要求的,请将正确选项前的字母填在答题卷相应题号处。

1、关于钟控 RS触发器,若要求其输出“ 0”状态不变,则输入的RS信号应为( A)。

[A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X2、以下各电路中,( B)能够产生脉冲准时。

[A]多谐振荡器[B]单稳态触发器[C]施密特触发器[D]石英晶体多谐振荡器3、以下逻辑电路中为时序逻辑电路的是(C)。

[A]变量译码器[B]加法器[C]数码存放器[D]数据选择器4、同步时序电路和异步时序电路比较,其差别在于后者(B)。

[A]没有触发器[B]没有一致的时钟脉冲控制[C]没有稳固状态[D]输出只与内部状态相关5、当用专用输出构造的PAL设计时序逻辑电路时,一定还要具备有(A)。

[A]触发器[B]晶体管[C] MOS 管[D]电容6、能将输出端直接相接达成线与的电路有(C)。

[A] TTL 与门[B]或门[C]三态门[D]三极管非门7、 TTL 与非门的剩余脚悬空等效于(A)。

[A] 1[B] 0[C] Vcc[D] Vee8、以下哪一条不是除去竟争冒险的举措(B)。

[A]接入滤波电路[B]利用触发器[C]加当选通脉冲[D]改正逻辑设计9、主从触发器的触发方式是(D)。

[A] CP=1[B] CP上涨沿[C] CP 降落沿[D]分两次办理10、组合型 PLA 是由( A)组成。

[A]与门阵列和或门阵列[B]一个计数器[C]一个或阵列[D]一个存放器11、以下四个数中,最大的数是(B)。

[A] (AF) 16[B] (001010000010)8421BCD[C] (10100000) 2[D] (198) 1012、触发器有两个稳态,储存8 位二进制信息要(B)个触发器。

[A] 2[B] 8[C] 16[D] 3213、以下门电路属于双极型的是(A)。

华中师大《数字电路》练习测试题库及答案

华中师大《数字电路》练习测试题库及答案

华中师范大学网络教育学院《数字电路》练习测试题库及答案一、单项选择题。

1、在下列逻辑电路中,不是组合逻辑电路的是------ 。

A. 译码器B. 编码器C. 全加器D. 寄存器2、时序电路可以由____________组成。

A.门电路B. 触发器或门电路C. 触发器或触发器和门电路的组合3、时序电路输出状态的改变____________。

A. 仅与该时刻输入信号的状态有关B. 仅与时序电路的原状态有关C. 与以上两者皆有关4、组合电路的竞争和险象是指___________。

A. 输入信号有干扰时,在输出端产生了干扰脉冲B. 输入信号改变状态时,输出端可能出现的虚假信号C. 输入信号不变时,输出端可能出现的虚假信号5、仅具有“置0” “置1”功能的触发器叫___________。

A. JK触发器B. RS触发器C. D触发器6、译码电路的输入量是____________。

A. 二进制B. 十进制C. 某个特定的输入信号7、由n个JK触发器构成的扭环形计数器,其有效计数状态共有___________个A.n;B.2的n次方;C.2n8、编码电路和译码电路中,____________电路的输出是二进制代码。

A. 编码B. 译码C. 编码和译码9、ROM是指_____________。

A. 随机读写存储器B. 只读存储器C. 不可擦除式只读存储器D. 可擦可编程只读存储器10、寄存器在电路组成上的特点是____________。

A. 有CP输入端,无数据输入端B. 有CP输入端和数据输入端C. 无CP输入端,有数据输入端11、组合电路的竞争和险象是指___________。

A. 输入信号有干扰时,在输出端产生了干扰脉冲B. 输入信号改变状态时,输出端可能出现的虚假信号C. 输入信号不变时,输出端可能出现的虚假信号12、若使JK 触发器仅有翻转功能,控制端J 、K 正确接法是___________。

A .J= K= Q nB .J=K=1C .J=K=013、逻辑函数中的最小项_______________。

【奥鹏】19春华师《数字电路》在线作业[第三套]答案

【奥鹏】19春华师《数字电路》在线作业[第三套]答案

【奥鹏】19春华师《数字电路》在线作业
试卷满分:100 试卷得分:100
一、单选题(共30题,60分)
1、常用的BCD码有().
A奇偶校验码
B格雷码
C8421码
D汉明码
[仔细阅读以上试题,并作出选择]
正确选择:C
2、在下列逻辑电路中,不是组合逻辑电路的有()A译码器
B编码器
C全加器
D寄存器
[仔细阅读以上试题,并作出选择]
正确选择:D
3、一位十六进制数可以用()位二进制数来表示
A1
B2
C4
D16
[仔细阅读以上试题,并作出选择]
正确选择:C
4、下列逻辑电路中为时序逻辑电路的是()
A变量译码器
B加法器
C数码寄存器
D数据选择器
[仔细阅读以上试题,并作出选择]
正确选择:C
5、与十进制数(53.5)10等值的数或代码为(). A(01010011.0101)8421BCD
B(36.8)16
C(100101.1)2
D(65.7)8
[仔细阅读以上试题,并作出选择]
正确选择:A。

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案一、选择题1. 数字电路中最基本的逻辑门是以下哪一个?A. 与非门B. 或非门C. 与门D. 异或门答案:C2. 在二进制数系统中,用三个比特(bit)可以表示多少个不同的数值?A. 4B. 6C. 8D. 10答案:C3. 下列哪个触发器具有记忆功能?A. 组合逻辑B. 时序逻辑C. D型触发器D. T型触发器答案:C4. 在数字电路中,"0" 和 "1" 分别代表什么逻辑状态?A. 低电平 / 高电平B. 高电平 / 低电平C. 接地 / 供电D. 禁用 / 启用答案:A5. 以下哪种类型的逻辑门是使用晶体管实现开关功能的?A. 模拟门B. 数字门C. 模拟数字门D. 晶体管逻辑门答案:D二、填空题1. 在数字电路中,一个______门输出的高电平可以驱动多个输入端,而不会改变输出电平。

答案:或门2. _______是数字电路设计中的一种基本方法,它将复杂的电路分解为更简单的子电路。

答案:模块化设计3. 在数字电路中,一个______触发器在时钟信号的上升沿改变状态,而______触发器在下降沿改变状态。

答案:D型;JK型4. 一个4位二进制计数器的最大输出值是______。

答案:155. 在数字电路中,______是一种用于存储数据的电路,它可以在没有时钟信号的情况下保持信息。

答案:触发器三、简答题1. 请简述数字电路与模拟电路的主要区别。

答:数字电路处理的是离散的信号,通常只有两种状态(如高电平代表“1”,低电平代表“0”),而模拟电路处理的是连续变化的信号。

数字电路的主要优点是抗干扰能力强,易于实现逻辑运算和存储功能,而模拟电路则更擅长处理连续变化的信号,如音频和视频信号。

2. 什么是组合逻辑和时序逻辑?答:组合逻辑是指其输出仅依赖于当前输入信号的逻辑电路,不包含存储元件,如与门、或门和非门等。

时序逻辑则包含存储元件(如触发器),其输出不仅依赖于当前的输入信号,还依赖于历史状态,因此具有记忆功能。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

华中师范大学网络教育学院《数字电路》练习测试题库及答案一、单项选择题。

1、在下列逻辑电路中,不是组合逻辑电路的是------ 。

A. 译码器B. 编码器C. 全加器D. 寄存器2、时序电路可以由____________组成。

A.门电路B. 触发器或门电路C. 触发器或触发器和门电路的组合3、时序电路输出状态的改变____________。

A. 仅与该时刻输入信号的状态有关B. 仅与时序电路的原状态有关C. 与以上两者皆有关4、组合电路的竞争和险象是指___________。

A. 输入信号有干扰时,在输出端产生了干扰脉冲B. 输入信号改变状态时,输出端可能出现的虚假信号C. 输入信号不变时,输出端可能出现的虚假信号5、仅具有“置0” “置1”功能的触发器叫___________。

A. JK触发器B. RS触发器C. D触发器6、译码电路的输入量是____________。

A. 二进制B. 十进制C. 某个特定的输入信号7、由n个JK触发器构成的扭环形计数器,其有效计数状态共有___________个A.n;B.2的n次方;C.2n8、编码电路和译码电路中,____________电路的输出是二进制代码。

A. 编码B. 译码C. 编码和译码9、ROM是指_____________。

A. 随机读写存储器B. 只读存储器C. 不可擦除式只读存储器D. 可擦可编程只读存储器10、寄存器在电路组成上的特点是____________。

A. 有CP输入端,无数据输入端B. 有CP输入端和数据输入端C. 无CP输入端,有数据输入端11、组合电路的竞争和险象是指___________。

A. 输入信号有干扰时,在输出端产生了干扰脉冲B. 输入信号改变状态时,输出端可能出现的虚假信号C. 输入信号不变时,输出端可能出现的虚假信号12、若使JK 触发器仅有翻转功能,控制端J 、K 正确接法是___________。

A .J= K= Q nB .J=K=1C .J=K=013、逻辑函数中的最小项_______________。

A. 任何两个不同的最小项乘积为1B. 任何两个不同的最小项乘积为0C. 任何两个不同的最小项乘积为1或014、下列触发器中,没有约束条件的是_________ 。

A .基本RS 触发器B .主从RS 触发器C .钟控RS 触发器 D. 边沿D 触发器15、译码电路的输出量是____________。

A. 二进制代码B. 十进制数C. 某个对应的输出信号16、七段数码显示译码电路应有 ____________个输出端。

A. 8个B. 7个C. 16个17、通常计数器应具有___________功能。

A. 清零、置数、累计CP 个数B. 存取数据C. 两者皆有18、二进制译码器是指____________。

A. 将二进制代码转换成某个对应的输出信号B. 将某个特定的输入信号转换成二进制数C. 具有以上两种功能19、译码电路的输入量是____________。

A. 二进制B. 十进制C. 某个特定的输入信号20.某逻辑函数F = ABC ,它的反函数F 应是________________。

a .ABCb .A+B+Cc .C B A ++21.下列等式正确的是______________。

a .A(AB )=A+B b. AB+ A B =A+ BA+AB+B=A +B d. A C B A ++=B C22.组合逻辑电路的设计是指____________。

a .已知逻辑要求,求解逻辑表达式并画逻辑图的过程b .已知逻辑要求,列真值表的过程c .已知逻辑图,求解逻辑功能的过程23.以下错误的是_____________。

a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器24. 组合逻辑电路的特点是_____________。

a . 含有记忆元件b .输出、输入间有反馈通路c .电路输出与以前状态有关d .全部由门电路构成。

25.仅具有“置0”、“置1”功能的触发器称为____________。

a .JK 触发器b .RS 触发器c .D 触发器d .T 触发器26.函数C B AB C A F ⋅++=,当变量取值为______________时,不会出现冒险现象。

a .B = C = 1 b. B = C = 0A= 1,C = 0 d. A = B = 027.下列_____________方法可以消除组合逻辑电路的竞争冒险现象。

a .输入状态不变b .加精密的电源c .接滤波电容28.按各触发器的状态转换和与CP 的分类,计数器可分为____________计数器。

a .加法、减法和可逆b .同步和异步c .二、十和N 进制29.单稳态触发器具有____________功能。

a .计数b .定时、延时c .定时、延时、整形30.逻辑函数=⊕⊕=)(B A A F _______________。

a .Bb .B A ⊕c .B A AB +31.下列器件中,属于组合电路的是_____________。

a .计数器和全加器b .寄存器和比较器c .全加器和比较器d .计数器和寄存器32.下列描述不正确的是_____________。

a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。

b .寄存器只能存储小量数据,存储器可存储大量数据。

c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确33.下列_____________方法可以消除组合逻辑电路的竞争冒险现象。

a .输入状态不变b .加精密的电源c .接滤波电容34.仅具有“置0”、“置1”功能的触发器称为____________。

a .JK 触发器b .RS 触发器c .D 触发器35.下列各门电路中____________的输出端可直接相连,实现线与。

a .一般TTL 与非门b .集电极开路TTL 与非门c .一般CMOS 与非门d .一般TTL 或非门36.已知B A B B A Y ++=下列结果中正确的是____________。

a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=37.以下式子中不正确的是___________。

a .1•A =Ab .A +A=Ac .B A B A +=+d .1+A =138.全加器是指_____________。

a .两个同位的二进制数相加b .不带进位的两个同位二进制数相加c .两个同位的二进制数和来自低位的进位三者相加39.正逻辑体制是指______________ 。

a .高电平用1 表示、低电平用0表示b .高电平用0 表示、低电平用1表示c .高、低电平均用1或0表示40.在逻辑函数的卡诺图化简中,若每个圈中被合并的最小项个数越多,则说明化简后__________________ 。

a . 乘积项个数越少b .该乘积项含变量少c .实现该功能的门电路少41. 不能将减法运算转换为加法运算。

a .原码b .反码c .补码 d.其他42.小数“0”的反码可以写为a.0.0...0 b.1.0...0 c.0.1...1 d.1.1 (1)43.逻辑函数F=A B和G=A⊙B满足关系。

a.F= b.F’=G c.F’=d.F=G 144.要使JK触发器在时钟脉冲作用下,实现输出,则输入端信号应为。

a.J=K=0 b.J=K=1 c.J=1,K=0 d.J=0,K=145.设计一个同步10进制计数器,需要触发器。

a.3个b.4个c.5个d.10个46.对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为。

a. RS=X0b. RS=0Xc.RS=X1d.RS=1X47.以下各电路中,可以产生脉冲定时。

a.多谐振荡器b.单稳态触发器c.施密特触发器d.石英晶体多谐振荡器48.当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有a. 触发器b. 晶体管c. MOS管d. 电容二、判断题。

1、若A+B=A+0 则B=02、AB=AC 则B=C3、二极管的外加电压小于0.5v时管子截止,相当于断开的开关4、三极管Ube<0.5v时管子处于截止状态,CE间相当于断开的开关5、NMOS管当UGS>VTN时,管子截止,相当于断开的开关6、二极管与门中,当输入端悬空时,输出为高电平7、CMOS门电路的电源工作电压越高,则其抗干扰能力越强。

8、CMOS门电路正常工作时,输入电流为0,串接电阻不影响输入状态CMOS门电路输入端悬空时,相当于高电平状态。

9、CMOS门电路输入端悬空时,相当于高电平状态。

10、CMOS门电路闲置输入端不允许悬空。

11、CMOS门电路静态功耗小,抗干扰能力强。

12、CMOS门电电源电压只能是5V 。

13、CMOS门电电源电压只能是5V 。

14、CMOS传输,具有双向传输模拟信号的功能.15、CMOS门电路的传输时间较长。

16、CMOS门电路输出端不能直接接电源。

17、TTL反相器和CMOS反相器具有一样的功能和电气特性18、TTL反相器具有比CMOS反相器更强的带负载能力19、TTL反相器输入端悬空时,输出为低电平20、TTL反相器经过电阻接地,输出为高电平21、TTL反相器灌电流负载大于拉电流负载能力22、TTL反相器正常工作时输入电流等于023、TTL反相器采用推拉输出结构,主要是为了提高带负载能力24、A与A异或的结果是025、触发器是构成时序电路的基本单元;26、按触发方式分类:触发器可分为RS、JK、D、T触发器。

27、二进制变为十进制的编码称为BCD,一般常用的BCD码有格雷码.28、数字信号是离散的、模拟信号是连续的。

29、编码电路和译码电路中,译码电路的输出是二进制代码。

30、组合电路没有记忆功能,它由基本门电路组成。

31、静态RAM需要定时刷新,而动态RAM则不需要自动刷新。

32、施密特触发器常用于对脉冲波形的计数与寄存。

33、0”的补码只有一种形式。

34、卡诺图中,两个相邻的最小项至少有一个变量互反。

35、用或非门可以实现3种基本的逻辑运算。

36、三极管饱和越深,关断时间越短。

37、在数字电路中,逻辑功能相同的TTL门和CMOS门芯片可以互相替代使用。

38、多个三态门电路的输出可以直接并接,实现逻辑与。

39、时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。

40、采用奇偶校验电路可以发现代码传送过程中的所有错误。

三、填空题。

1、(10011101)2的八进制数码是(_________)8,十六进制数码是(_________)16 。

相关文档
最新文档