组成原理试卷
计算机组成原理期中试卷及答案解析

计组期中考试考试说明考试说明:考察4.2章节之前的小题(其中3.6不考),难度接近真题。
满分100分,共20;对A.250us、400B.400us、250C.425us、235D.500us、2002.C【解析】100,000条指令总的执行周期数=1*45000+2*32000+15000*3+8000*2=170000个时钟周期,该处理器1秒钟的时钟周期数为400M,故执行时间为0.17M/400M=425us,该处理器的有效MIPS=1s/425us*100000≈235,故答案选C。
3.下面有关计算机语言的说法中,错误的是()。
Ⅰ. 机器语言是由0/1代码串构成的代码语言,而汇编语言是符号化的语言Ⅱ. 机器语言和汇编语言是面向机器的语言,因此,能够被计算机硬件直接执行Ⅲ. 高级语言需要编译成二进制机器指令后才能执行,而汇编语言因为与机器指令一一对应,所以不需要编译就可执行A.仅Ⅰ和ⅡB.仅Ⅰ和ⅢC.仅Ⅱ和ⅢD.Ⅰ、Ⅱ和Ⅲ3.C【解析】汇编语言是把机器语言的二进制代码对应成汇编的符号进行编程,因此汇编语言属于符号化的语言。
汇编语言的程序必须经过一个称为汇编程序的系统软件翻译,将其转换为计算机的机器语言程序之后,才能在计算机上执行。
4.以下有关使用GCC生成C语言程序的可执行文件的叙述中,错误的是()。
A. 第一步预处理,对#include、#define、#ifdef等预处理命令进行处理B. 第二步编译,将预处理结果编译转换为二进制形式的汇编语言程序代码C. 第三步汇编,将汇编语言代码汇编转换为机器指令表示的机器语言代码D. 第四步链接,将多个模块的机器语言代码链接生成可执行目标程序文件4.B【解析】编译是将预处理结果转换为汇编语言,汇编语言使用助记符,不是二进制形式,B错误。
5.假设sizeof (int) = 4 bytes,对于以下C语言代码:int cod=2;printf (“%d\n”,~cod); //~为按位取反操作上述程序段的输出结果为( )A.-3B. -2C.231-1D.231-25.A【解析】cod的补码表示为00 00 00 02H,则~cod为FF FF FF FDH,而FF FF FF FDH在计算机中是以补码的方式解析,其真值为-3,故选A。
组成原理试卷

组成原理试题名词解释题:1.主机:由CPU、存储器与I/O接口合在一起构成的处理系统称为主机。
2.CPU:中央处理器,是计算机的核心部件,由运算器和控制器构成。
3.运算器:计算机中完成运算功能的部件,由ALU和寄存器构成。
4.ALU:算术逻辑运算单元,负责执行各种算术运算和逻辑运算。
14.存储器:计算机中存储程序和数据的部件,分为内存和外存。
15.总线:计算机中连接功能单元的公共线路,是一束信号线的集合,包括数据总线.地址总线和控制总线。
23.主存:一般采用半导体存储器件实现,速度较高.成本高且当电源断开时存储器的内容会丢失。
24.辅存:一般通过输入输出部件连接到主存储器的外围设备,成本低,存储时间长。
1.RAM:随机访问存储器,能够快速方便的访问地址中的内容,访问的速度与存储位置无关。
2.ROM:只读存储器,一种只能读取数据不能写入数据的存储器。
3.SRAM:静态随机访问存储器,采用双稳态电路存储信息。
4.DRAM:动态随机访问存储器,利用电容电荷存储信息。
6.PROM:可编程的ROM,可以被用户编程一次。
7.EPROM:可擦写可编程的ROM,可以被用户编程多次。
靠紫外线激发浮置栅上的电荷以达到擦除的目的。
8.EEPROM:电可擦写可编程的ROM,能够用电子的方法擦除其中的内容。
9.SDRAM:同步型动态随机访问存储器,在系统时钟控制下进行数据的读写。
10.快闪存储器:一种非挥发性存储器,与EEPROM类似,能够用电子的方法擦除其中的内容。
21.RISC:精简指令系统计算机,即指令系统中的指令数量少,且指令功能相对简单。
22.CISC:复杂指令系统计算机,即指令系统中的指令数量多,且指令功能相对较强。
23.堆栈:数据的写入写出不需要地址,按先进后出的顺序读取数据的存储区。
1.指令周期:从一条指令的启动到下一条指令的启动的间隔时间。
2.机器周期:指令执行中每一步操作所需的时间。
8.微操作:在微程序控制器中,执行部件接受微指令后所进行的操作。
专升本《计算机组成原理》_试卷_答案

专升本《计算机组成原理》_试卷_答案(共5页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--专升本《计算机组成原理》一、(共75题,共150分)1. 冯诺衣曼计算机工作方式的基本特点是( ) (2分)A.以控制器为中心B.按地址访问并顺序执行指令C.堆栈操作D.存储器按内部选择地址。
.标准答案:B2. 下列关于计算机系统层次结构的描述中,不正确的是( ) (2分)A.微程序级属于硬件级,其它级都是软件级B.固件功能类似于软件,形态类似硬件C.从功能看,软件与硬件具有等价性D.不同机器级的程序具有不同的执行效率。
.标准答案:A3. 与十进制数-65对应的8位移码为( ) (2分)C..标准答案:A4. CRC编码的码距为( ) (2分).标准答案:C5. 某计算机字长8位,两个有符号整数[x]补= 44H , [y]补= DCH,在该机中执行算术运算x +2y后得到的结果及相应溢出标志位OF的值分别为( ) (2分),0 ,1 ,0 ,1.标准答案:C6. 加法器采用先行进位的目的是( ) (2分)A.优化加法器的结构B.加速进位位的产生C.保证运算结果正确D.正确传递进位位.标准答案:B7. 相联存贮器寻址的原理是( ) (2分)A.地址方式B.堆栈方式C.内容指定方式D.地址方式与堆栈方式.标准答案:C8. 假定用16k′8位的存储器芯片组成一个多体交叉的64k′8位的存储器,则地址为BFFFH所在芯片的最小全局地址为( ) (2分).标准答案:D9. 下列关于指令操作码(OP)的描述中,错误的是( ) (2分)A.操作码可向未使用的地址码字段扩展B.操作码表征指令的功能字段为n位时最多支持2n条指令D.指令中必须有操作码字段.标准答案:C10. 指令执行所需的操作数不会来自( ) (2分)A.指令寄存器IRB.主存C.通用寄存器D.变址寄存器.标准答案:D11. 指令系统采用不同寻址方式的目的是( ) (2分)A.实现存贮程序和程序控制;B.缩短指令长度,扩大寻址空间,提高编程灵活性;。
计算机组成原理10套试卷整理资料

一、选择题1 从器件角度看,计算机经历了五代变化。
但从系统结构看,至今绝大多数计算机仍属于( B )计算机。
(光盘的第一章)A 并行B 冯? 诺依曼C 智能D 串行2 某机字长 32 位,其中 1 位表示符号位。
若用定点整数表示,则最小负整数为( A )。
P16 —(这是答案在书上的页码,下面的一样)A -(231-1)B -(230-1)C -(231+1)D -(230+1)3 以下有关运算器的描述,( C )是正确的。
A 只做加法运算B 只做算术运算C 算术运算与逻辑运算D 只做逻辑运算4 EEPROM 是指( D )。
P83A 读写存储器B 只读存储器C 闪速存储器 D电擦除可程只读存储器5 当前的 CPU 由( B )组成。
P127A 控制器B 控制器、运算器、cacheC 运算器、主存D 控制器、ALU、主存6 在集中式总线仲裁中,( A )方式响应时间最快。
P195A 独立请求B 计数器定时查询C 菊花链7 CPU 中跟踪指令后继地址的寄存器是( C)。
P129 A 地址寄存器 B 指令计数器C 程序计数器D 指令寄存器8 从信息流的传输速度来看,( A )系统工作效率最低。
P186A 单总线B 双总线C 三总线D 多总线9 冯? 诺依曼机工作的基本方式的特点是( B )。
(光盘的第一章)A 多指令流单数据流B 按地址访问并顺序执行指令C 堆栈操作D 存贮器按内容选择地址10 在机器数( B)中,零的表示形式是唯一的。
P22A 原码B 补码C 移码D 反码11 在定点二进制运算器中,减法运算一般通过( D )来实现。
P27A 原码运算的二进制减法器B 补码运算的二进制减法器C 原码运算的十进制加法器D 补码运算的二进制加法器12 某计算机字长 32 位,其存储容量为 256MB,若按单字编址,它的寻址范围是( D )。
A 0—64MB B 0—32MBC 0—32MD 0—64M13 主存贮器和 CPU 之间增加 cache 的目的是( A )。
(完整)计算机组成原理复习试卷

《计算机组成原理》复习试卷一、填空题1、冯·诺依曼模型中,存储器是由定长存储单元组成的、按访问的、空间;其存储程序原理是以等同地位存放在同一存储器中;其程序流控制思想为下条指令地址由产生、程序执行过程为循环的指令执行过程。
2、现代计算机结构中常以为中心、通过实现各功能部件互连;CPU中PC寄存器主要用来存放、IR寄存器主要用来存放。
3、机器中8位定点表示的无符号整数可表示的数值范围是至,8位定点补码形式表示的有符号纯整数可表示的数值范围是至 .4、数据编码1010010的偶检验码是;若采用海明校验码,则需位检验位。
5、定点加减法运算方法中,[X-Y]补=[X]补+ ;定点乘法运算方法中,设[X]补、[Y]补均为n位的数据表示,则[X×Y]原为位的数据表示。
6、存储器的容量—速度、速度—价格存在矛盾,根据可采用层次结构存储系统满足用户需求,现代计算机的“Cache-主存-辅存”层次结构中,Cache主要解决问题、而辅存则主要解决问题。
7、某SRAM芯片容量为4Kbit、数据引脚为4根(双向),则地址引脚为根;若用该芯片构成8K×8bit 容量的存储器,则需该芯片个,构成的存储器地址引脚为根.8、若CPU的数据引脚为8根、地址引脚为16根(A15~A0),主存按字节进行编址,则主存最大容量为 B;若系统仅配置16KB主存(由1个SRAM芯片构成),则主存的片选信号CS#与地址有关的逻辑表达式为。
9、某Cache容量为256KB、块大小为16B、采用4路组相联映像,则Cache共有个组,按字节编址的24位的主存地址020345H可映射到Cache的第组(组号从零开始编号),地址变换时块标记中参与比较的信息至少有位(注意硬件表特征)。
10、页式虚拟存储器的存储管理中,与主存信息交换单位为页(其大小比Cache块)、均采用地址映像方法,常在中设置快表(TLB)以提高地址变换速度。
成人高等教育计算机组成原理考核试卷

D.数据更新
10.以下哪些设备属于输出设备?()
A.显示器
B.打印机
C.鼠标
D.音箱
11.以下哪些是操作系统的功能?()
A.管理硬件资源
B.提供用户接口
C.执行应用程序
D.管理文件系统
12.以下哪些是冯·诺伊曼计算机体系结构的特点?()
A.存储程序
B.数据和处理分离
C.指令和数据共享总线
D.采用二进制系统
成人高等教育计算机组成原理考核试卷
考生姓名:__________答题日期:__________得分:__________判卷人:__________
一、单项选择题(本题共20小题,每小题1分,共20分,在每小题给出的四个选项中,只有一项是符合题目要求的)
1.计算机组成原理研究的内容不包括以下哪一项?()
1. ×
2. ×
3. ×
4. √
5. √
6. √
7. ×
8. ×
9. √
10. √
五、主观题(参考)
1.计算机组成原理主要研究计算机硬件的组成、工作原理和性能评价。它在计算机系统中的作用是为计算机的硬件设计和性能优化提供理论基础。
2.冯·诺伊曼体系结构是一种将程序指令和数据存储在同一存储器中,由中央处理器顺序执行的计算机体系结构。其主要特点是存储程序、顺序执行、以及指令和数据共享总线。
17. ABC
18. ABC
19. ABCD
20. ABC
三、填空题
1. 1KB
2. Central Processing Unit
3.数据
4.内存
5.程序计数器(PC)
6.浮点运算单元(FPU)
7.缓存(Cache)
计算机组成原理期中测试试卷一及答案
第一章微型计算机组成概述教学检测卷(本卷满分300分,考试时间120分钟)一、填空题(每空2分,45空,共90分)1.微型计算机从外观看主要由____________、显示器、键盘、鼠标、音箱等部件组成。
2.微型计算机中的核心部件是_____________,它是一块多层印制电路板,上面布满了各种插槽、接口和电子元件等。
3.决定微处理器性能指标主要有_____________和_____________。
4.目前的微型计算机的主板大多采用_____________(SIMM)结构,该结构的主板上提供与欧内存插槽及内存条。
5.微型计算机的各组成部件就是通过_____________相互连接而形成计算机系统的。
6.外存中的信息必须被调入_____________后才能为_____________使用。
7.VGA接口主要用于连接_____________。
8.CPU和主存、外围设备之间通过总线进行连接的逻辑部件称为_____________。
9.在大、中型机中的数据输入/输出传送控制方式一般为_____________方式。
10.当1/0设备的操作时间是固定不变时,CPU不需要测试设备状态,按规定时间直接访问设备的数据传送方式称为_____________。
11.在程序中断方式中,CPU每次执行中断服务程序前总要保护断点、保存现场,执行完中断服务程序返回现行程序之前又要_____________和_____________。
12.1/0接口中一般包括数据输入寄存器、_____________、控制寄存器、_____________和中断控制逻辑。
13.光盘按读/写方式分为____________光盘、一次写入型光盘和___________光盘三类。
14.大型计算机系统中的独立型通道一般分为字节多路通道、选择通道和_____________通道。
15.计算机的主机主要包括中央处理器和_____________。
计算机组成原理试卷
…………….……………..装……………………订………………..线…………….……………..计算机与信息学院 信息工程 专业 计算机组成原理 课程,共 2 页, 第1页,共印刷份, 年 月 日考试,任课教师 拟题学号一、 选择题(每小题2分,共20分):1. 寄存器间接寻址方式中,操作数处在____。
A.通用寄存器B.主存单元C.程序计数器D.堆栈 2. 存储器是计算机系统中的记忆设备,它主要用来___。
A .存放数据B .存放程序C .存放数据和程序D .存放微程序3. 某计算机字长32位,其存储容量是1MB ,若按字编址,它的寻址范围是___。
A .0—1M B .0—512KB C .0—256K D .0—256KB4. 堆栈寻址方式中,设A 为累加器,SP 为堆栈指示器,Msp 为SP 指示器的栈顶单元,如果进栈操作的动作是:(A )→Msp ,(SP )-1→SP,那么出栈操作的动作应为___。
A .(Msp )→A, (SP)+1→SP B . (SP)+1→SP, (Msp )→A C . (SP)-1→SP, (Msp )→A D . (Msp)→A, (SP)-1→SP5. 流水CPU 是由一系列叫做“段”的处理线路所组成,和具有m 个并行部件的CPU 相比,一个m 段流水CPU___ 。
A .具备同等水平的吞吐能力B .不具备同等水平的吞吐能力C .吞吐能力大于前者的吞吐能力D .吞吐能力小于前者的吞吐能力 6. 同步控制是___。
A .只适用于CPU 控制的方式B . 只适用于外设控制的方式C .由统一时序信号控制的方式D . 所有指令执行时间都相同的方式7. 相联存贮器是按______进行寻址的存贮器。
A. 地址方式B. 堆栈方式C. 内容指定方式D. 地址方式与堆栈方式8.交叉存贮器实质上是一种_____存贮器,它能_____执行______独立的读写操作。
A. 模块式,并行,多个 B .模块式串行,多个 C. 整体式,并行,一个 D .整体式,串行,多个9.采用串行接口进行七位ASCII 码的传送,带有一位奇校验位、一位起始位和一位停止位,当波特率为9600波特时,字符传送速率为___。
计算机组成原理参考试卷-A
一、填空题(每空1分,共25分)1.计算机硬件系统由输入设备、输出设备、运算器、和存储器五大部件组成。
2.在总线判优控制中,常见的集中控制优先权仲裁方式有三种,分别为、和独立请求方式。
3.动态随机存储器DRAM芯片是将电信号存储于中,因此需要进行。
4. 主机和I/O进行信息通信的控制方式有:方式方式和DMA方式。
5.CPU响应中断及中断服务程序中需要保护现场,保护现场主要是指对和的保护。
6.DMA用于高速数据块的传送,直接在主存和之间进行数据传送。
DMA的数据块传送可分为预处理、数据传送和三个阶段。
7.若机器字长为8位,采用补码形式,若数据为A7H,则对应的十进制整的数值为。
8. 一个浮点数,其尾数右移2位,欲使其值不变,阶码必须;尾数左移1位,欲使其值不变,阶码必须。
9. 一条机器指令是由操作码和两部分组成。
10.如果指令的地址字段直接指出操作数的内存地址,则该寻址方式称为寻址。
11.指令寻址是一种较简单的寻址方式中,它可分为顺序寻址和两种。
12.设相对寻址的转移指令占2个字节,第一字节为操作码,第二字节是位移量(用补码表示),每当CPU从存储器取出一个字节时,即自动完成(pc)+ 1→ pc。
设当前指令地址为3008H,要求转移到300FH,则该转移指令第二字节的内容应为。
13.CPU从存储器取出一条指令并执行这条指令的时间和称为。
14.微指令的编码方式分为、和字段间接编码方式三种。
15.控制器由于设计与实现的方法的不同,可分为控制器、控制器。
16.间接寻址的指令周期包括取址周期、周期和周期三个阶段。
二、单项选择题(每小题1分,共25分)1.以下选项中属于冯·诺依曼计算机特点的是______。
A.多指令流单数据流;B.指令和数据以同等地位存放于存储器内,并可按地址访问;C.堆栈操作;D.存贮器按内容选择地址2.对有关数据加以分类、统计、分析,这属于计算机在______方面的应用。
A.数值计算; B.辅助设计; C.数据处理; D.实时控制。
计算机组成原理与体系结构考试试卷
计算机组成原理与体系结构考试试卷(答案见尾页)一、选择题1. 计算机组成原理的主要研究对象是什么?A. 计算机的指令集B. 计算机的硬件组成及其工作原理C. 操作系统的工作原理D. 计算机网络的工作原理2. 下列哪个部件是计算机的核心部件,负责执行程序指令?A. CPUB. 内存C. 显卡D. 硬盘3. 在冯·诺依曼体系结构中,以下哪个不是必要的组成部分?A. 输入设备B. 输出设备C. 控制单元D. 数据总线4. 计算机的存储系统通常包括哪几个层次?A. 缓存B. 主存C. 外存D. 以上都是5. 在计算机组成原理中,常用的数据表示方法有哪些?A. 原码B. 补码C. 反码D. 移码6. 以下哪个是计算机的输入/输出设备?A. 键盘B. 显示器C. 打印机D. 网络接口卡7. 在计算机组成原理中,CPU的主要功能是什么?A. 存储数据B. 进行算术运算和逻辑运算C. 控制和管理计算机其他部件D. 传输数据8. 下列哪种存储器具有最快的读写速度?A. RAMB. 硬盘C. 缓存D. CD9. 在计算机组成原理中,中断是指什么?A. 计算机在执行程序时,由于某些紧急事件需要立即处理,而暂时中止当前程序的执行过程B. 计算机在执行程序时,由于某些紧急事件需要立即处理,而将程序的执行顺序暂时改变C. 计算机在执行程序时,由于某些紧急事件需要立即处理,而将程序的执行状态暂时保存D. 计算机在执行程序时,由于某些紧急事件需要立即处理,而将程序的执行内容暂时复制到另一个部件10. 在计算机组成原理中,为了提高计算机的性能,通常会采用多种技术手段,如并行处理、流水线技术等。
以下哪种技术不是常见的提高计算机性能的技术手段?A. 多核处理器B. 缓存技术C. 串行通信D. 异步I/O11. 计算机组成原理的主要内容包括哪些?A. 信息的表示与存储B. 控制器的设计与实现C. 总线与接口技术D. 操作系统的基本原理E. 以上都是12. 下列哪个部件不属于计算机的中央处理器(CPU)?A. 寄存器B. 运算器C. 控制器D. 缓存E. 输入/输出设备13. 在冯·诺依曼体系结构中,计算机由哪五个主要部分组成?A. 输入设备、输出设备、控制器、算术逻辑单元、内存B. 输入设备、输出设备、运算器、内存、外部存储器C. 输入设备、输出设备、控制器、算术逻辑单元、内存D. 输入设备、输出设备、运算器、内存、硬盘E. 输入设备、输出设备、控制器、内存、缓存14. 以下哪个不是计算机内部的信息表示方式?A. 原码B. 补码C. 反码D. ASCII码E. 二进制编码15. 在计算机组成原理中,通常使用哪种寻址方式来访问内存中的数据?A. 索引寻址B. 间接寻址C. 直接寻址D. 寄存器寻址E. 堆栈寻址16. 计算机的存储系统通常分为哪两部分?A. 主存储器B. 辅助存储器C. 随机存取存储器D. 磁盘存储器E. 光盘存储器17. 在输入/输出(I/O)系统中,中断的作用是什么?A. 提高系统的运行效率B. 实现多任务处理C. 允许计算机在等待I/O操作完成时继续执行其他任务D. 增加I/O设备的利用率E. 以上都是18. 在计算机组成原理中,为了提高指令的执行速度,通常会采用哪种技术?A. 流水线技术B. 哈希技术C. 缓存技术D. 动态调度技术E. 以上都是19. 以下哪个是计算机的输入设备?A. 显示器B. 键盘C. 打印机D. 扬声器E. 数字相机20. 在计算机体系结构中,超标量处理器的主要特点是什么?A. 支持分支预测B. 提高指令流水线的执行速度C. 增加寄存器数量D. 支持浮点运算E. 减少指令周期21. 在计算机组成原理中,以下哪个不是计算机的基本逻辑电路?A. 与门B. 或门C. 异或门D. 触发器E. 计数器22. 计算机的存储系统通常包括哪几个部分?A. 寄存器B. 缓存C. 主存储器D. 辅助存储器E. 高速缓冲存储器F. 以上都是23. 在计算机体系结构中,以下哪个是用于解释指令执行过程的概念?A. 指令集B. 指令流水线C. 数据通路D. 控制单元E. 以上都不是24. 下面关于冯·诺依曼结构的描述,哪个是正确的?A. 存储器只用于存储数据和指令B. 控制单元负责解释指令并控制整个计算机系统C. 输入/输出设备只能位于计算机的主板上D. 堆栈是用于数据存储的E. 以上都不对25. 在计算机组成原理中,以下哪个是用于表示字符的编码方式?A. ASCII码B. 汉字编码C. 国际码D. 以上都是E. 以上都不是26. 计算机的指令集是指什么?A. 计算机能够执行的全部指令的集合B. 计算机内部所有硬件部件的总和C. 计算机程序的集合D. 计算机内存中的数据集合E. 以上都不是27. 在计算机体系结构中,以下哪个是用于提高指令执行效率的技术?A. 流水线技术B. 循环展开技术C. 指令乱序执行D. 以上都是E. 以上都不是28. 计算机组成原理中的“存储程序”概念是由谁提出的?A. 图灵B. 冯·诺依曼C. 比尔·盖茨D. 以上都不是E. 以上都是29. 在计算机组成原理中,以下哪个是用于描述计算机系统各部件之间连接方式的模型?A. 系统总线B. 数据总线C. 控制总线D. 以上都是E. 以上都不是30. 计算机组成原理的主要目的是什么?A. 计算机内部电路的设计与优化B. 计算机硬件的逻辑设计C. 描述计算机硬件系统的组成和工作原理D. 计算机软件的开发与维护31. 在冯·诺依曼体系结构中,以下哪个部分不是必需的?A. CPUB. 内存C. 磁盘D. 输入输出设备32. 在计算机组成原理中,存储器的编址单位通常是:A. 字节B. 字C. 块D. 位33. 下列哪个部件不属于CPU的内部组成部分?A. 寄存器B. 指令寄存器C. 数据寄存器D. 输出缓冲器34. 在计算机的存储系统中,缓存通常位于哪个层次?A. L1缓存B. L2缓存C. 主存D. 硬盘35. 在计算机组成原理中,以下哪个概念是指CPU一次能处理的二进制数据的位数?A. 字长B. 总线宽度C. 主频D. 进程数36. 在冯·诺依曼体系结构中,程序和数据通常存储在哪里?A. RAMB. 硬盘C. ROMD. CD37. 在计算机组成原理中,以下哪个设备不是输入设备?A. 键盘B. 鼠标C. 打印机D. 显示器38. 在计算机组成原理中,以下哪个术语描述了CPU执行指令的速度?A. 主频B. 延迟C. 吞吐量D. 时序39. 在计算机的存储系统中,RAM的特点是什么?A. 速度快,但断电后数据会丢失B. 速度慢,但断电后数据不会丢失C. 速度快,断电后数据不会丢失D. 速度慢,断电后数据会丢失二、问答题1. 远程通信模块:如Wi-Fi、蓝牙等,用于与远程设备通信。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
简答与应用1.何谓中断??中断是由外围设备或其他非预期的急需处理的事件引起的,CPU暂时中断正在执行的程序,转至另一服务程序去处理这一事件,待事件处理完毕后返回原程序继续执行。
2.(不算CPU中的寄存器级)存储系统一般由哪三级组成?请分别简述各层存储器的作用(存放什么内容)及对速度、容量的要求。
主存:存放需要CPU运行的程序和数据,速度较快,容量较大;Cache:存放当前访问频繁的内容,即主存某些页的内容复制。
速度最快,容量较小;外存:存放需联机保存但暂不执行的程序和数据。
容量很大而速度较慢。
3.什么是微程序控制器:将执行指令所需要的微命令以代码形式编成微指令序列(微程序),存入一个控制存储器,需要时从该存储器中读取。
按这种方式工作的控制器称为微程序控制器。
4.当读取并执行一条指令时,控制器的主要功能是什么?A.从主存取指令,并计算下一条指令在主存中的地址;B.对指令进行译码,产生相应的操作控制信号;C.控制指令执行的步骤和数据流动的方向。
5.简述微程序控制器的工作原理微程序控制器组成中的核心部件是控制存储器(CM),由ROM实现,用于存储按一定规则组织好的全部控制信号。
微程序控制器的工作原理:是依据读来的机器指令的操作码找到与之对应的一段微程序的入口地址,并按由指令具体功能所确定的次序,逐条从控制存储器中读出微指令,以“驱动”计算机各功能部件正确运行。
6.什么是机器字长、指令字长和存储字长?机器字长:CPU一次能处理数据的位数。
指令字长:机器指令的位数。
存储字长:每个存储单元存储的位数。
7.微程序控制器怎么产生操作控制信号?操作控制信号的产生:事先把操作控制信号以代码形式构成微指令,然后存放到控制存储器中,取出微指令时,其代码直接或译码产生操作控制信号。
8、微程序控制器如何产生微命令?微指令、微程序与机器指令之间的对应关系如何?A.微程序控制器是从控制存储器中读取微指令,从而产生微命令。
B.一条微指令包含的微命令控制实现一步(一个时钟周期)操作,若干条微指令组成的一段微程序解释执行一条机器指令,整个微程序实现指令系统功能。
9.请举例说明总线为什么需要三态?答:总线上往往连接有多个总线主设备,每一个时刻只能有一个总线主设备占用总线,其他总线主设备输出的地址、数据、控制信号必须处于高阻状态,这样系统才能正常工作。
反之,如果信号只有两种状态,连在总线上的不同总线主输出信号状态不一致,信号相互钳制,系统便无法工作。
10.试述浮点数规格化的目的。
答:浮点的规格化是为了使浮点数尾数的最高数值位为有效数位。
当尾数用补码表示时,若符号位与小数点后的第一位不相等,则被定义为已规格化的数,否则便是非规格化数。
通过规格化,可以保证运算数据的精度。
11.RISC是精简指令系统计算机,它有以下特点:(1)选取使用频率最高的一些简单指令;(2)指令长度固定;(3)只有取数/存数指令访问存储器,其余指令的操作都在寄存器之间进行;(4)大部分指令在一个机器周期内完成;(5)CPU中通用寄存器数量相当多;12.CPU在每次执行中断服务程序前后应做哪些工作?答:CPU在每次执行中断服务程序前完成:关中断;保存断点和被停下来的程序的现场信息;判别中断源,转中断服务程序的入口地址;执行开中断指令。
CPU在每次执行中断服务程序后完成:关中断,准备返回主程序;恢复现场信息,恢复断点;执行开中断;返回主程序。
13.外围设备的I/O控制方式分哪几类?各具什么特点?程序查询方式:CPU的操作和外围设备的操作能够同步,而且硬件结构比较简单程序中断方式:一般适用于随机出现的服务,且一旦提出要求应立即进行,节省了CPU的时间,但硬件结构相对复杂一些。
直接内存访问(DMA)方式:数据传输速度很高,传输速率仅受内存访问时间的限制。
需更多硬件,适用于内存和高速外设之间大批交换数据的场合。
通道方式:可以实现对外设的统一管理和外设与内存之间的数据传送,大大提高了CPU的工作效率。
14.请说明指令周期、机器周期、时钟周期之间的关系,并用图进行表示。
指令周期是执行一条指令所需要的时间。
也就是从取指令开始到执行完这条指令为止的全部时间。
一个指令周期由若干个机器周期组成。
(1分)CPU周期也叫机器周期。
是指CPU访问一次主存或输入输出端口所需要的时间。
一个CPU周期由若干个时钟周期组成。
(1分)时钟周期是CPU处理操作的最小时间单位,也叫T周期(1分)指令周期、CPU周期和时钟周期之间的关系如下图所示。
(2分)15、说你认为计算机系统中的硬件和软件在逻辑功能等价吗?为什么?答:软件与硬件的逻辑功能是等效的,但性能不相同。
16、什么是运算器?它的主要由哪几个功能部件组成?答:运算器是进行算术逻辑运算的部件。
它主要由加法器、通用寄存器、标志寄存器等部件组成。
17、与RAM相比ROM有何特点?答:ROM掉电后信息不会丢失,但其中的信息只能读不能随便写。
18、与程序中断控制方式相比DMA控制方式有何特点?答:速度快。
响应快、优先级高、处理快、无须现场保护和现场的恢复。
但是应用范围没有程序中断控制方式广。
19、微程序控制的基本思想是:把指令执行所需要的所有控制信号存放在控制存储器中,需要时从这个存储器中读取,即把操作控制信号编成微指令,存放在控制存储器中。
一条机器指令的功能通常用许多条微指令组成的序列来实现,这个微指令序列称为微程序。
微指令在控制存储器中的存储位置称为微地址。
20、同种类的外设部设备接入计算机系统时,应解决哪些主要问题?答:数据格式、地址译码、控制信息的组织和状态信息的反馈。
21、中断接口一般包含哪些基本组成?简要说明它们的作用。
答:①地址译码。
选取接口中有关寄存器,也就是选择了I/O设备;②命令字/状态字寄存器。
供CPU输出控制命令,调回接口与设备的状态信息;③数据缓存。
提供数据缓冲,实现速度匹配;④控制逻辑。
如中断控制逻辑、与设备特性相关的控制逻辑等。
22.微机A和B采用了不同主频的CPU芯片,片内逻辑电路完全相同,若A机的CPU主频为8MHz,B机为12MHz,A机的平均指令执行速度为0.4MIPS, 则(1)A机的CPU时钟周期为多少?(2)A机的平均指令周期为多少?(3)B机的平均指令执行速度为多少?解答:(1)0.125us(2) 2.5us(3)0.6MIPS试题分析:(1)A机的CPU主频为8MHz,所以A机的CPU时钟周期=1÷8MHz=0.125us。
(2)A机的平均指令执行速度为0.4MIPS,所以A 机的平均指令周期=1÷0.4MIPS=2.5us。
(3)A机平均每条指令的时钟周期数=2.5us÷0.125us=20。
而微机A和B片内逻辑电路完全相同,所以B机平均每条指令的时钟周期数也为20.由于B机的CPU主频为12MHz,所以B机的CPU时钟周期=1÷12MHz=112us。
B机的平均指令周期=20×112us=53us.B机的平均指令执行速度=35MIPS=0.6MIPS。
23.设某机主频为8MHz,每个机器周期平均含2个时钟周期,每条指令平均有2.5个机器周期,试问该机的平均指令执行速度为多少MIPS?若机器主频不变,但每个机器周期平均含4个时钟周期,每条指令平均有5个机器周期,则该机的平均指令执行速度又是多少MIPS? 解答:(1) 1.6MIPS。
(2)0.4MIPS。
试题分析:根据主频为8MHz,时钟周期=1÷8MHz=0.125us,机器周期为0.125×2=0.25us,指令周期为0.25×2.5=0.625us。
(1)平均指令执行速度为1÷0.625=1.6MIPS。
(2)若机器主频不变,机器周期含4个时钟周期,每条指令平均含5个机器周期,则指令周期为0.125×4×5=2.5us,故平均指令执行速度为1÷2.5=0.4MIPS。
24.写出下列十进制数的IEEE754短浮点数编码。
(1)0.15625;(2)-5。
解答:(1)3E200000H。
(2)C0A00000H。
试题分析:(1)0.15625转换成二进制数值为0.00101,在IEEE754中,其规格化表示为1.01×2 -3 ,E = 127 -3 = 124。
IEEE754短浮点数编码为:0;01111100;01000000000000000000000,最后将32位二进制数写成十六进制数。
(2)-5转换成二进制数值为-101,在IEEE754中,其规格化表示为1.01×2 2 ,E = 127+2 = 129。
IEEE754短浮点数编码为:1;1000000;01000000000000000000000,最后将32位二进制数写成十六进制数。
注意:尾数的最高位“1”是隐含。
25.若短浮点数IEEE754编码的格式为:1011 1111 0100 0000 0000 0000 0000 0000,则其代表的十进制数为多少?解答:-0.75试题分析:短浮点数IEEE754编码的格式为:数符1位,阶码8位(移码表示)、尾数23位。
将本题编码按格式展开后为1 01111110 10000000000000000000000阶码真值= E - 127 =-1尾数(包括隐含位)= 1.10000000000000000000000 = 1.1所以,其代表的十进制数为:-(1.1)×2 -1 = -(0.11)2= -(0.75)1026.计算机存储程序概念的特点之一是把数据和指令都作为二进制信号看待。
今有一计算机字长32位(D31~D0),数符位是第31位。
对于二进位1000 1111 1110 1111 1100 0000 0000 0000,(1)表示一个补码整数,其十进制值是多少?(2)表示一个无符号整数,其十进制值是多少?(3)表示一个IEEE754标准的单精度浮点数,其值是多少?解答:(1)-(2 30 +2 29 +2 28 +2 20 +2 14)(2) 2 31 +2 27 +2 26 +2 25 +2 24 +2 23 +2 22 +2 21 +2 20 +2 19 +2 18 +2 17 +2 16 +2 15 +2 14(3) 2 0 +2 -1 +2 -2 +2 -4 +2 -5 +2 -6 +2 -7 +2 -8 +2 -9试题分析:(1)对于补码整数,最高位为符号位,其他31位为数值位。
其对应的真值十进制表示为-111 0000 0001 0000 0100 0000 0000 0000。
(2)对于无符号整数,全部32位均为数值位。