(完整版)杭州电子科技大学数字电路期末考试试卷及答案
数字电路期末试题及答案

数字电路期末试题及答案一、选择题(每题2分,共20分)1. 下列关于数字电路的说法,正确的是:A. 数字电路只能处理数字信号B. 数字电路的输出总是与输入同步C. 数字电路的信号传输速度比模拟电路慢D. 数字电路的抗干扰能力比模拟电路弱答案:A2. 在数字电路中,逻辑门通常用来实现:A. 逻辑运算B. 信号放大C. 信号调制D. 信号解调答案:A3. 下列逻辑门中,具有“与”功能的是:A. OR门B. AND门C. NOT门D. XOR门答案:B4. 下列关于逻辑函数的说法,正确的是:A. 逻辑函数的输出只能是0或1B. 逻辑函数的输出可以是0、1或高阻C. 逻辑函数的输出可以是正逻辑或负逻辑D. 以上都是答案:D5. 下列关于逻辑代数的说法,正确的是:A. 逻辑代数与普通代数相同B. 逻辑代数中的变量只能是0或1C. 逻辑代数中的运算规则与普通代数相同D. 逻辑代数中的运算规则与普通代数不同答案:D6. 下列关于编码器的说法,正确的是:A. 编码器可以将多个输入信号转换为多个输出信号B. 编码器可以将多个输出信号转换为多个输入信号C. 编码器可以将多个输入信号转换为单个输出信号D. 编码器可以将多个输出信号转换为单个输入信号答案:C7. 下列关于译码器的说法,正确的是:A. 译码器可以将多个输入信号转换为多个输出信号B. 译码器可以将多个输出信号转换为多个输入信号C. 译码器可以将多个输入信号转换为单个输出信号D. 译码器可以将多个输出信号转换为单个输入信号答案:A8. 下列关于计数器的说法,正确的是:A. 计数器可以用来统计输入信号的个数B. 计数器可以用来产生周期性的时钟信号C. 计数器可以用来产生随机信号D. 以上都是答案:D9. 下列关于触发器的说法,正确的是:A. 触发器是一种时序逻辑电路B. 触发器是一种组合逻辑电路C. 触发器可以用来存储一个二进制数D. 触发器可以用来产生时钟信号答案:A10. 下列关于寄存器的说法,正确的是:A. 寄存器是一种时序逻辑电路B. 寄存器是一种组合逻辑电路C. 寄存器可以用来存储多个二进制数D. 寄存器可以用来产生时钟信号答案:C二、填空题(每题2分,共10分)1. 数字电路中的基本逻辑门有________、________、________和________。
数电期末考试题库及答案

数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 下列哪个不是TTL逻辑门的类型?A. 与非门B. 或非门C. 与门D. 异或门答案:D3. 一个D触发器的输出Q在时钟脉冲的上升沿时:A. 翻转B. 保持不变C. 变为高电平D. 变为低电平答案:A4. 在数字电路中,一个4位二进制计数器的最大计数是:A. 8B. 16C. 15D. 145. 一个简单的RS触发器具有:A. 一个稳定的输出B. 两个稳定的输出C. 一个不稳定的输出D. 两个不稳定的输出答案:A6. 以下哪个是同步时序电路的特点?A. 存储单元的时钟输入是独立的B. 存储单元的时钟输入是共享的C. 存储单元的时钟输入是异步的D. 存储单元的时钟输入是随机的答案:B7. 在数字电路设计中,使用布尔代数的目的是:A. 简化逻辑表达式B. 增加电路复杂性C. 减少电路的功耗D. 提高电路的可靠性答案:A8. 一个8位移位寄存器可以存储多少位二进制数?A. 4B. 8C. 16D. 32答案:B9. 在数字电路中,一个三态输出门可以处于以下哪种状态?B. 低电平C. 高阻态D. 所有上述状态答案:D10. 一个二进制计数器在计数过程中,如果遇到一个无效的输入,它将:A. 停止计数B. 继续计数C. 重置为零D. 跳转到下一个有效状态答案:A二、多项选择题(每题3分,共15分)1. 下列哪些是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 数字电路中的触发器可以用于:A. 存储数据B. 计数C. 产生时钟信号D. 作为逻辑门E. 以上都不是答案:ABC3. 下列哪些是数字电路的优点?A. 高速度B. 高可靠性C. 易于集成D. 低功耗E. 以上都不是答案:ABCD4. 在数字电路中,同步电路与异步电路的区别在于:A. 同步电路的时钟信号是共享的B. 异步电路的时钟信号是独立的C. 同步电路的时钟信号是独立的D. 异步电路的时钟信号是共享的E. 以上都不是答案:AB5. 以下哪些因素会影响数字电路的性能?A. 温度B. 电源电压C. 信号传输延迟D. 噪声E. 以上都不是答案:ABCD三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。
电子科技大学期末数字电子技术考试题a卷-参考答案

电子科技大学二零零九至二零一零学年第 二 学期期 末 考试数字逻辑设计及应用 课程考试题 A 卷(120分钟)考试形式:闭卷 考试日期2010年7月12日课程成绩构成:平时 20 分, 期中 20 分, 实验 0 分, 期末 60 分一、To fill your answers in the blanks (1’×25)1. If [X]10= - 110, then [X]two's-complement =[ ]2,[X]one's-complement =[ ]2. (Assumed the number system is 8-bit long) 2. Performing the following number system conversions: A. [10101100]2=[ 0 ]2421B. [1625]10=[01001 ]excess-3C. [ 1010011 ]GRAY =[10011000 ]8421BCD3. If ∑=C B A F ,,)6,3,2,1(, then F D ∑=C B A ,,( 1,4,5,6 )=C B A ,,∏(0,2,3,7 ).4. If the parameters of 74LS-series are defined as follows: V OL max = 0.5 V , V OH min = 2.7 V , V IL max = 0.8 V , V IH min = 2.0 V , then the low-state DC noise margin is 0.3V ,the high-state DC noise margin is 0.7V .5. Assigning 0 to Low and 1 to High is called positive logic. A CMOS XOR gate in positive logic is called XNOR gate in negative logic.6. A sequential circuit whose output depends on the state alone is called a Moore machine.7. To design a "001010" serial sequence generator by shift registers, the shift register should need 4 bit as least.8. If we use the simplest state assignment method for 130 sates, then we need at least8state variables.9. One state transition equation is Q*=JQ'+K'Q. If we use D flip-flop to complete the equation, the D input terminal of D flip-flop should be have the function D= JQ'+K'Q.10.Which state in Fig. 1 is ambiguous D11.A CMOS circuit is shown as Fig. 2, its logic function z= A’B’+ABFig. 1 Fig. 212.If number [A]two's-complement =01101010 and [B]one's-complement =1001, calculate [A-B]two's-complement and indicate whether or not overflow occurs.(Assumed the number system is 8-bit long)[A-B]two's-complement = 01110000, overflow no13. If a RAM’s capacity is 16K words × 8 bits, the address inputs should be 14bits; We need 8chips of 8K ⨯8 bits RAM to form a 16 K ⨯ 32 bits ROM..14. Which is the XOR gate of the following circuit A .15.There are 2n-n invalid states in an n-bit ring counter state diagram.16.An unused CMOS NOR input should be tied to logic Low level or 0 .17.The function of a DAC is translating the Digital inputs to the same value of analogoutputs.二、Complete the following truth table of taking a vote by A,B,C, when more than two of A,B,C approve a resolution, the resolution is passed; at the same time, the resolution can’t go through if A don’t agree.For A,B,C, assume 1 is indicated approval, 0 is indicated opposition. For the F,A B C F三、The circuit to the below realizes a combinational function F of four variables. Fill in the Karnaugh map of the logic function F realized by the multiplexer-based circuit. (6’)四、(A) Minimize the logic function expressionF = A·B + AC’ +B’·C+BC’+B’D+BD’+ADE(H+G) (5’)F = A·B + AC’ +B’·C+BC’+B’D+BD’ = A·(B ’C )’ +B’·C+BC’+B’D+BD’= A +B’·C+BC’+B’D+BD’+C ’D (或= A +B’·C+BC’+B’D+BD’+CD ’)= A +B’·C+BD’+C ’D (或= A + BC’+B’D +CD ’)(B) To find the minimum sum of product for F and use NAND-NAND gates to realize it (6’)),,,(Z Y X W F Π(1,3,4,6,9,11,12,14)------3分 F= X ’Z ’+XZ -----2分 =( X ’Z ’+XZ)’’=(( X ’Z ’)’(XZ)’)’ ------1分五、Realize the logic function using one chip of 74LS139 and two NAND gates.(8’)∑=)6,2(),,(C B A F ∑=)3,2,0(),,(E D C GF(A,B,C)=C’∑(1,3) ---- 3分 G(C,D,E)=C’∑(0,2,3) ----3分-六、Design a self-correcting modulo-6 counter with D flip-flops. Write out the excitation equations and output equation. Q2Q1Q0 denote the present states, Q2*Q1*Q0* denote the next states, Z denote the output. The state transition/output table is as following.(10’)Q2Q1Q0Q2*Q1*Q0*Z000 100 0100 110 0110 111 0111 011 0011 001 0001 000 1激励方程式:D2=Q0’(2分,错-2分)D1=Q2 (2分,错-2分)D0=Q1 (2分,错-2分)修改自启动:D2=Q0 +Q2Q1’(1分,错-1分)D1=Q2+Q1Q0’(1分,错-1分)D0=Q1+Q2Q0 (1分,错-1分)输出方程式:Z=Q1’Q0 (1分,错-1分)得分七、Construct a minimal state/output table for a moore sequential machine, that will detect the input sequences: x=101. If x=101 is detected, then Z=1.The input sequences DO NOT overlap one another. The states are denoted with S0~S3.(10’)For example:X:0 1 0 1 0 0 1 0 1 0 1 1 0 1 1 0 0 0 1 1 ……Z:0 0 0 1 0 0 0 0 1 0 0 0 0 1 0 0 0 0 0 0 ……state/output table八、Please write out the state/output table and the transition/output table and theexcitation/output table of this state machine.(states Q2 Q1=00~11, use the state name A~D )(10’)Transition/output table State/output table Excitation/output table(4分) (3分) (3分)评分标准:转移/输出表正确,得4分;每错一处扣0.5分,扣完4分为止;由转移/输出表得到状态/输出表正确,得3分;每错一处扣0.5分,扣完3分为止;激励/输出表正确,得3分;每错一处扣0.5分,扣完3分为止。
(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 _ 和_0 ___ 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A BCD +A+B+C+ __________ 。
6、逻辑函数F=A B A B A B AB = ________ 0 _______ 。
7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现丄与功能。
8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2 个稳态,存储8位二进制信息要__8 ________________________个触发器。
1 0、一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S = 0且R= 0的信号。
11、一个基本RS触发器在正常工作时,不允许输入R=S= 1的信号,因此它的约束条件是RS=0 。
1 2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
、选择题1 一位十六进制数可以用 C 位一进制数来表示。
A 1B . 2 C.4D162、十进制数25用8421BCD码表示为 B 。
A 10 101B . 0010 0101 C.100101 D .101013、以下表达式中符合逻辑运算法则的是D。
数电期末试卷与答案(共4套)

XX大学信息院《数字电子技术基础》期终考试试题( 110 分钟) (第一套 )一、填空题:(每空 1 分,共 15 分)1.逻辑函数YABC 的两种标准形式分别为()、()。
2.将 2004 个“ 1”异或起来得到的结果是()。
3 .半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8 位 D/A 转换器当输入数字量10000000 为 5v。
若只有最低位为高电平,则输出电压为() v;当输入为 10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D 转换器而言,()的抗干扰能力强,()的转换速度快。
6.由 555 定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与 PAL 相比,GAL 器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共 15 分)1.将逻辑函数P=AB+AC 写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图 1、2 中电路均由 CMOS 门电路构成,写出 P、Q 的表达式,并画出对应 A 、B、C 的 P、Q 波形。
三、分析图 3 所示电路:(10 分)1)试写出 8 选 1 数据选择器的输出函数式;2)画出 A2、 A1、 A0 从 000~111连续变化时, Y 的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD 码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15 分)五、已知电路及、4(a) (b)所示,设触发器的初态均为“ 0”,试CP A 的波形如图画出输出端 B 和 C 的波形。
(8 分)BC六、用 T 触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图 5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明 T 的取值。
电子科大数字电路期末试题半期测验

电子科大数字电路期末试题半期测验————————————————————————————————作者:————————————————————————————————日期:电子科技大学二零零七至二零零八学年第二学期期中考试“数字逻辑设计及应用”课程考试题 期中卷(120分钟)考试形式:闭卷 考试日期 2008年4月26日课程成绩构成:平时 20 分, 期中 20 分, 实验 0 分, 期末60 分一 二 三 四 五 六 七 八 九 十 合计一、选择填空题(单选、每空2分,共30分)1-1.与十进制数 (0. 4375 )10 等值的二进制数表达是 ( A ) A. ( 0.0111 ) 2 B. ( 0.1001 ) 2 C. ( 0.0101 ) 2 D. ( 0.01101 ) 2 1-2. 与十六进制数(FD .A )16等值的八进制数是( A )8A. ( 375.5 )8B. ( 375.6 )8C. ( 275.5 )8D. ( 365.5)8 1-3.与二进制数(11010011) 2 对应的格雷码表达是 ( C ) GrayA. ( 11111010 ) GrayB. (00111010 ) GrayC. ( 10111010 )GrayD. (11111011 ) Gray 1-4.下列数字中与(34.42)8 相同 的是( B )A.(011010.100101)2B.(1C.88)16 C.(27.56)10D.(54.28)5 1-5.已知[A]补=(10010011),下列表达式中正确的是( C )A. [–A]反=(01101100)B. [A]反=(10010100)C. [-A]原=(01101101)D. [A]原=(00010011)1-6.一个十六路数据选择器,其选择控制输入端的数量为( A )A .4个 B. 6个 C. 8个 D. 3个1-7.四个逻辑相邻的最小项合并,可以消去( B )个因子。
数字电路期末考试题及答案
数字电路期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑(AND)B. 或逻辑(OR)C. 非逻辑(NOT)D. 异或逻辑(XOR)答案:C2. 下列哪个不是数字电路的特点?A. 精确度高B. 稳定性好C. 功耗大D. 抗干扰能力强答案:C3. 一个简单的触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A4. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B5. 在数字电路中,同步计数器与异步计数器的主要区别是:A. 同步计数器速度更快B. 同步计数器结构更复杂C. 同步计数器计数更准确D. 异步计数器计数更准确答案:A6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 8D. 4答案:B7. 以下哪个是数字电路中常用的存储元件?A. 电阻B. 电容C. 电感D. 晶体管答案:D8. 以下哪个不是数字电路中的逻辑门?A. NANDB. NORC. XORD. TRIAC答案:D9. 一个完整的数字电路设计流程包括以下哪些步骤?A. 需求分析B. 电路设计C. 仿真测试D. 所有选项答案:D10. 以下哪个是数字电路中的时序逻辑电路?A. 门电路B. 触发器C. 运算放大器D. 模数转换器答案:B二、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。
答案:数字电路主要处理离散的数字信号,具有逻辑功能,而模拟电路处理连续的模拟信号,主要用于信号放大、滤波等。
2. 解释什么是触发器,并说明其在数字电路中的作用。
答案:触发器是一种具有记忆功能的逻辑电路,能够存储一位二进制信息。
在数字电路中,触发器用于存储数据,实现计数、定时等功能。
3. 什么是组合逻辑电路?请举例说明。
答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不具有记忆功能。
电子科大数字电路,期末试题101102半期考试试卷-答案
电子科技大学二零零九年至二零一零学年第二学期“数字逻辑设计及应用”课程考试题(半期)(120分钟)考试日期2011年4月23日一二三四五六七八九十总分评卷教师I. To fill the answers in the “( )” (2’ X 19=38)1. [1776 ]8 = ( 3FE )16 = ( 1111111110 )2= ( 1000000001 ) Gray .2. (365)10 = ( 001101100101 )8421BCD=( 001111001011 ) 2421 BCD.3.Given an 12-bit binary number N. if the integer’s part is 9 bits and the fraction’s part is 3 bits ( N = a8 a7 a6 a5 a4 a3 a2 a1 a0 . a-1 a-2 a-3), then the maximum decimal number it can represent is ( 511.875 ); the smallest non-zero decimal number it can represent is ( 0.125 ).4. If X’s signed-magnitude representation X SM is(110101)2, then it’s 8-bit two’s complement representation X2’s COMP is( 11101011 ) , and (–X)’s 8-bit complement representation (–X) 2’s COMP is ( 00010101 )2 .5. If there are 2011 different states, we need at least ( 11 ) bits binary code to represent them.6.If a positive logic function expression is F=AC’+B’C(D+E),then the negative logic function expression F = ( (A+C’)(B’+(C+DE)) ).7. A particular Schmitt-trigger inverter has V ILmax = 0.7 V, V IHmin = 2.1 V, V T+= 1.7 V, and V T-= 1.3 V, V OLmax=0.3V, V OHmin=2.7V. Then the DC noise margin in the HIGH state is ( 0.6V ), the hysteresis is ( 0.4V ). 8.The unused CMOS NAND gate input in Fig. 1 should be tied to logic ( 1 ).Fig.1Circuit of problem I-89. If number [ A ] two’s-complement =11011001and [ B] two’s-complement=10011101 , calculate[-A-B ]two’s-complement, [-A+B ]two’s-complement and indicate whether or not overflow occurs.[-A-B ] two’s-complement=[ 10001010 ], overflow: [ yes ][-A+B ] two’s-complement=[ 11000100 ], overflow: [ no ].10.The following logic diagram Fig.2 implements a function of 3-variable with a 74138. The logic function can be expressed as F (A,B,C) = ∑A,B,C ( 0,1,2 ).Fig.2 Circuit of problem I-10II. There is only one correct answer in the following questions.(3’ X 9 = 27)1. Which of the following Boolean equations is NOT correct? ( B )A) A+0=A B) A1 = AC) D)2. Suppose A2’s COMP =(1011),B2’s COMP =(1010),C2’s COMP =(0010). In the following equations, the most unlikely to produce overflow is( C )。
电子科技大学“计算机科学与技术”《数字逻辑设计及应用》23秋期末试题库含答案
电子科技大学“计算机科学与技术”《数字逻辑设计及应用》23秋期末试题库含答案第1卷一.综合考核(共20题)1.若A+B=A+C,则一定是B=C。
()A.错误B.正确2.CMOS电路的电源电压只能使用+5V。
()A.错误B.正确3.电平异步时序逻辑电路不允许两个或两个以上输入信号()A、同时为0B、同时为1C、同时改变D、同时出现4.逻辑式A(A+B)(A+B+C)(A+B+C+D)=()A、AB、A+BC、A+B+CD、A+D5.若AB+AC=1,则一定是A=1。
()A.错误B.正确6.下列哪个不是基本的逻辑关系()。
A、与B、或C、非D、与非7.逻辑代数的三种基本运算是()A、与B、或C、非D、相除8.9.10.移位寄存器可以用作数据的串/并变换。
()A、错误B、正确11.欲将JK触发器作成翻转触发器,最简单的方法是令J=1,K=1。
()A.错误B.正确12.扭环形计数器都是不能自启动的。
()A、错误B、正确13.施密特触发器可以用来鉴别脉冲幅度。
()A、错误B、正确14.若A+B=A+C,则一定是B=C。
()A、错误B、正确15.下列说法中,()不是逻辑函数的表示方法。
A、真值表和逻辑表达式B、卡诺图和逻辑图C、波形图和状态图D、逻辑图16.电平异步时序逻辑电路中各反馈回路之间的竞争是由于状态编码引起的。
() T、对F、错17.18.逻辑代数的三种基本运算是()。
A.与B.或C.非D.相除19.下列电路中,是时序电路的是()。
A.二进制译码器B.移位寄存器C.数值比较器D.编码器20.移位寄存器可以用作数据的串/并变换。
()A.错误B.正确第1卷参考答案一.综合考核1.参考答案:A2.参考答案:A3.参考答案:C4.参考答案:A5.参考答案:B6.参考答案:D7.参考答案:ABC10.参考答案:B11.参考答案:B12.参考答案:A13.参考答案:B14.参考答案:A15.参考答案:C16.参考答案:F18.参考答案:ABC19.参考答案:B20.参考答案:B。
现代数字电子技术基础_杭州电子科技大学中国大学mooc课后章节答案期末考试题库2023年
现代数字电子技术基础_杭州电子科技大学中国大学mooc课后章节答案期末考试题库2023年1.从大到小依次排列下列数据 (120)10, (10011010)2 , (117)8 , (B4)16。
正确的顺序为答案:(B4)16 > (10011010)2 > (120)10 > (117)82.二进制数111001的余3码是答案:100010103.8421BCD码的1000相当于十进制的数值答案:84.求[X]原=1.1101的真值和补码,求[x]反=0.1111的补码答案:-0.1101; 1.0011; 0.11115.已知十进制数为92,其对应的余3码为:答案:(11000101)余3码6.要表达一个逻辑函数常见的方法有答案:其余都是7.试选择下图门电路的输出状态答案:高阻态8.集成电路74LS245的内部结构如图所示,试说明该电路的逻辑功能。
答案:双向传输,当C=0,X的信号传送到Y;当C=1,Y的信号传送到X9.试写出图中NMOS门电路的输出逻辑表达式。
答案:10.标准或-与式是由()构成的逻辑表达式。
答案:最大项相与11.卡诺图上变量的取值顺序是采用()的形式,以便能够用几何上相邻的关系表示逻辑上的相邻。
答案:循环码12.已知逻辑电路如图所示,分析该电路的逻辑功能:答案:13.引起组合逻辑电路中竟争与冒险的原因是答案:电路延时14.已知某电路的真值表如下,该电路的逻辑表达式为答案:Y=AB+C15.八选一数据选择器74151组成的电路如图所示,则输出函数为答案:16. 74153是四选一数据选择器,电路如下。
则Y的表达式是答案:17.以下电路中常用于总线应用的有答案:三态门18.若F(A,B,C)=∑m(1,3,4,7),以下叙述正确的是:答案:F的反函数是∑m(0,2,5,6)19.可以直接实现线与的器件答案:集电极开路门20.三变量逻辑函数F(A,B,C)= A+BC,以ABC为顺序组成最小项表示中不含下列哪项答案:m1m2m0。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
9.下列器件中,属于时序部件的是_____A_____。
A.计数器B.译码器C.加法器D.多路选择器
10.下图是共阴极七段LED数码管显示译码器框图,若要显示字符“5”,则译码器输出a~g应为____C______。
A.0100100B.1100011C.1011011D.0011011
14.存储12位二进制信息需要___12____个触发器。
15.按逻辑功能分类,触发器可分为__RS___、__D__、__JK__、_T_等四种类型。
16.对于D触发器,若现态Qn= 0,要使次态Qn+1=0,则输入D=__0_____。
17.请写出描述触发器逻辑功能的几种方式___特性表、特性方程、状态图、波形图_________。
下图是共阴极七段led数码管显示译码器框图若要显示字符5则译码器输出0100100b11000111011011d0011011二填空题每小题11ttl电路的电源是5v高电平对应的电压范围是245v
杭州电子科技大学2011-2012学年第二学期
期末考试试题(答案)
考试科目:数字电路试卷类别:3卷考试时间:120分钟
解:设变量A、B、C表示三个人,逻辑1表示某人在场,0表示不在场。F表示警报信号,F=1表示报警,F=0表示不报警。
根据题意义,列出真值表
A B C
F
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
0
1
1
1
1
0
0
0
由出真值表写出逻辑函数表达式,并化简
画出逻辑电路图
得分
18.多个集电极开路门(OC门)的输出端可以_____线与_______。
19.T触发器的特性方程是___ _____,当T=1时,特性方程为___ _____,这时触发器可以用来作___2分频器_____。
20.构造一个十进制的异步加法计数器,需要多少个__4____触发器。计数器的进位Cy的频率与计数器时钟脉冲CP的频率之间的关系是____1﹕10_________。
A. B.
C. D.
3.数字系统中,采用____C____可以将减法运算转化为加法运算。
A.原码B.ASCII码C.补码D.BCD码
4.对于如图所示波形,其反映的逻辑关系是___B_____。
A.与关系B.异或关系C.同或关系D.无法判断
5.连续异或1985个1的结果是____B_____。
A.0B.1C.不确定D.逻辑概念错误
解:
23.(本题满分10分)分析图示逻辑电路,求出F的逻辑函数表达式,化简后用最少的与非门实现之,并画出逻辑电路图。
解:
24.(本题满分16分)今有A、B、C三人可以进入某秘密档案室,但条件是A、B、C三人在场或有两人在场,但其中一人必须是A,否则报警系统就发出警报信号。试:
(1)列出真值表; (2)写出逻辑表达式并化简; (3)画出逻辑图。
得分
评卷人
三、分析题(共40分)
21.(本题满分6分)用卡诺图化简下列逻辑函数
解:画出逻辑函数F的卡诺图。得到
CD
AB
00
01
11
10
0011101111
1
1
1
10
1
1
1
22.(本题满分8分)电路如图所示,D触发器是正边沿触发器,图中给出了时钟CP及输入K的波形。
(1)试写出电路次态输出 逻辑表达式。(2)画出 的波形。
学院______________系级班
姓名学号
题号
一
二
三
四
总分
得分
得分
评卷人
一、选择题(每小题2分,共20分)
1.八进制(273)8中,它的第三位数2的位权为___B___。
A.(128)10B.(64)10C.(256)10D.(8)10
2.已知逻辑表达式 ,与它功能相等的函数表达式_____B____。
得分
评卷人
二、填空题(每小题2分,共20分)
11.TTL电路的电源是__5__V,高电平1对应的电压范围是__2.4-5____V。
12.N个输入端的二进制译码器,共有___ ____个输出端。对于每一组输入代码,有____1____个输出端是有效电平。
13.给36个字符编码,至少需要____6______位二进制数。
解:时钟方程
激励方程
, ,
状态方程
, ,
状态表
1 1 0
10 1
0 11
10 1
0 11
110
画出状态图
6.与逻辑函数 功能相等的表达式为___C_____。
A. B.
C. D.
7.下列所给三态门中,能实现C=0时,F= ;C=1时,F为高阻态的逻辑功能的是____A______。
8.如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。
A.500KHzB.200KHz
评卷人
四、综合应用题(每小题10分,共20分)
25.3-8译码器74LS138逻辑符号如图所示,S1、 、 为使能控制端。试用两片74LS138构成一个4-16译码器。要求画出连接图说明设计方案。
解:
26.下图是由三个D触发器构成的寄存器,试问它是完成什么功能的寄存器?设它初始状态Q2Q1Q0=110,在加入1个CP脉冲后,Q2Q1Q0等于多少?此后再加入一个CP脉冲后,Q2Q1Q0等于多少?