各种线驱动器接收器的正确选择
CAN总线驱动器

模 块 控制器 Cx Rx
CAN 驱动器
CAN总线
PCA82C250
6.1、 总线驱动器概述
6.1.2总线驱动器在系统中的作用
CAN总线驱动提供了CAN控制器与物理总线之间的接口,是 影响系统网络性能的关键因素之一。
6.1.3本章要讨论的几个问题
1. 2. 3. 4. 在实际应用中采有何种总线驱动器? 如何设计接口电路? 如何配置总线终端? 影响总线长度和节点数的因素有哪些?
6.4 PCA82C250与TJA1040、TJA1050的比较 6.4.3 斜率控制模式
• 只有C250/251提供斜率控制模式。它通过在Rs引脚和GND电 平之间连接电阻来调整斜率。 • 由于TJA1050和TJA1040有很好的对称性,所以不需要斜率控 制,它们都有一个确定的斜率。
6.4.4 待机模式
6.5 CAN总线的硬件电 6.5.3 TJA104的典型应用电路
6.5 CAN总线的硬件电路 6.5.4 驱动器芯片替换注意事项
当用TJA1050代替C250/251时,要注意检查以下事项: 1.如果250的模式控制引脚8接有一个斜率控制电阻Rs控制斜率, 则要将这个电阻去掉。 2.由于TJA1050的对称性能非常好,所以无需共模扼流圈。 • C250/251用TJA1040代替的硬件检查注意事项 : 1.如果引脚SPLIT要用于稳定共模电压的DC,那么这个SPLIT 引脚(对应于C250/251的Vref引脚)要连接到分离终端的中 间抽头上,如果SPLIT不使用,那么只在保持开路就可以了 2. TJA1040无需共模扼流圈 3.如果C250的模式控制引脚8接有一个斜率控制电阻RS控制斜 率,则要将这个电阻去掉 •
CAN总线驱动器
6.1、总线驱动器概述 6.2、CAN总线驱动器82C250 6.3、CAN总线驱动器TJA1050 6.4、PCA82C250/251与TJA1040、TJA1050的比较 6.5、硬件电路
_LVDS介绍

LVDS技术原理和设计简介1 LVDS介绍LVDS(Low Voltage Differential Signaling)是一种低摆幅的差分信号技术,它使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和低电流驱动输出实现了低噪声和低功耗。
几十年来,5V供电的使用简化了不同技术和厂商逻辑电路之间的接口。
然而,随着集成电路的发展和对更高数据速率的要求,低压供电成为急需。
降低供电电压不仅减少了高密度集成电路的功率消耗,而且减少了芯片内部的散热,有助于提高集成度。
减少供电电压和逻辑电压摆幅的一个极好例子是低压差分信号(LVDS)。
LVDS 物理接口使用1.2V偏臵提供400mV摆幅的信号(使用差分信号的原因是噪声以共模的方式在一对差分线上耦合出现,并在接收器中相减从而可消除噪声)。
LVDS驱动和接收器不依赖于特定的供电电压,因此它很容易迁移到低压供电的系统中去,而性能不变。
作为比较,ECL和PECL技术依赖于供电电压,ECL要求负的供电电压,PECL 参考正的供电电压总线上电压值(Vcc)而定。
而GLVDS是一种发展中的标准尚未确定的新技术,使用500mV的供电电压可提供250mV 的信号摆幅。
不同低压逻辑信号的差分电压摆幅示于图1。
LVDS在两个标准中定义。
IEEE P1596.3(1996年3月通过),主要面向SCI(Scalable Coherent Interface),定义了LVDS的电特性,还定义了SCI协议中包交换时的编码;ANSI/EIA/EIA-644(1995年11月通过),主要定义了LVDS的电特性,并建议了655Mbps的最大速率和1.823Gbps的无失真媒质上的理论极限速率。
在两个标准中都指定了与物理媒质无关的特性,这意味着只要媒质在指定的噪声边缘和歪斜容忍范围内发送信号到接收器,接口都能正常工作。
LVDS具有许多优点:①终端适配容易;②功耗低;③具有fail-safe特性确保可靠性;④低成本;⑤高速传送。
74LS电路multisim中的解释

74LS电路系列名称解释74ls00 2输入四与非门74ls01 2输入四与非门74ls02 2输入四或非门74ls03 2输入四与非门74ls04 六倒相器74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门74ls09 2输入四与门(oc)74ls10 3输入三与非门74ls11 3输入三与门74ls12 3输入三与非门(oc) 74ls13 4输入双与非门(斯密特触发) 74ls14 六倒相器(斯密特触发) 74ls15 3输入三与门(oc) 74ls16 六高压输出反相缓冲器/驱动器(oc,15v)74ls17 六高压输出缓冲器/驱动器(oc,15v) 74ls18 4输入双与非门(斯密特触发) 74ls19 六倒相器(斯密特触发) 74ls20 4输入双与非门74ls21 4输入双与门74ls22 4输入双与非门(oc) 74ls23 双可扩展的输入或非门74ls24 2输入四与非门(斯密特触发) 74ls25 4输入双或非门(有选通)74ls26 2输入四高电平接口与非缓冲器(oc,15v) 74ls27 3输入三或非门74ls28 2输入四或非缓冲器74ls30 8输入与非门74ls31 延迟电路74ls32 2输入四或门74ls33 2输入四或非缓冲器(集电极开路输出)74ls34 六缓冲器74ls35 六缓冲器(oc)74ls36 2输入四或非门(有选通) 74ls37 2输入四与非缓冲器74ls38 2输入四或非缓冲器(集电极开路输出)74ls39 2输入四或非缓冲器(集电极开路输出)74ls40 4输入双与非缓冲器74ls41 bcd-十进制计数器74ls43 4线-10线译码器(余3码输入) 74ls44 4线-10线译码器(余3葛莱码输入)74ls45 bcd-十进制译码器/驱动器74ls46 bcd-七段译码器/驱动器74ls47 bcd-七段译码器/驱动器74ls48 bcd-七段译码器/驱动器74ls49 bcd-七段译码器/驱动器(oc) 74ls50 双二路2-2输入与或非门(一门可扩展)74ls51 双二路2-2输入与或非门74ls51 二路3-3输入,二路2-2输入与或非门74ls52 四路2-3-2-2输入与或门(可扩展) 74ls53 四路2-2-2-2输入与或非门(可扩展) 74ls53 四路2-2-3-2输入与或非门(可扩展)74ls54 四路2-2-2-2输入与或非门74ls54 四路2-3-3-2输入与或非门74ls54 四路2-2-3-2输入与或非门74ls55 二路4-4输入与或非门(可扩展)74ls60 双四输入与扩展74ls61 三3输入与扩展74ls62 四路2-3-3-2输入与或扩展器74ls63 六电流读出接口门74ls64 四路4-2-3-2输入与或非门74ls65 四路4-2-3-2输入与或非门(oc)74ls70 与门输入上升沿jk触发器74ls71 与输入r-s主从触发器74ls72 与门输入主从jk触发器74ls73 双j-k触发器(带清除端)74ls74 正沿触发双d型触发器(带预置端和清除端)74ls75 4位双稳锁存器74ls76 双j-k触发器(带预置端和清除端)74ls77 4位双稳态锁存器74ls78 双j-k触发器(带预置端,公共清除端和公共时钟端) 74ls80 门控全加器74ls81 16位随机存取存储器74ls82 2位二进制全加器(快速进位)74ls83 4位二进制全加器(快速进位)74ls84 16位随机存取存储器74ls85 4位数字比较器74ls86 2输入四异或门74ls87 四位二进制原码/反码/oi单元74ls89 64位读/写存储器74ls90 十进制计数器74ls91 八位移位寄存器74ls92 12分频计数器(2分频和6分频)74ls93 4位二进制计数器74ls94 4位移位寄存器(异步)74ls95 4位移位寄存器(并行io)74ls96 5位移位寄存器74ls97 六位同步二进制比率乘法器74ls100 八位双稳锁存器74ls103 负沿触发双j-k主从触发器(带清除端)74ls106 负沿触发双j-k主从触发器(带预置,清除,时钟) 74ls107 双j-k主从触发器(带清除端)74ls108 双j-k主从触发器(带预置,清除,时钟)74ls109 双j-k触发器(带置位,清除,正触发)74ls110 与门输入j-k主从触发器(带锁定)74ls111 双j-k主从触发器(带数据锁定)74ls112 负沿触发双j-k触发器(带预置端和清除端)74ls113 负沿触发双j-k触发器(带预置端)74ls114 双j-k触发器(带预置端,共清除端和时钟端)74ls116 双四位锁存器74ls120 双脉冲同步器/驱动器74ls121 单稳态触发器(施密特触发)74ls122 可再触发单稳态多谐振荡器(带清除端)74ls123 可再触发双单稳多谐振荡器74ls125 四总线缓冲门(三态输出)74ls126 四总线缓冲门(三态输出)74ls128 2输入四或非线驱动器74ls131 3-8译码器74ls132 2输入四与非门(斯密特触发)74ls133 13输入端与非门74ls134 12输入端与门(三态输出)74ls135 四异或/异或非门74ls136 2输入四异或门(oc)74ls137 八选1锁存译码器/多路转换器74ls138 3-8线译码器/多路转换器74ls139 双2-4线译码器/多路转换器74ls140 双4输入与非线驱动器74ls141 bcd-十进制译码器/驱动器74ls142 计数器/锁存器/译码器/驱动器74ls145 4-10译码器/驱动器74ls147 10线-4线优先编码器74ls148 8线-3线八进制优先编码器74ls150 16选1数据选择器(反补输出)74ls151 8选1数据选择器(互补输出)74ls152 8选1数据选择器多路开关74ls153 双4选1数据选择器/多路选择器74ls154 4线-16线译码器74ls155 双2-4译码器/分配器(图腾柱输出)74ls156 双2-4译码器/分配器(集电极开路输出) 74ls157 四2选1数据选择器/多路选择器74ls158 四2选1数据选择器(反相输出)74ls160 可预置bcd计数器(异步清除)74ls161 可预置四位二进制计数器(并清除异步) 74ls162 可预置bcd计数器(异步清除)74ls163 可预置四位二进制计数器(并清除异步) 74ls164 8位并行输出串行移位寄存器74ls165 并行输入8位移位寄存器(补码输出)74ls166 8位移位寄存器74ls167 同步十进制比率乘法器74ls168 4位加/减同步计数器(十进制)74ls169 同步二进制可逆计数器74ls170 4*4寄存器堆74ls171 四d触发器(带清除端)74ls172 16位寄存器堆74ls173 4位d型寄存器(带清除端)74ls174 六d触发器74ls175 四d触发器74ls176 十进制可预置计数器74ls177 2-8-16进制可预置计数器74ls178 四位通用移位寄存器74ls179 四位通用移位寄存器74ls180 九位奇偶产生/校验器74ls181 算术逻辑单元/功能发生器74ls182 先行进位发生器74ls183 双保留进位全加器74ls184 bcd-二进制转换器74ls185 二进制-bcd转换器74ls190 同步可逆计数器(bcd,二进制)74ls191 同步可逆计数器(bcd,二进制)74ls192 同步可逆计数器(bcd,二进制)74ls193 同步可逆计数器(bcd,二进制)74ls194 四位双向通用移位寄存器74ls195 四位通用移位寄存器74ls196 可预置计数器/锁存器74ls197 可预置计数器/锁存器(二进制)74ls198 八位双向移位寄存器74ls199 八位移位寄存器74ls210 2-5-10进制计数器74ls213 2-n-10可变进制计数器74ls221 双单稳触发器74ls230 八3态总线驱动器74ls231 八3态总线反向驱动器74ls240 八缓冲器/线驱动器/线接收器(反码三态输出) 74ls241 八缓冲器/线驱动器/线接收器(原码三态输出) 74ls242 八缓冲器/线驱动器/线接收器74ls243 4同相三态总线收发器74ls244 八缓冲器/线驱动器/线接收器74ls245 八双向总线收发器74ls246 4线-七段译码/驱动器(30v)74ls247 4线-七段译码/驱动器(15v)74ls248 4线-七段译码/驱动器74ls249 4线-七段译码/驱动器74ls251 8选1数据选择器(三态输出)74ls253 双四选1数据选择器(三态输出)74ls256 双四位可寻址锁存器74ls257 四2选1数据选择器(三态输出)74ls258 四2选1数据选择器(反码三态输出)74ls259 8为可寻址锁存器74ls260 双5输入或非门74ls261 4*2并行二进制乘法器74ls265 四互补输出元件74ls266 2输入四异或非门(oc)74ls270 2048位rom (512位四字节,oc)74ls271 2048位rom (256位八字节,oc)74ls273 八d触发器74ls274 4*4并行二进制乘法器74ls275 七位片式华莱士树乘法器74ls276 四jk触发器74ls278 四位可级联优先寄存器74ls279 四s-r锁存器74ls280 9位奇数/偶数奇偶发生器/较验器74ls28174ls283 4位二进制全加器74ls290 十进制计数器74ls291 32位可编程模74ls293 4位二进制计数器74ls294 16位可编程模74ls295 四位双向通用移位寄存器74ls298 四-2输入多路转换器(带选通)74ls299 八位通用移位寄存器(三态输出)74ls348 8-3线优先编码器(三态输出)74ls352 双四选1数据选择器/多路转换器74ls353 双4-1线数据选择器(三态输出)74ls354 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls355 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls356 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls357 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls365 6总线驱动器74ls366 六反向三态缓冲器/线驱动器74ls367 六同向三态缓冲器/线驱动器74ls368 六反向三态缓冲器/线驱动器74ls373 八d锁存器74ls374 八d触发器(三态同相)74ls375 4位双稳态锁存器74ls377 带使能的八d触发器74ls378 六d触发器74ls379 四d触发器74ls381 算术逻辑单元/函数发生器74ls382 算术逻辑单元/函数发生器74ls384 8位*1位补码乘法器74ls385 四串行加法器/乘法器74ls386 2输入四异或门74ls390 双十进制计数器74ls391 双四位二进制计数器74ls395 4位通用移位寄存器74ls396 八位存储寄存器74ls398 四2输入端多路开关(双路输出)74ls399 四-2输入多路转换器(带选通)74ls422 单稳态触发器74ls423 双单稳态触发器74ls440 四3方向总线收发器,集电极开路74ls441 四3方向总线收发器,集电极开路74ls442 四3方向总线收发器,三态输出74ls443 四3方向总线收发器,三态输出74ls445 bcd-十进制译码器/驱动器,三态输出74ls446 有方向控制的双总线收发器74ls448 四3方向总线收发器,三态输出74ls449 有方向控制的双总线收发器74ls465 八三态线缓冲器74ls466 八三态线反向缓冲器74ls467 八三态线缓冲器74ls468 八三态线反向缓冲器74ls490 双十进制计数器74ls540 八位三态总线缓冲器(反向)74ls541 八位三态总线缓冲器74ls589 有输入锁存的并入串出移位寄存器74ls590 带输出寄存器的8位二进制计数器74ls591 带输出寄存器的8位二进制计数器74ls592 带输出寄存器的8位二进制计数器74ls593 带输出寄存器的8位二进制计数器74ls594 带输出锁存的8位串入并出移位寄存器74ls595 8位输出锁存移位寄存器74ls596 带输出锁存的8位串入并出移位寄存器74ls597 8位输出锁存移位寄存器74ls598 带输入锁存的并入串出移位寄存器74ls599 带输出锁存的8位串入并出移位寄存器74ls604 双8位锁存器74ls605 双8位锁存器74ls606 双8位锁存器74ls607 双8位锁存器74ls620 8位三态总线发送接收器(反相)74ls621 8位总线收发器74ls622 8位总线收发器74ls623 8位总线收发器74ls640 反相总线收发器(三态输出)74ls641 同相8总线收发器,集电极开路74ls642 同相8总线收发器,集电极开路74ls643 8位三态总线发送接收器74ls644 真值反相8总线收发器,集电极开路74ls645 三态同相8总线收发器74ls646 八位总线收发器,寄存器74ls647 八位总线收发器,寄存器74ls648 八位总线收发器,寄存器74ls649 八位总线收发器,寄存器74ls651 三态反相8总线收发器74ls652 三态反相8总线收发器74ls653 反相8总线收发器,集电极开路74ls668 4位同步加/减十进制计数器74ls669 带先行进位的4位同步二进制可逆计数器74ls670 4*4寄存器堆(三态)74ls671 带输出寄存的四位并入并出移位寄存器74ls672 带输出寄存的四位并入并出移位寄存器74ls673 16位并行输出存储器,16位串入串出移位寄存器74ls674 16位并行输入串行输出移位寄存器74ls681 4位并行二进制累加器74ls682 8位数值比较器(图腾柱输出)74ls683 8位数值比较器(集电极开路)74ls684 8位数值比较器(图腾柱输出)74ls685 8位数值比较器(集电极开路)74ls686 8位数值比较器(图腾柱输出)74ls687 8位数值比较器(集电极开路)74ls688 8位数字比较器(oc输出)74ls689 8位数字比较器74ls690 同步十进制计数器/寄存器(带数选,三态输出,直接清除)74ls691 计数器/寄存器(带多转换,三态输出)74ls692 同步十进制计数器(带预置输入,同步清除)74ls693 计数器/寄存器(带多转换,三态输出)74ls696 同步加/减十进制计数器/寄存器(带数选,三态输出,直接清除) 74ls697 计数器/寄存器(带多转换,三态输出)74ls698 计数器/寄存器(带多转换,三态输出)74ls699 计数器/寄存器(带多转换,三态输出)74ls716 可编程模n十进制计数器74ls718 可编程模n十进制计数器。
MZ860 系列伺服驱动器使用手册说明书

中智电气南京有限公司MZ860系列伺服用户手册 -简易版安全注意事项(使用前请务必仔细阅读)在接收检验、安装、配线、操作、维护及检查时,应随时注意以下安全注意事项:对于忽视说明书记载内容,错误的使用本产品,而可能带来的危害和损害的程度如下表所示加以区分和说明。
对应当遵守的事项用以下的图形标志进行说明:危险关于安装和配线注意关于安装和接线目录安全注意事项(使用前请务必仔细阅读) (1)第一章伺服系统选型 (6)1.1 机型识别 (6)1.2 伺服驱动器规格 (6)1.3 系统配线图举例 (8)1.4 制动电阻相关规格 (9)第二章伺服驱动器及电机的安装 (10)2.1 伺服驱动器的安装 (10)2.2 伺服电机的安装 (12)第三章伺服驱动器与电机的连接说明 (15)3.1 驱动器各部名称 (15)3.2 用户I/O连接器端子排列的详细说明 (15)3.3 主电路连接电缆推荐型号及规格 (16)3.4 控制信号端子连接方法 (20)3.5 通信信号CN3/CN4配线 (34)3.6 电气接线的抗干扰对策 (39)3.7 线缆使用的注意事项 (43)第四章运行模式与调试方法 (44)4.1 位置模式使用说明 (44)4.2 速度模式使用说明 (50)4.3 转矩模式使用说明 (55)4.4 绝对值系统使用说明 (59)4.5 软限位功能 (64)4.6 运行前检查 (65)4.7 负载惯量辨识与增益调整 (66)第五章参数简表 (70)P00组伺服电机参数 (70)P01组驱动器参数 (71)P02组基本控制参数 (71)P03组端子输入参数 (72)P04组端子输出参数 (74)P05组位置控制参数 (75)P06组速度控制参数 (78)P07组转矩控制参数 (79)P08组增益类参数 (80)P09组自调整参数 (81)P0A组故障与保护参数 (82)P0B组监控参数 (83)P0C组通讯参数 (85)P0D组辅助功能参数 (86)P11组多段位置功能参数 (86)P12组多段速度参数 (89)P17组虚拟 DIDO 参数 (92)P30组通讯读取伺服相关变量 (94)P31组通讯给定伺服相关变量 (95)DIDO 功能定义 (96)第六章 MODBUS 通信协议 (100)第七章故障处理 (102)7.1 启动时的故障和警告处理 (102)7.2 运行时的故障和警告处理 (106)第一章 伺服系统选型1.1 机型识别1.2 伺服驱动器规格MZ860P S 5R5I标识产品类别S 220V T 380V标识安装方式I基板安装(标准)标识额定输出电流 1.6A 2.8A3.5A 5.4A 标识非标规格空缺标准机标识产品类别P 脉冲型N EtherCAT 总线型C CANopen 总线型标识系列号伺服驱动器MZ8601R62R83R55R47.6A 7R612A01215A01518A018 5.5A 5R51.3 系统配线图举例伺服驱动器PC通信电缆配线用断路器用于保护电源线,出现过流时切断电路噪音滤波器安装噪音滤波器以防止来自电源线的外部噪音电磁接触器打开/关闭伺服电源。
485 232 422 ttl互转原理

485 232 422 ttl互转原理标题:[485、232、422 TTL互转原理详解]一、引言在工业自动化和数据通信领域中,RS-232、RS-422与RS-485是三种常见的串行通信接口标准。
其中,TTL(Transistor-Transistor Logic)电平信号广泛应用于集成电路内部的信号传输,而RS-232、RS-422、RS-485则主要用于设备间的长距离通信。
为了实现不同设备间的互联互通,就需要进行TTL与其他标准之间的转换。
本文将详细解析485、232、422与TTL电平互转的原理。
二、TTL电平与RS-232、RS-422、RS-485电平概述1. TTL电平:TTL逻辑电平标准由+5V代表逻辑“1”,0V代表逻辑“0”。
这种电平标准适用于短距离、低速率的集成电路间通信。
2. RS-232电平:RS-232是一种单端通信方式,其逻辑“1”通常为-3V 至-15V,逻辑“0”为+3V至+15V,即采用负逻辑电平,适用于点对点较远距离通信。
3. RS-422电平:RS-422采用差分信号传输,支持全双工通信,能有效抑制共模干扰,每个信号线对包括一条数据发送线和一条数据接收线,逻辑状态由两线间的电压差决定,一般规定当A>B时为逻辑“1”,反之为逻辑“0”。
4. RS-485电平:RS-485与RS-422类似,也是差分信号传输,但允许多个设备连接到同一条总线上,形成多点通信网络,同样以两线间的电压差判断逻辑状态。
三、TTL与其他电平的互转原理1. TTL转RS-232:TTL转RS-232的过程主要通过电平转换芯片实现,如MAX232等。
这类芯片内部集成有电荷泵电路,能够从+5V电源产生±10V左右的电压供给RS-232电平驱动器和接收器使用。
当TTL输出高电平时(+5V),RS-232接收器输出-10V左右;当TTL输出低电平(0V)时,RS-232接收器输出+10V左右,从而完成电平转换。
各种电平标准的讨论(TTL,ECL,PECL,LVDS、CMOS、CML, GTL, HSTL, SSTL.......)

各种电平标准的讨论(TTL,ECL,PECL,LVDS、CMOS、CML, GTL,HSTL, SSTL.......)ECL电路是射极耦合逻辑(Emitter Couple Logic)集成电路的简称与TTL电路不同,ECL电路的最大特点是其基本门电路工作在非饱和状态所以,ECL电路的最大优点是具有相当高的速度这种电路的平均延迟时间可达几个毫微秒甚至亚毫微秒数量级,这使得ECL集成电路在高速和超高速数字系统中充当无以匹敌的角色。
ECL电路的逻辑摆幅较小(仅约 0.8V ,而 TTL 的逻辑摆幅约为2.0V ),当电路从一种状态过渡到另一种状态时,对寄生电容的充放电时间将减少,这也是 ECL电路具有高开关速度的重要原因。
但逻辑摆幅小,对抗干扰能力不利。
由于单元门的开关管对是轮流导通的,对整个电路来讲没有“截止”状态,所以单元电路的功耗较大。
从电路的逻辑功能来看, ECL 集成电路具有互补的输出,这意味着同时可以获得两种逻辑电平输出,这将大大简化逻辑系统的设计。
ECL集成电路的开关管对的发射极具有很大的反馈电阻,又是射极跟随器输出,故这种电路具有很高的输入阻抗和低的输出阻抗。
射极跟随器输出同时还具有对逻辑信号的缓冲作用。
在通用的电子器件设备中,TTL和CMOS电路的应用非常广泛。
但是面对现在系统日益复杂,传输的数据量越来越大,实时性要求越来越高,传输距离越来越长的发展趋势,掌握高速数据传输的逻辑电平知识和设计能力就显得更加迫切了。
1. 几种常用高速逻辑电平1.1LVDS电平LVDS(Low Voltage Differential Signal)即低电压差分信号,LVDS 接口又称RS644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。
LVDS的典型工作原理如图1所示。
最基本的LVDS器件就是LVDS驱动器和接收器。
LVDS的驱动器由驱动差分线对的电流源组成,电流通常为3.5 mA。
迈信伺服驱动说明书
主电源连接端子 (L1、L2、L3) 控制电源连接端子
(L1C、L2C) 伺服电机连接端子
(U、V、W) 外接制动电阻 端子(选配) 接地端子
翻开盖板状态
2个指示灯 (Pow、Run)
显示屏及操作按键 (需翻开盖板操作)
RS232或CAN总线用 连接器X3(选配)
铭牌及警告标签 (侧面)
输入输出信号连接器X1 编码器用连接器X2
21 速度/转矩的模拟量输入,范围 C4 8 -10V~10V。
本装置不使用,请勿连接。 9 模拟信号地 11 将编码器信号分频后差分驱动 C5 23 (Line Driver)输出。 12 24 13 25
CZ
22 Z信号集电极开路输出
C6
GND
10 编码器信号地
屏蔽线保护地
插头金
连接屏蔽电缆的屏蔽线
三相 AC 220V TSR
1QF
伺服驱动器
FIL
主电源OFF 主电源ON 1RY
1KM
L1
L2
L3
1KM
L1C
L2C
DC24V
1KM D
1RY
PRT
X1
伺服准备好 RDY DO 1 4
DO公共端
DO COM
18
U V W
X2
伺服电机
U
V
M
W
ENC
1QF:断路器 FIL:噪声滤波器 1KM:电磁接触器 1RY:继电器 PRT:浪涌吸收器 D :续流二极管
411段参数23参数名称参数范围缺省值单位适用p000密码09999315allp001驱动器代码allp002电机代码allp003软件版本allp004控制方式allp005速度环增益1300040hzp006速度环积分时间常数1010000200msp007转矩滤波时间常数0105000250msallp009位置环增益1100040p017负载转动惯量比00200010p019速度检测滤波时间常数0505000250msp021位置环前馈增益0100p022位置环前馈滤波时间常数0205000100msp025速度指令来源p029指令脉冲电子齿轮第1分子132767p030指令脉冲电子齿轮分母132767p031指令脉冲电子齿轮第2分子132767p032指令脉冲电子齿轮第3分子132767p033指令脉冲电子齿轮第4分子132767p035指令脉冲输入方式p036指令脉冲输入方向p037指令脉冲输入信号逻辑p038指令脉冲输入信号滤波021p039指令脉冲输入滤波模式p040位置指令指数平滑滤波时间01000p060速度指令加速时间030000ep1交流伺服驱动器简明手册参数名称参数范围单位适用缺省值p061速度指令减速时间030000p065内部正转ccw转矩限制0300300allp066内部反转cw转矩限制3000300allp067外部正转ccw转矩限制0300100allp068外部反转cw转矩限制3000100allp069试运行转矩限制0300100allp070正转ccw转矩过载报警水平0300300allp071反转cw转矩过载报警水平3000300allp072转矩过载报警检测时间01000010msallp075最高速度限制050003500rminallp076jog运行速度05000100rminp080位置超差检测00032767400p096初始显示项目022allp097忽略驱动禁止allp098强制使能all24ep1交流伺服驱动器简明手册412段参数参数名称参数范围缺省值单位适用p100数字输入di1功能2121allp101数字输入di2功能2121allp102数字输入di3功能2121allp103数字输入di4功能2121allp104数字输入di5功能212120allp110数字输入di1滤波01100020msallp111数字输入di2滤波011000
74LS电路multisim中的解释
74LS电路系列名称解释74ls00 2输入四与非门74ls01 2输入四与非门74ls02 2输入四或非门74ls03 2输入四与非门74ls04 六倒相器74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门74ls09 2输入四与门(oc)74ls10 3输入三与非门74ls11 3输入三与门74ls12 3输入三与非门(oc) 74ls13 4输入双与非门(斯密特触发) 74ls14 六倒相器(斯密特触发) 74ls15 3输入三与门(oc) 74ls16 六高压输出反相缓冲器/驱动器(oc,15v)74ls17 六高压输出缓冲器/驱动器(oc,15v) 74ls18 4输入双与非门(斯密特触发) 74ls19 六倒相器(斯密特触发) 74ls20 4输入双与非门74ls21 4输入双与门74ls22 4输入双与非门(oc) 74ls23 双可扩展的输入或非门74ls24 2输入四与非门(斯密特触发) 74ls25 4输入双或非门(有选通)74ls26 2输入四高电平接口与非缓冲器(oc,15v) 74ls27 3输入三或非门74ls28 2输入四或非缓冲器74ls30 8输入与非门74ls31 延迟电路74ls32 2输入四或门74ls33 2输入四或非缓冲器(集电极开路输出)74ls34 六缓冲器74ls35 六缓冲器(oc)74ls36 2输入四或非门(有选通) 74ls37 2输入四与非缓冲器74ls38 2输入四或非缓冲器(集电极开路输出)74ls39 2输入四或非缓冲器(集电极开路输出)74ls40 4输入双与非缓冲器74ls41 bcd-十进制计数器74ls43 4线-10线译码器(余3码输入) 74ls44 4线-10线译码器(余3葛莱码输入)74ls45 bcd-十进制译码器/驱动器74ls46 bcd-七段译码器/驱动器74ls47 bcd-七段译码器/驱动器74ls48 bcd-七段译码器/驱动器74ls49 bcd-七段译码器/驱动器(oc) 74ls50 双二路2-2输入与或非门(一门可扩展)74ls51 双二路2-2输入与或非门74ls51 二路3-3输入,二路2-2输入与或非门74ls52 四路2-3-2-2输入与或门(可扩展) 74ls53 四路2-2-2-2输入与或非门(可扩展) 74ls53 四路2-2-3-2输入与或非门(可扩展)74ls54 四路2-2-2-2输入与或非门74ls54 四路2-3-3-2输入与或非门74ls54 四路2-2-3-2输入与或非门74ls55 二路4-4输入与或非门(可扩展)74ls60 双四输入与扩展74ls61 三3输入与扩展74ls62 四路2-3-3-2输入与或扩展器74ls63 六电流读出接口门74ls64 四路4-2-3-2输入与或非门74ls65 四路4-2-3-2输入与或非门(oc)74ls70 与门输入上升沿jk触发器74ls71 与输入r-s主从触发器74ls72 与门输入主从jk触发器74ls73 双j-k触发器(带清除端)74ls74 正沿触发双d型触发器(带预置端和清除端)74ls75 4位双稳锁存器74ls76 双j-k触发器(带预置端和清除端)74ls77 4位双稳态锁存器74ls78 双j-k触发器(带预置端,公共清除端和公共时钟端) 74ls80 门控全加器74ls81 16位随机存取存储器74ls82 2位二进制全加器(快速进位)74ls83 4位二进制全加器(快速进位)74ls84 16位随机存取存储器74ls85 4位数字比较器74ls86 2输入四异或门74ls87 四位二进制原码/反码/oi单元74ls89 64位读/写存储器74ls90 十进制计数器74ls91 八位移位寄存器74ls92 12分频计数器(2分频和6分频)74ls93 4位二进制计数器74ls94 4位移位寄存器(异步)74ls95 4位移位寄存器(并行io)74ls96 5位移位寄存器74ls97 六位同步二进制比率乘法器74ls100 八位双稳锁存器74ls103 负沿触发双j-k主从触发器(带清除端)74ls106 负沿触发双j-k主从触发器(带预置,清除,时钟) 74ls107 双j-k主从触发器(带清除端)74ls108 双j-k主从触发器(带预置,清除,时钟)74ls109 双j-k触发器(带置位,清除,正触发)74ls110 与门输入j-k主从触发器(带锁定)74ls111 双j-k主从触发器(带数据锁定)74ls112 负沿触发双j-k触发器(带预置端和清除端)74ls113 负沿触发双j-k触发器(带预置端)74ls114 双j-k触发器(带预置端,共清除端和时钟端)74ls116 双四位锁存器74ls120 双脉冲同步器/驱动器74ls121 单稳态触发器(施密特触发)74ls122 可再触发单稳态多谐振荡器(带清除端)74ls123 可再触发双单稳多谐振荡器74ls125 四总线缓冲门(三态输出)74ls126 四总线缓冲门(三态输出)74ls128 2输入四或非线驱动器74ls131 3-8译码器74ls132 2输入四与非门(斯密特触发)74ls133 13输入端与非门74ls134 12输入端与门(三态输出)74ls135 四异或/异或非门74ls136 2输入四异或门(oc)74ls137 八选1锁存译码器/多路转换器74ls138 3-8线译码器/多路转换器74ls139 双2-4线译码器/多路转换器74ls140 双4输入与非线驱动器74ls141 bcd-十进制译码器/驱动器74ls142 计数器/锁存器/译码器/驱动器74ls145 4-10译码器/驱动器74ls147 10线-4线优先编码器74ls148 8线-3线八进制优先编码器74ls150 16选1数据选择器(反补输出)74ls151 8选1数据选择器(互补输出)74ls152 8选1数据选择器多路开关74ls153 双4选1数据选择器/多路选择器74ls154 4线-16线译码器74ls155 双2-4译码器/分配器(图腾柱输出)74ls156 双2-4译码器/分配器(集电极开路输出) 74ls157 四2选1数据选择器/多路选择器74ls158 四2选1数据选择器(反相输出)74ls160 可预置bcd计数器(异步清除)74ls161 可预置四位二进制计数器(并清除异步) 74ls162 可预置bcd计数器(异步清除)74ls163 可预置四位二进制计数器(并清除异步) 74ls164 8位并行输出串行移位寄存器74ls165 并行输入8位移位寄存器(补码输出)74ls166 8位移位寄存器74ls167 同步十进制比率乘法器74ls168 4位加/减同步计数器(十进制)74ls169 同步二进制可逆计数器74ls170 4*4寄存器堆74ls171 四d触发器(带清除端)74ls172 16位寄存器堆74ls173 4位d型寄存器(带清除端)74ls174 六d触发器74ls175 四d触发器74ls176 十进制可预置计数器74ls177 2-8-16进制可预置计数器74ls178 四位通用移位寄存器74ls179 四位通用移位寄存器74ls180 九位奇偶产生/校验器74ls181 算术逻辑单元/功能发生器74ls182 先行进位发生器74ls183 双保留进位全加器74ls184 bcd-二进制转换器74ls185 二进制-bcd转换器74ls190 同步可逆计数器(bcd,二进制)74ls191 同步可逆计数器(bcd,二进制)74ls192 同步可逆计数器(bcd,二进制)74ls193 同步可逆计数器(bcd,二进制)74ls194 四位双向通用移位寄存器74ls195 四位通用移位寄存器74ls196 可预置计数器/锁存器74ls197 可预置计数器/锁存器(二进制)74ls198 八位双向移位寄存器74ls199 八位移位寄存器74ls210 2-5-10进制计数器74ls213 2-n-10可变进制计数器74ls221 双单稳触发器74ls230 八3态总线驱动器74ls231 八3态总线反向驱动器74ls240 八缓冲器/线驱动器/线接收器(反码三态输出) 74ls241 八缓冲器/线驱动器/线接收器(原码三态输出) 74ls242 八缓冲器/线驱动器/线接收器74ls243 4同相三态总线收发器74ls244 八缓冲器/线驱动器/线接收器74ls245 八双向总线收发器74ls246 4线-七段译码/驱动器(30v)74ls247 4线-七段译码/驱动器(15v)74ls248 4线-七段译码/驱动器74ls249 4线-七段译码/驱动器74ls251 8选1数据选择器(三态输出)74ls253 双四选1数据选择器(三态输出)74ls256 双四位可寻址锁存器74ls257 四2选1数据选择器(三态输出)74ls258 四2选1数据选择器(反码三态输出)74ls259 8为可寻址锁存器74ls260 双5输入或非门74ls261 4*2并行二进制乘法器74ls265 四互补输出元件74ls266 2输入四异或非门(oc)74ls270 2048位rom (512位四字节,oc)74ls271 2048位rom (256位八字节,oc)74ls273 八d触发器74ls274 4*4并行二进制乘法器74ls275 七位片式华莱士树乘法器74ls276 四jk触发器74ls278 四位可级联优先寄存器74ls279 四s-r锁存器74ls280 9位奇数/偶数奇偶发生器/较验器74ls28174ls283 4位二进制全加器74ls290 十进制计数器74ls291 32位可编程模74ls293 4位二进制计数器74ls294 16位可编程模74ls295 四位双向通用移位寄存器74ls298 四-2输入多路转换器(带选通)74ls299 八位通用移位寄存器(三态输出)74ls348 8-3线优先编码器(三态输出)74ls352 双四选1数据选择器/多路转换器74ls353 双4-1线数据选择器(三态输出)74ls354 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls355 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls356 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls357 8输入端多路转换器/数据选择器/寄存器,三态补码输出74ls365 6总线驱动器74ls366 六反向三态缓冲器/线驱动器74ls367 六同向三态缓冲器/线驱动器74ls368 六反向三态缓冲器/线驱动器74ls373 八d锁存器74ls374 八d触发器(三态同相)74ls375 4位双稳态锁存器74ls377 带使能的八d触发器74ls378 六d触发器74ls379 四d触发器74ls381 算术逻辑单元/函数发生器74ls382 算术逻辑单元/函数发生器74ls384 8位*1位补码乘法器74ls385 四串行加法器/乘法器74ls386 2输入四异或门74ls390 双十进制计数器74ls391 双四位二进制计数器74ls395 4位通用移位寄存器74ls396 八位存储寄存器74ls398 四2输入端多路开关(双路输出)74ls399 四-2输入多路转换器(带选通)74ls422 单稳态触发器74ls423 双单稳态触发器74ls440 四3方向总线收发器,集电极开路74ls441 四3方向总线收发器,集电极开路74ls442 四3方向总线收发器,三态输出74ls443 四3方向总线收发器,三态输出74ls445 bcd-十进制译码器/驱动器,三态输出74ls446 有方向控制的双总线收发器74ls448 四3方向总线收发器,三态输出74ls449 有方向控制的双总线收发器74ls465 八三态线缓冲器74ls466 八三态线反向缓冲器74ls467 八三态线缓冲器74ls468 八三态线反向缓冲器74ls490 双十进制计数器74ls540 八位三态总线缓冲器(反向)74ls541 八位三态总线缓冲器74ls589 有输入锁存的并入串出移位寄存器74ls590 带输出寄存器的8位二进制计数器74ls591 带输出寄存器的8位二进制计数器74ls592 带输出寄存器的8位二进制计数器74ls593 带输出寄存器的8位二进制计数器74ls594 带输出锁存的8位串入并出移位寄存器74ls595 8位输出锁存移位寄存器74ls596 带输出锁存的8位串入并出移位寄存器74ls597 8位输出锁存移位寄存器74ls598 带输入锁存的并入串出移位寄存器74ls599 带输出锁存的8位串入并出移位寄存器74ls604 双8位锁存器74ls605 双8位锁存器74ls606 双8位锁存器74ls607 双8位锁存器74ls620 8位三态总线发送接收器(反相)74ls621 8位总线收发器74ls622 8位总线收发器74ls623 8位总线收发器74ls640 反相总线收发器(三态输出)74ls641 同相8总线收发器,集电极开路74ls642 同相8总线收发器,集电极开路74ls643 8位三态总线发送接收器74ls644 真值反相8总线收发器,集电极开路74ls645 三态同相8总线收发器74ls646 八位总线收发器,寄存器74ls647 八位总线收发器,寄存器74ls648 八位总线收发器,寄存器74ls649 八位总线收发器,寄存器74ls651 三态反相8总线收发器74ls652 三态反相8总线收发器74ls653 反相8总线收发器,集电极开路74ls668 4位同步加/减十进制计数器74ls669 带先行进位的4位同步二进制可逆计数器74ls670 4*4寄存器堆(三态)74ls671 带输出寄存的四位并入并出移位寄存器74ls672 带输出寄存的四位并入并出移位寄存器74ls673 16位并行输出存储器,16位串入串出移位寄存器74ls674 16位并行输入串行输出移位寄存器74ls681 4位并行二进制累加器74ls682 8位数值比较器(图腾柱输出)74ls683 8位数值比较器(集电极开路)74ls684 8位数值比较器(图腾柱输出)74ls685 8位数值比较器(集电极开路)74ls686 8位数值比较器(图腾柱输出)74ls687 8位数值比较器(集电极开路)74ls688 8位数字比较器(oc输出)74ls689 8位数字比较器74ls690 同步十进制计数器/寄存器(带数选,三态输出,直接清除)74ls691 计数器/寄存器(带多转换,三态输出)74ls692 同步十进制计数器(带预置输入,同步清除)74ls693 计数器/寄存器(带多转换,三态输出)74ls696 同步加/减十进制计数器/寄存器(带数选,三态输出,直接清除) 74ls697 计数器/寄存器(带多转换,三态输出)74ls698 计数器/寄存器(带多转换,三态输出)74ls699 计数器/寄存器(带多转换,三态输出)74ls716 可编程模n十进制计数器74ls718 可编程模n十进制计数器。
RS485总线终端电阻解析
RS485总线终端电阻终端电阻是为了消除在通信电缆中的信号反射在通信过程中,有两种信号因导致信号反射:阻抗不连续和阻抗不匹配。
阻抗不连续,信号在传输线末端突然遇到电缆阻抗很小甚至没有,信号在这个地方就会引起反射。
这种信号反射的原理,与光从一种媒质进入另一种媒质要引起反射是相似的。
消除这种反射的方法,就必须在电缆的末端跨接一个与电缆的特性阻抗同样大小的终端电阻,使电缆的阻抗连续。
由于信号在电缆上的传输是双向的,因此,在通讯电缆的另一端可跨接一个同样大小的终端电阻。
引起信号反射的另个原因是数据收发器与传输电缆之间的阻抗不匹配。
这种原因引起的反射,主要表现在通讯线路处在空闲方式时,整个网络数据混乱。
要减弱反射信号对通讯线路的影响,通常采用噪声抑制和加偏置电阻的方法。
在实际应用中,对于比较小的反射信号,为简单方便,经常采用加偏置电阻的方法。
补充说明:1.RS-485需要2个终接电阻,接在传输总线的两端,其阻值要求等于传输电缆的特性阻抗。
在矩距离传输时可不需终接电阻,即一般在300米以下不需终接电阻。
2.为了抑制干扰,RS485总线常在最后一台设备之后接入一个120欧的电阻(即为上面所述)。
3.RS-485与RS-422的共模输出电压是不同的。
RS-485共模输出电压在-7V至+12V之间, RS-422在-7V至+7V之间,RS-485接收器最小输入阻抗为12KΩ;RS-422是4kΩ;RS-485满足所有RS-422的规范,所以RS-485的驱动器可以用在RS-422网络中应用。
RS485总线终端电阻为精密电阻120Ω,并联到最末端RS485电缆的两芯线上。
1.采用阻抗匹配、低衰减的RS485专用电缆更有利于保证通信。
2.单层屏蔽的电缆屏蔽层应一端接地;双层绝缘隔离型的电缆屏蔽层其外层(含铠装)应两端接地,内层屏蔽则应一端接地!3.传输距离超过300米应加终端电阻(一般为120Ω)。
485总线485总线(图)485 总线在数据通信,计算机网络以及分布式工业控制系统当中,经常需要使用串行通信来实现数据交换。
LVDS
LVDS2010-08-25 21:41:18| 分类:论文| 标签:|字号大中小订阅今天接到了一个TI的电路(SN65LVDT352)要求测试,以前没有接触过,今天在网上收集点资料, 拿来和大家分享.以后可能会用的上这种器件.LVDS:Low Voltage Differential Signaling,低电压差分信号。
LVDS传输支持速率一般在155Mbps(大约为77MHZ)以上。
LVDS是一种低摆幅的差分信号技术,它使得信号能在差分PCB线对或平衡电缆上以几百Mbps 的速率传输,其低压幅和低电流驱动输出实现了低噪声和低功耗。
IEEE在两个标准中对LVDS信号进行了定义。
ANSI/TIA/EIA-644中,推荐最大速率为655Mbps,理论极限速率为1.923Mbps。
1.1 LVDS信号传输组成LVDS信号传输一般由三部分组成:差分信号发送器,差分信号互联器,差分信号接收器。
差分信号发送器:将非平衡传输的TTL信号转换成平衡传输的LVDS信号。
通常由一个IC来完成,如:DS90C031差分信号接收器:将平衡传输的LVDS信号转换成非平衡传输的TTL信号。
通常由一个IC来完成,如:DS90C032差分信号互联器:包括联接线(电缆或者PCB走线),终端匹配电阻。
按照IEEE规定,电阻为100欧。
我们通常选择为100,120欧。
1.2 LVDS信号电平特性LVDS物理接口使用1.2V偏置电压作为基准,提供大约400mV摆幅。
LVDS驱动器由一个驱动差分线对的电流源组成(通常电流为3.5mA),LVDS接收器具有很高的输入阻抗,因此驱动器输出的电流大部分都流过100Ω的匹配电阻,并在接收器的输入端产生大约350mV 的电压。
电流源为恒流特性,终端电阻在100――120欧姆之间,则电压摆动幅度为:3.5mA * 100 =350mV ;3.5mA * 120 = 420mV 。
LVDS与PECL(光收发器使用的电平)电平变化。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
大多数电子系统的核心是一个用于处理数字输入以产生增值输出的处理器。
选择合适的处理解决方案常常是系统决策的第一步。
紧随处理器选择之后的是选择正确的驱动器与接收器。
本文着重介绍选择这些器件时的考虑因素。
要求规范
在选择一种处理器时,人们常常关心的是时钟速度、存储器及MIPS。
但对于驱动器与接收器来说,还必须规定拓扑、信号传输速率与距离、以及功耗与互换性。
拓扑是指互连的节点数量。
大多数基本拓扑都是包括一个驱动器与一个接收器的点对点(单工)拓扑。
由于驱动器与接收器之间的路径不复杂,因此单工可提供最高的信号质量。
设计者常常用带单工接口的时钟分配树来提高信号完整性。
当接口速率高于数百Mbps时,单工架构也是一种较好的选择。
RS-232及LVDS (TIA/EIA-644) 即为单工标准。
多路及多点为复杂程度更高的驱动器/接收器拓扑。
多路是指一个驱动器与多个接收器通信。
超过一个接收器时需采用主总线分出的抽头。
这些抽头会产生不连续,从而使信号质量下降。
LVDS (TIA/EIA-644-A) 最近经过改进后可支持多路工作。
多点架构拥有多个与一个(或多个)接收器相连的驱动器。
当总线上有多个节点需要成为活动发射器时,即选择多点架构。
工控应用可能拥有互连的多个电机、传感器与处理器,需要共享速度、位置及温度信息以便处理器发出正确的扭矩与位置命令。
RS-485及M-LVDS即为两项多点工业标准。
规定拓扑后,即必须规定信号传输速度。
时钟信号以MHz表示,而数据传输则以Mbps表示。
乘以2即可将以MHz表示的时钟速度转换成以Mbps表示的数据传输速率。
传输距离是另一项重要参数。
很多驱动器与接收器都专门针对短距离应用而设计。
这些限制源自于所采用的信号传输(单端比差分)、电压电平与接收器的共模电压范围。
信号传输速率与传输距离之间存在着倒数关系。
对于大多数器件来说,信号传输速率会随距离增加而减小。
这种倒数关系是由于存在符号间干扰(ISI)。
电缆及其腐蚀会滤掉从驱动器出来的信号的陡峭边缘,从而导致在线的另一端引起干扰的单独位脉冲。
这种ISI可量化为抖动。
抖动幅度随距离增加而增加。
假设可接受抖动的幅度恒定(以位周期的百分比表示),则很容易了解这种倒数关系。
其他需考虑的参数包括功耗与互换性。
需要规定器件在加载条件下所消耗的电流。
当有替代解决方案时,通常选择功耗较低的解决方案。
互换性是指标准器件以及公共占板面积或引脚。
标准器件通常优于专用解决方案。
标准接口允许设计不同的子系统,并能进行平滑集成。
标准器件与公共占板面积可确保原有器件与替代器件的互换性。
器件选择
可用驱动器与接收器的选择相当困难。
但幸运的是,可迅速缩小可行解决方案的范围。
首先采用拓扑,必须了解,单工、多路及多点器件代表着更高的可用性,故可在单工或多路应用中使用多路器件。
反之未必正确,虽然也可用多点器件来解决单工、多路及多点问题,但此时须考虑最大信号传输速率。
试图实现一种Gbps的多路系统将很可能失败。
多路与多点设计通常会限制在数百Mbps数据速率上。
在多种替代器件间进行选择时,必须同时最佳地考虑信号传输速率与传输距离。
图1显示不同器件的信号传输速率与传输距离。
如图1所示,信号传输速率随距离增加而减小。
从左下角开始,通用、单端逻辑(BTL、GTL及GTLP)可以高达50 Mbps的速率提供小于1米的覆盖距离。
当传输距离较长时,则需要使用更为稳健的驱动器。
对于速率小于100 Kbps及距离长达20米的数据传输,可采用RS-232器件。
RS-232器件为单端输入并采用大电压摆幅,因而可获得更高的传输功率。
当设计要求传输距离大于1米及传输速率高于100 Kbps时,需采用差分信号。
要想使单端信号速率大于100 Kbps,则需要有很陡的驱动器斜率。
差分信号具有内在的噪声抑制(由于接收器共模噪声抑制),因此允许有更小的电压摆幅。
RS-422(多路)及RS-485(多点)可以50 Mbps的速率工作,并能在更低的速率上达到大于1公里的传输距离。
如果要求有更高的传输速率,可使LVDS器件在数Gbps速率上工作。
LVDS采用小差分信号,这种信号允许进行更快的开关,但将传输距离限制在数十米以内。
LVDS的变体——M-LVDS,可提供高达500 Mbps的数据速率,并将LVDS的适用范围扩展至多点及重负载背板。
随着传输速率超过2 Gbps,可用解决方案包括PECL及CML器件。
这些器件继续确立了高速信号传输的标准,但要求有更高的负载电流。
最后请注意图1中的几点。
首先,可使用速度较高及传输距离较远的器件来解决低速率及短距离问题。
可将LVDS解决方案用于在背板4英寸范围内分配1 MHz的时钟——正如RS-422或RS-485一样。
LVDS解决方案较低的电磁辐射常使其成为解决这种问题的首选方案。
在考虑器件信号传输速率时,重要的是须注意,最大信号传输速率可能需要根据最小可接受参数质量(如输出电压、过渡时间及抖动等)来确定。
标准虽未给出这些参数间的关系,但可运用经验。
为保证最佳工作,当用随机数来测试时,过渡时间应限制为小于位时间的50(,器件抖动则应限制为位时间的10-20(。
这些经验有助于在系统级保证有充分的信号电压与时序余量。
图2为遵循这些建议的
SN65LVDS100 (2 Gbps LVDS转发器)器件眼图,其中输入为2 Gbps随机数,输出抖动为55 ps(源抖动为25 ps),而过渡时间则为160 ps。
驱动器功耗与信号电压有关。
RS-485拥有+/- 2V的摆幅,而M-LVDS则拥有+/- 0.6 V的摆幅。
例如,在一个要求以10 Mbps速度及10米距离进行多点传输的设计中,采用M-LVDS及RS-485均可。
对于单通道工作,较好的选择是
SN65MLVD201 及SN65HVD20。
这两种器件可提供同样的占板面积、遵循标准并满足指标要求。
在使用SN65HVD20时,所需功率为使用SN65MLVD201时功率的四倍。
SN65HVD20中的额外功率用来产生一个电压更高的信号。
尽管这种应用可能不需要这么大的功率,但当传输距离超过10米时会很有用。
事实上,SN65HVD20
允许以高于1 Mbps的速率进行信号传输,且传输距离可增加至500米。
结语
选择最佳驱动器与接收器是一项关键决策。
通过明确地确定系统要求,设计者可在各种选择之间进行挑选。
而像通道数、电源电压及ESD保护等其他规范,则使设计者能获得一组足以解决问题的器件。
图1 不同接口期间的信号传输速率与传输距离
图2 SN65LVDS100器件眼图(2Gbps)
通常说计算机有地址、数据、控制三总线,由于总线上需要驱动的负载多,CPU 是大规模集成电路,不具备功率驱动能力,总线驱动器的作用就是提供功率驱动,第二个原因是,CPU总线常常是分时复用总线,就是说在不同的时段,管脚上出现的信号功能不同,需要锁存器存储并分离信号,总线驱动器起锁存器的作用。