数字电子技术第三章节组合逻辑电路课后习题答案.ppt
第3章习题答案 计算机组成原理课后答案(清华大学出版社 袁春风主编)

• 64 •
10100 10101 +0 0 1 1 0 11010 10101 10101 01011 +00110 11011 01011 10110 10111 +00110 11100 10111 11001 01111 +00110 11111 01111 11110 11111 +00110 00100 11110 +00000 + 1 00100 11111 所以,[X/Y] 补=11111,余数为 00100。
商的数值部分为:00001。所以,[X/Y]原=00001 (最高位为符号位),余数为 0100。 (5) 将 10 和–6 分别表示成补码形式为:[10] 余数寄存器 R 余数/商寄存器 Q 00000 01010 +11010 11010 01010
补 补
先对被除数进行符号扩展,[10] 补=00000 01010,[6] 补 = 0 0110 说 明 开始 R0 = [X] R1=[X] +[Y] R1 与[Y]同号,则 q5 =1
6.设 A4A1 和 B4B1 分别是四位加法器的两组输入,C0 为低位来的进位。当加法器分别采用串行进位和先 行进位时,写出四个进位 C4 C1 的逻辑表达式。 参考答案: 串行进位: C1 = X1C0+Y1C0 + X1 Y1 C2 = X2C1+Y2C1 + X2 Y2 C3 = X3C2+Y3C2 + X3 Y3 C4 = X4C3+Y4C3 + X4 Y4 并行进位: C1 = X1Y1 + (X1+Y1)C0 C2 = X2Y2 + (X2 +Y2) X1Y1 + (X2+Y2) (X1+Y1)C0 C3 = X3Y3 + (X3 + Y3) X2Y2 + (X3 + Y3) (X2 + Y2) X1Y1 + (X3 + Y3) (X2 + Y2)(X1 + Y1)C0 C4=X4Y4+(X4+Y4)X3Y3+(X4+Y4)(X3+Y3)X2Y2+(X4+Y4)(X3+Y3)(X2+Y2)X1Y1+(X4+Y4)(X3+Y3) (X2+Y2)(X1+Y1)C0 7.用 SN74181 和 SN74182 器件设计一个 16 位先行进位补码加/减运算器,画出运算器的逻辑框图,并给出 零标志、进位标志、溢出标志、符号标志的生成电路。 参考答案(图略) :
数字电子技术基础习题及答案.

数字电子技术基础试题一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为: 、 和 。
4 . 主从型JK 触发器的特性方程 = 。
5 . 用4个触发器可以存储 位二进制数。
6 . 存储容量为4K ×8位的RAM 存储器,其地址线为 条、数据线为 条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:( )图。
图 12.下列几种TTL 电路中,输出端可实现线与功能的电路是( )。
A 、或非门 B 、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
电子技术基础数字部分第五版康光华主编第1~6章章节详细习题答案

第一章习题答案一周期性信号的波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比0121112(ms)图题1.1.4解: 周期T=10ms 频率f=1/T=100Hz占空比q=t w /T ×100%=1ms/10ms ×100%=10%将下列十进制数转换为二进制数、八进制数和十六进制数,要求误差不大于2-4:(1)43(2)127(3)(4)解:1. 转换为二进制数:(1)将十进制数43转换为二进制数,采用“短除法”,其过程如下:2 43 ………………………余1……b 02 21 ………………………余1……b 12 1 ………………………余1……b 52 2 ………………………余0……b 42 5 ………………………余1……b 32 10 ………………………余0……b 2高位低位从高位到低位写出二进制数,可得(43)D =(101011)B(2)将十进制数127转换为二进制数,除可用“短除法”外,还可用“拆分比较法”较为简单: 因为27=128,因此(127)D =128-1=27-1=(1000 0000)B -1=(111 1111)B(3)将十进制数转换为二进制数,整数部分(254)D =256-2=28-2=(1 0000 0000)B -2=(1111 1110)B 小数部分()D =()B()D=(1111 )B(4)将十进制数转换为二进制数整数部分(2)D=(10)B小数部分()D=()B演算过程如下:0.718×2=1.436……1……b-1 0.436×2=0.872……0……b-2 0.872×2=1.744……1……b-3 0.744×2=1.488……1……b-4 0.488×2=0.976……0……b-5 0.976×2=1.952……1……b-6高位低位要求转换误差小于2-4,只要保留小数点后4位即可,这里算到6位是为了方便转换为8进制数。
高等职业教育数字电子技术课后习题答案(人民邮电出版社)

4、逻辑门电路是数字逻辑电路中的最基本单元。
(对)5、TTL和CMOS两种集成电路与非门,其闲置输入端都可以悬空处理。
(错)6、74LS系列产品是TTL集成电路的主流,应用最为广泛。
(对)7、74LS系列集成芯片属于TTL型,CC4000系列集成芯片属于CMOS型。
(对)8、三态门采用了图腾输出结构,不仅负载能力强,且速度快。
(错)9、OC门可以不仅能够实现“总线”结构,还可构成与或非逻辑。
(对)10、CMOS电路的带负载能力和抗干扰能力均比TTL电路强。
(错)三、选择题(每小题2分,共16分)1、具有“有1出0、全0出1”功能的逻辑门是(B)。
A、与非门B、或非门C、异或门D、同或门2、两个类型的集成逻辑门相比较,其中(B)型的抗干扰能力更强。
A、TTL集成逻辑门B、CMOS集成逻辑门3、CMOS电路的电源电压范围较大,约在(B)。
A、-5V~+5VB、3~18VC、5~15VD、+5V4、若将一个TTL异或门当做反相器使用,则异或门的A和B输入端应:(A)。
A、B输入端接高电平,A输入端做为反相器输入端B、B输入端接低电平,A输入端做为反相器输入端C、A、B两个输入端并联,做为反相器的输入端D、不能实现5、(C)的输出端可以直接并接在一起,实现“线与”逻辑功能。
A、TTL与非门B、三态门C、OC门6、(A)在计算机系统中得到了广泛的应用,其中一个重要用途是构成数据总线。
A、三态门B、TTL与非门C、OC门7、一个两输入端的门电路,当输入为1 0时,输出不是1的门电路为(C)。
A、与非门B、或门C、或非门D、异或门8、一个四输入的与非门,使其输出为0的输入变量取值组合有(B)。
A、15种B、1种C、3种D、7种四、简述题(每小题4分,共24分)1、数字电路中,正逻辑和负逻辑是如何规定的?答:数字电路中只有高、低电平两种取值。
用逻辑“1”表示高电平,用逻辑“0”表示低电平的方法称为正逻辑;如果用用逻辑“0”表示高电平,用逻辑“1”表示低电平,则称为负逻辑。
数字电子技术基础习题及答案

数字电子技术基础习题及答案..(总33页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术基础试题一、填空题 : (每空1分,共10分)1. 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
2图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>Ω)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC34.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2 A、并行A/D转换器 B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
4图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
阎石数字电子技术基础第6版配套题库

阎石《数字电子技术基础》(第6版)配套题库【考研真题精选+章节题库】目录第一部分 考研真题精选 第1章 数制和码制 第2章 逻辑代数基础 第3章 门电路 第4章 组合逻辑电路 第5章 半导体存储器 第6章 时序逻辑电路 第7章 脉冲波形的产生和整形电路 第8章 数-模和模-数转换第二部分 章节题库 第1章 数制和码制 第2章 逻辑代数基础 第3章 门电路 第4章 组合逻辑电路 第5章 半导体存储器 第6章 时序逻辑电路 第7章 脉冲波形的产生和整形电路 第8章 数-模和模-数转换弘博学习网————各类考试资料全收录内容简介本书是阎石《数字电子技术基础》(第6版)教材的配套题库,主要包括以下内容:第一部分为考研真题精选。
本部分精选了重点高校(如中国科学技术大学、北京邮电大学、中山大学、山东大学、电子科技大学、重庆大学、中国海洋大学等)的经典考研真题,并提供了详解。
通过本部分练习,可以熟悉考研真题的命题风格和难易程度。
第二部分为章节题库。
结合国内多所知名院校的考研真题和考查重点,根据该教材的章目进行编排,精选典型习题并提供详细答案解析,供考生强化练习。
弘博学习网————各类考试资料全收录第一部分 考研真题精选第1章 数制和码制一、选择题(多选)在以下代码中,是无权码的有( )。
[北京邮电大学2015研]A.8421BCD码B.5421BCD码C.余三码D.格雷码【答案】CD查看答案【解析】编码可分为有权码和无权码,两者的区别在于每一位是否有权值。
有权码的每一位都有具体的权值,常见的有8421BCD 码、5421BCD码等;无权码的每一位不具有权值,整个代码仅代表一个数值。
二、填空题1(10100011.11)2=(______)10=(______)8421BCD。
[电子科技大学2009研]【答案】163.75;000101100011.01110101查看答案【解析】二进制转换为十进制时,按公式D=∑k i×2i求和即可,再由十进制数的每位数对应写出8421BCD码。
电子技术基础数字部分第五版康光华主编第1~6章章节详细习题答案
第一章习题答案1.1.4 一周期性信号的波形如图题1.1.4所示,试计算:(1)周期;(2)频率;(3)占空比012(ms)图题1.1.4解: 周期T=10ms 频率f=1/T=100Hz 占空比q=t w /T ×100%=1ms/10ms ×100%=10%1.2.2 将下列十进制数转换为二进制数、八进制数和十六进制数,要求误差不大于2-4: (1)43 (2)127 (3)254.25 (4)2.718 解:1. 转换为二进制数:(1)将十进制数43转换为二进制数,采用“短除法”,其过程如下:2 43 ………………………余1……b 02 21 ………………………余1……b 12 1 ………………………余1……b 52 2 ………………………余0……b 42 5 ………………………余1……b 32 10 ………………………余0……b20高位低位从高位到低位写出二进制数,可得(43)D =(101011)B(2)将十进制数127转换为二进制数,除可用“短除法”外,还可用“拆分比较法”较为简单: 因为27=128,因此(127)D =128-1=27-1=(1000 0000)B -1=(111 1111)B(3)将十进制数254.25转换为二进制数,整数部分(254)D =256-2=28-2=(1 0000 0000)B -2=(1111 1110)B 小数部分(0.25)D =(0.01)B (254.25)D =(1111 1110.01)B(4)将十进制数2.718转换为二进制数 整数部分(2)D =(10)B小数部分(0.718)D =(0.1011)B 演算过程如下:0.718×2=1.436……1……b-1 0.436×2=0.872……0……b-2 0.872×2=1.744……1……b-3 0.744×2=1.488……1……b-4 0.488×2=0.976……0……b-5 0.976×2=1.952……1……b-6高位低位要求转换误差小于2-4,只要保留小数点后4位即可,这里算到6位是为了方便转换为8进制数。
数字电子技术教案
数字电子技术教案第一章:数字电路基础1.1 数字电路概述了解数字电路的定义、特点和应用领域掌握数字电路的基本组成和基本原理1.2 数字逻辑基础学习逻辑代数的基本运算和规则熟悉逻辑函数的表示方法及其相互转换1.3 数字电路的表示方法掌握逻辑函数的图形表示方法(逻辑图、真值表)学习逻辑函数的代数化简方法第二章:数字电路的基本单元2.1 逻辑门电路了解常见的逻辑门电路(与门、或门、非门、异或门等)掌握逻辑门电路的电压传输特性2.2 逻辑函数及其简化学习逻辑函数的代数化简方法(卡诺图、最小项、最大项)熟悉逻辑函数的简化原则和步骤2.3 逻辑门电路的设计与实现学习逻辑门电路的设计方法掌握逻辑门电路的实际制作和调试技巧第三章:组合逻辑电路3.1 组合逻辑电路的基本概念了解组合逻辑电路的定义和特点掌握组合逻辑电路的分析和设计方法3.2 常见的组合逻辑电路学习编码器、译码器、多路选择器、算术逻辑单元等常见组合逻辑电路的原理和应用3.3 组合逻辑电路的设计与实现学习组合逻辑电路的设计方法掌握组合逻辑电路的实际制作和调试技巧第四章:时序逻辑电路4.1 时序逻辑电路的基本概念了解时序逻辑电路的定义、特点和应用领域掌握时序逻辑电路的分析和设计方法4.2 常见的时序逻辑电路学习触发器、计数器、寄存器等常见时序逻辑电路的原理和应用4.3 时序逻辑电路的设计与实现学习时序逻辑电路的设计方法掌握时序逻辑电路的实际制作和调试技巧第五章:数字电路的应用5.1 数字电路在计算机中的应用了解计算机的基本组成和工作原理学习微处理器、存储器、输入输出接口等计算机关键部件的设计和应用5.2 数字电路在通信系统中的应用了解通信系统的基本原理和数字调制技术学习数字通信系统中数字电路的设计和应用5.3 数字电路在其他领域中的应用了解数字电路在数字信号处理、嵌入式系统、工业控制等领域中的应用学习数字电路在不同领域中的设计和应用案例第六章:数字电路仿真与实验6.1 数字电路仿真基础学习数字电路仿真原理和工具熟悉使用仿真软件进行数字电路设计和验证的方法6.2 组合逻辑电路仿真与实验利用仿真软件对组合逻辑电路进行设计和验证分析仿真结果,优化电路性能6.3 时序逻辑电路仿真与实验利用仿真软件对时序逻辑电路进行设计和验证分析仿真结果,优化电路性能第七章:数字电路设计与验证7.1 数字电路设计流程熟悉数字电路设计的基本流程和方法掌握需求分析、模块设计、仿真验证和硬件实现等环节7.2 组合逻辑电路设计实例学习组合逻辑电路设计实例,如编码器、译码器等掌握设计方法和技术要求7.3 时序逻辑电路设计实例学习时序逻辑电路设计实例,如触发器、计数器等掌握设计方法和技术要求第八章:数字电路测试与维护8.1 数字电路测试方法学习数字电路测试的基本方法和策略掌握功能测试、结构测试和边界测试等技术8.2 数字电路调试与优化了解调试过程和方法,提高电路性能学习电路优化技巧,降低功耗和成本8.3 数字电路故障诊断与修复学习故障诊断原理和方法,如逻辑分析仪、示波器等工具的使用掌握故障分析和修复技巧,提高电路可靠性第九章:数字集成电路9.1 数字集成电路概述了解数字集成电路的分类、特点和应用领域掌握数字集成电路的基本结构和原理9.2 常见数字集成电路学习门阵列、触发器、寄存器等常见数字集成电路的原理和应用9.3 数字集成电路的设计与实现学习数字集成电路的设计方法掌握数字集成电路的实际制作和调试技巧第十章:数字电路技术的发展趋势10.1 数字电路技术的创新应用了解数字电路技术在、物联网、生物医疗等领域的创新应用学习数字电路技术在这些领域的发展前景和挑战10.2 新型数字电路技术学习新型数字电路技术,如量子计算、碳纳米管电路等掌握这些技术的原理和优势,了解其发展趋势和应用前景10.3 数字电路技术的未来发展了解数字电路技术在未来的发展趋势和挑战学习如何适应和推动数字电路技术的发展,为人类社会作出贡献重点和难点解析重点环节1:逻辑函数的表示方法及其相互转换补充和说明:逻辑函数的表示方法是理解数字电路的基础,包括逻辑图、真值表及其代数表达式。
数字电子技术基础 第二版 (侯建军 著) 高等教育出版社 课后答案
F2 = ABC + ABC + ABC + ABC + ABC = A + BC
最后根据 A、B、C 波形,画出 F1、F2 波形如习题 1.3 图(c)所示。
9
课后答案网()
n 值为 1,乘积项中的因子用原变量表示,反之用反变量表示,然后将这些乘积项做逻辑加。 网 c (2)给函数式中所有输入量依次赋值,观察取这些输入组合的情况下输出的状态,绘 . 制真值表。 案 p (3)逻辑图的逻辑符号就是表示函数式间的运算关系,将对应的逻辑符号转换成逻辑 h 运算符,写成逻辑函数式。 答 s (4)将逻辑函数式中的逻辑符号相应转化成各种逻辑门来表示。 k (5)根据变量的个数决定卡诺图的方框数,卡诺图中行列变量的取值按循环码规律排 后 c 列,以保证几何位置上相邻的方格其对应的最小项为逻辑相邻项。 a (6)用卡诺图化简函数时,首先将函数填入相应的卡诺图中,然后按作圈原则将图上 课 h 填 1 的方格圈起来,要求圈的数量少,范围大,每个圈用对应的积项表示,最后将所有积项 . 逻辑相加,就得到了最简的与或表达式。最简或与表达式化简是将所有取 0 的作圈,然后将 w 所有圈用对应的和项表示,注意若圈对应的变量取值是 0 写成原变量,取 1 写成反变量,最 w 后将所有和项逻辑乘。 w 题 1.8 为什么说逻辑函数的真值表和最小项表达式具有唯一性?
第二节 思考题题解
题 1.1 什么是 8421BCD 编码?8421BCD 码与二进制数之间有何区别?
答:8421BCD 码又称二-十进制码,使用此代码来表示人们习惯的十进制数码的编码方
法。8421BCD 码是用 0000-1111 中前的 10 个数表示 0~9,而二进制数是 0000-1111 每个值 都有效,表示 0~15 的数。
数字电子技术基础第三版第一章答案
第一章数字逻辑基础第一节重点与难点一、重点:1.数制2.编码(1) 二—十进制码(BCD码)在这种编码中,用四位二进制数表示十进制数中的0~9十个数码。
常用的编码有8421BCD 码、5421BCD码和余3码。
8421BCD码是由四位二进制数0000到1111十六种组合中前十种组合,即0000~1001来代表十进制数0~9十个数码,每位二进制码具有固定的权值8、4、2、1,称有权码。
余3码是由8421BCD码加3(0011)得来,是一种无权码。
(2)格雷码格雷码是一种常见的无权码。
这种码的特点是相邻的两个码组之间仅有一位不同,因而其可靠性较高,广泛应用于计数和数字系统的输入、输出等场合。
3.逻辑代数基础(1)逻辑代数的基本公式与基本规则逻辑代数的基本公式反映了二值逻辑的基本思想,是逻辑运算的重要工具,也是学习数字电路的必备基础。
逻辑代数有三个基本规则,利用代入规则、反演规则和对偶规则使逻辑函数的公式数目倍增。
(2)逻辑问题的描述逻辑问题的描述可用真值表、函数式、逻辑图、卡诺图和时序图,它们各具特点又相互关联,可按需选用。
(3)图形法化简逻辑函数图形法比较适合于具有三、四变量的逻辑函数的简化。
二、难点:1.给定逻辑函数,将逻辑函数化为最简用代数法化简逻辑函数,要求熟练掌握逻辑代数的基本公式和规则,熟练运用四个基本方法—并项法、消项法、消元法及配项法对逻辑函数进行化简。
用图形法化简逻辑函数时,一定要注意卡诺图的循环邻接的特点,画包围圈时应把每个包围圈尽可能画大。
2.卡诺图的灵活应用卡诺图除用于简化函数外,还可以用来检验化简结果是否最简、判断函数间的关系、求函数的反函数和逻辑运算等。
3.电路的设计在工程实际中,往往给出逻辑命题,如何正确分析命题,设计出逻辑电路呢通常的步骤如下:1.根据命题,列出反映逻辑命题的真值表;2.根据真值表,写出逻辑表达式;3.对逻辑表达式进行变换化简;4.最后按工程要求画出逻辑图。