时序逻辑电路练习题

合集下载

时序电路练习题

时序电路练习题

时序电路习题一、填空1、寄存器存放数据的方式有____________和___________;取出数据的方式有____________和___________。

2、双拍工作方式的数码寄存器工作时需_____________。

3、按计数器中各触发器翻转时间可分为_________,________。

4、触发器有______个稳定状态,所以也称____________。

5、时序电路主要由________和 ________所构成,是一种具有_______功能的逻辑电路,常见的时序电路类型有___________和__________6、计数器的功能是_______________________,按计数时个触发器状态转换与计数脉冲是否同步,可分为__________和________。

_________计数器是各种计数器的基础。

7、4个触发器构成的8421BCD 码计数器,共有_______个无效状态,即跳过二进制数码_______到_______6个状态。

8、具有3个触发器的二进制计数器,他又_______种计数状态;具有4个触发器的二进制计数器,它有_____种计数状态。

9、JK 触发器是________(为1有效边沿有效)。

10. 1n n n Q JQ KQ +=+是_______触发器的特性方程。

11、1n n Q S RQ +=+是________触发器的特性方程,其约束条件为__________。

12、1n n n Q TQ TQ +=+是_____触发器的特征方程。

13、我们可以用JK 触发器转换成其他逻辑功能触发器,令__________________,即转换成T 触发器;令_______________,即转换为'T触发器;令________________,即转换成D触发器。

二、选择1、存储8位二进制信息要()个触发器。

2、对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=()。

《时序逻辑电路》练习题及答案 (2)

《时序逻辑电路》练习题及答案 (2)

《时序逻辑电路》练习题及答案[6.1]分析图P6-1时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。

图P6-1[解]驱动方程:311QKJ==,状态方程:nnnnnnn QQQQQQQ13131311⊕=+=+;122QKJ==,nnnnnnn QQQQQQQ12212112⊕=+=+;33213QKQQJ==,,nnnn QQQQ12313=+;输出方程:3QY=由状态方程可得状态转换表,如表6-1所示;由状态转换表可得状态转换图,如图A6-1所示。

电路可以自启动。

表6-1nnn QQQ123YQQQ nnn111213+++nnn QQQ123YQQQ nnn111213+++00000 101001 1001001000110100010010 111011 1000 1011 1010 1001 1图A6-1电路的逻辑功能:是一个五进制计数器,计数顺序是从0到4循环。

[6.2]试分析图P6-2时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。

A为输入逻辑变量。

图P6-2[解]驱动方程:21QAD=,212QQAD=状态方程:nn QAQ211=+,)(122112nnnnn QQAQQAQ+==+输出方程:21QQAY=表6-2由状态方程可得状态转换表,如表6-2所示;由状态转换表可得状态转换图,如图A6-2所示。

电路的逻辑功能是:判断A是否连续输入四个和四个以上“1”信号,是则Y=1,否则Y=0。

图A6-2[6.3]试分析图P6-3时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,检查电路能否自启动。

图P6-3[解]321QQJ=,11=K;12QJ=,312QQK=;23213QKQQJ==,=+11nQ32QQ·1Q;2112QQQ n=++231QQQ;3232113QQQQQQ n+=+Y = 32QQ电路的状态转换图如图A6-3所示,电路能够自启动。

时序逻辑电路练习试题

时序逻辑电路练习试题

4.有一T 触发器,在T =1时,加上时钟脉冲,则触发器 。

A .保持原态 B .置0 C .置1 D .翻转 5.假设JK 触发器的现态Q n =0,要求Q n +1=0,则应使 。

A .J=×,K =0 B .J=0,K=× C .J=1,K=× D .J=K=16.电路如图T4.6所示。

实现A Q Q n n +=+1的电路是 。

A .B .C .D .图T4.67.电路如图T4.7所示。

实现n n Q Q =+1的电路是 。

A .B .C .D .图T4.79.将D 触发器改造成T 触发器,如图T4.9所示电路中的虚线框内应是 。

图T4.9A .或非门B .与非门C .异或门D .同或门 13.用n 只触发器组成计数器,其最大计数模为 。

A .n B .2n C .n 2 D .2 n14.一个5位的二进制加计数器,由00000状态开始,经过75个时钟脉冲后,此计数器的状态为 :A AA ACPCPCPTQA .01011B .01100C .01010D .0011115.图T4.15所示为某计数器的时序图,由此可判定该计数器为 。

A .十进制计数器 B .九进制计数器 C .四进制计数器 D .八进制计数器图T4.1516.电路如图T4.16所示,假设电路中各触发器的当前状态Q 2 Q 1 Q 0为100,请问在时钟作用下,触发器下一状态Q 2 Q 1 Q 0为 。

图T4.16A .101B . 100C . 011D . 00017.电路图T4.17所示。

设电路中各触发器当前状态Q 2 Q 1 Q 0为110,请问时钟CP 作用下,触发器下一状态为 。

图T4.17A . 101B .010C .110D .11118.电路如图T4.18所示, 74LS191具有异步置数的逻辑功能的加减计数器,其功CPQ 0Q 1Q 2Q 32能表如表T4.18所示。

时序逻辑电路练习及答案(2)

时序逻辑电路练习及答案(2)

时序逻辑电路练习及答案一、填空题(每空2分,共22分)1、时序逻辑电路中一定包含__________。

2、时序逻辑电路在任一时刻的输出不仅取决于_________,而且还取决于__________。

3、根据存储电路中触发器的动作特点不同,时序逻辑电路可以分为________时序逻辑电路和________时序逻辑电路。

4、若要构成七进制计数器,电路需要个状态,最少用个触发器,它有个无效状态。

5、若两个电路状态在相同的输入下有相同的输出,并且转换到同样一个次态去,则称这两个状态为___________。

6、触发器在脉冲作用下同时翻转的计数器叫做计数器, n位二进制计数器的容量等于。

二、判断题(每题2分,共10分)1、时序电路包含组合电路和存储电路两部分,存储电路是必不可少的。

2、同步时序逻辑电路中的无效状态是由于状态表没有达到最简所造成的。

3、即使电源关闭,移位寄存器中的内容也可以保持下去。

4、采用 74LS161 芯片可构成地址计数器,但最多不能超过 8 位地址。

5、74LS190 芯片和74HC190芯片功能完全相同三、选择题(每题3分,共18分)1、下列电路中,能够存储数字信息的是();A 译码器;B 全加器;C 寄存器;D 编码器;2、时序逻辑电路的输出状态的改变( )。

A. 仅与该时刻输入信号的状态有关;B. 仅与时序电路的原状态有关;C. 与A.、B.皆有关D.输出信号的次态3、( )触发器可以用来构成移位寄存器。

A. 基本R-SB. 同步R-SC. 同步D D. 边沿D4、用n个触发器构成计数器,可得到最大计数长度是()。

2 nA、nB、n2C、n2D、15、用触发器设计一个24进制的计数器,至少需要( )个触发器。

A、 3B、4C、 5D、66、一个4位的二进制加计数器,由0000状态开始,经过25个时钟脉冲后,此计数器的状态为( )A、1100B、1000C、1001D、1010四、时序逻辑电路的分析(30分)电路如图所示,按要求进行分析。

时序逻辑电路练习题

时序逻辑电路练习题

一、填空题1. 基本RS触发器,当R、S都接高电平时,该触发器具有____ ___功能。

2.D 触发器的特性方程为___ ;J-K 触发器的特性方程为______。

3.T触发器的特性方程为。

4.仅具有“置0”、“置1”功能的触发器叫。

5.时钟有效边沿到来时,输出状态和输入信号相同的触发器叫____ _____。

6. 若D触发器的D端连在Q端上,经100 个脉冲作用后,其次态为0,则现态应为。

7.JK触发器J与K相接作为一个输入时相当于触发器。

8. 触发器有个稳定状态,它可以记录位二进制码,存储8 位二进制信息需要个触发器。

9.时序电路的次态输出不仅与即时输入有关,而且还与有关。

10. 时序逻辑电路一般由和两部分组成的。

11. 计数器按内部各触发器的动作步调,可分为___ ____计数器和____ ___计数器。

12. 按进位体制的不同,计数器可分为计数器和计数器两类;按计数过程中数字增减趋势的不同,计数器可分为计数器、计数器和计数器。

13.要构成五进制计数器,至少需要级触发器。

14.设集成十进制(默认为8421码)加法计数器的初态为Q4Q3Q2Q1=1001,则经过5个CP脉冲以后计数器的状态为。

15.欲将某时钟频率为32MHz的CP变为16MHz的CP,需要二进制计数器个。

16. 在各种寄存器中,存放N位二进制数码需要个触发器。

17. 有一个移位寄存器,高位在左,低位在右,欲将存放在该移位寄存器中的二进制数乘上十进制数4,则需将该移位寄存器中的数移位,需要个移位脉冲。

18.某单稳态触发器在无外触发信号时输出为0态,在外加触发信号时,输出跳变为1态,因此其稳态为态,暂稳态为态。

19.单稳态触发器有___ _个稳定状态,多谐振荡器有_ ___个稳定状态。

20.单稳态触发器在外加触发信号作用下能够由状态翻转到状态。

21.集成单稳态触发器的暂稳维持时间取决于。

22. 多谐振荡器的振荡周期为T=tw1+tw2,其中tw1为正脉冲宽度,tw2为负脉冲宽度,则占空比应为_______。

数字电子技术时序逻辑电路习题

数字电子技术时序逻辑电路习题
第42页/共55页
5、画逻辑电路图
T1 = Q1 + XQ0 T0 = XQ0 + XQ0 Z = XQ1Q0
第43页/共55页
6、检查自启动
全功能状态转换表
现 入 现 态 次 态 现驱动入 现输出
Xn Q1n Q0nQ1n+1Q0n+1 T1 T0
Zn
1/0
0/0 0 0 0 0 1 0 1
0
现入 现态 次 态
X Q1 Q0 Q1 Q0 0 0 00 1 0 0 11 0 0 1 00 0
1 0 00 1 1 0 11 0 1 1 01 1 1 110 0
现驱动入 现输出
D1 D0 01 10 00
Z1 Z2
00 00 10
01 10 11 00
00 00 00 01
D1 = Q1Q0 + Q1Q0X
标题区
节目录
第14页/共55页
X/Z
S0 1/0
S1
1/1
0/0
S2
10101…
题6.2(1)的状态转移图
③ 状态间的转换关系
标题区
节目录
第15页/共55页
X/Z
0/0 S0 1/0
S1 1/0
1/1
11…
0/0
0/0
100…
S2
题6.2(1) 的原始状态转移图
标题区
节目录
第16页/共55页
(2) 解:① 输入变量为X、输出变量为Z;
S1 1/0
11…
0/0
1/1
0/0
100…
S2
题6.2(2) 的原始状态转移图
标题区
节目录
第19页/共55页

数字电路基础-组合逻辑电路和时序逻辑电路考试试卷

数字电路基础-组合逻辑电路和时序逻辑电路考试试卷(答案见尾页)一、选择题1. 数字电路中的基本逻辑门有哪些?A. 或门B. 与门C. 非门D. 异或门E. 同或门2. 下列哪种逻辑电路可以实现时序控制?A. 组合逻辑电路B. 时序逻辑电路C. 计数器D. 编码器3. 在组合逻辑电路中,输出与输入的关系是怎样的?A. 输出总是与输入保持相同的逻辑状态B. 输出仅在输入发生变化时改变C. 输出与输入没有直接关系D. 输出在输入未知时保持不变4. 时序逻辑电路中的时钟信号有何作用?A. 提供时间信息B. 控制电路的工作顺序C. 改变电路的工作频率D. 用于解码5. 下列哪种器件是时序逻辑电路中常见的时序元件?A. 计数器B. 编码器C. 解码器D. 触发器6. 组合逻辑电路和时序逻辑电路的主要区别是什么?A. 组合逻辑电路的输出与输入存在一对一的逻辑关系;时序逻辑电路的输出与输入之间存在时间上的依赖关系。

B. 组合逻辑电路只能处理数字信号;时序逻辑电路可以处理模拟信号。

C. 组合逻辑电路中没有存储单元;时序逻辑电路中存在存储单元(如触发器)。

D. 组合逻辑电路的响应速度较快;时序逻辑电路的响应速度较慢。

7. 在组合逻辑电路中,如果输入信号A和B都为,则输出F将是:A. 0B. 1C. 取决于其他输入信号D. 无法确定8. 在时序逻辑电路中,触发器的时钟信号来自哪里?A. 外部时钟源B. 内部时钟源C. 控制器D. 数据输入端9. 时序逻辑电路的设计通常涉及哪些步骤?A. 确定逻辑功能需求B. 选择合适的触发器C. 设计状态转移方程D. 将设计转换为实际电路E. 对电路进行仿真和验证二、问答题1. 什么是组合逻辑电路?请列举几种常见的组合逻辑电路,并简述其工作原理。

2. 时序逻辑电路与组合逻辑电路有何不同?请举例说明。

3. 组合逻辑电路中的基本逻辑门有哪些?它们各自的功能是什么?4. 什么是触发器?它在时序逻辑电路中的作用是什么?5. 组合逻辑电路设计的基本步骤是什么?请简要说明。

21章 题库——时序逻辑电路+答案

第21章 触发器和时序逻辑电路一、填空题1、JK 触发器的特性方程为:=+1n Q ________________________。

2、时钟触发器按照结构和触发方式不同可分为:_________、__________、_________和主从式触发器四种。

3、T 触发器的特性方程为=+1n Q _________________。

4、4个触发器组成的寄存器可以存储__________位二进制数。

5、将JK 触发器的J 端连在Q 端上,K 端接高电平。

假设)(t Q =0,则经过50个CP 脉冲作用后,它的状态)50(+t Q =_____。

6、对于时钟RS 触发器,若要求其输出“0”状态保持不变,则输入的RS 信号应为________。

7、组成计数器的各个触发器的状态能在时钟信号到达时同时翻转,它属于__________ 计数器。

(填“同步”或“异步”)8、当JK 触发器的输入J=1,K=0时,触发器的次态Q n+1=____________。

9、若要构成十二进制计数器,最少要用__________个触发器。

10、构成一个模6的同步计数器最少要________个触发器。

11、一个 JK 触发器有____个稳态,它可存储____位二进制数。

二、选择题1、下列触发器中有空翻现象的是_________。

A 、同步式触发器B 、维持阻塞式触发器C 、主从式触发器D 、边沿式触发器 2、在以下各种电路中,属于时序电路的有__________。

A 、译码器B 、计数器C 、数据选择器D 、编码器 3、JK 触发器当J=K=1时,Q n+1=__________。

A 、0B 、1C 、Q nD 、 Q n4、下列触发器中逻辑功能最多是_______。

A 、J-K 触发器B 、D 触发器C 、T 触发器D 、T ′触发器 5、在CP 有效的情况下,当输入端D=0时,则D 触发器的输出端=+1n Q ________。

时序逻辑电路习题

触发器一、单项选择题:(1)对于D触发器,欲使Q n+1=Q n,应使输入D=。

A、0B、1C、QD、(2)对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输入T=。

A、0B、1C、Q(4)请选择正确的RS触发器特性方程式。

A、B、C、 (约束条件为)D、(5)请选择正确的T触发器特性方程式。

A、B、C、D、(6)试写出图所示各触发器输出的次态函数(Q)。

n+1A、B、C、D、(7)下列触发器中没有约束条件的是。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器二、多项选择题:(1)描述触发器的逻辑功能的方法有。

A、状态转换真值表B、特性方程C、状态转换图D、状态转换卡诺图(2)欲使JK触发器按Q n+1=Q n工作,可使JK触发器的输入端。

A、J=K=0B、J=Q,K=C、J=,K=QD、J=Q,K=0(3)欲使JK触发器按Q n+1=0工作,可使JK触发器的输入端。

A、J=K=1B、J=0,K=0C、J=1,K=0D、J=0,K=1(4)欲使JK触发器按Q n+1=1工作,可使JK触发器的输入端。

A、J=K=1B、J=1,K=0C、J=K=0D、J=0,K=1三、判断题:(1)D触发器的特性方程为Q n+1=D,与Q无关,所以它没有记忆功能。

()n(2)同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。

()(3)主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。

()(8)同步RS触发器在时钟CP=0时,触发器的状态不改变( )。

(9)D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能( )。

(10)对于边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次( )。

四、填空题:(1)触发器有()个稳态,存储8位二进制信息要()个触发器。

(2)在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的(),触发方式为()式或()式的触发器不会出现这种现象。

时序逻辑电路练习题

时序逻辑电路练习题时序逻辑电路是数字电路中一种非常常见和重要的电路,它可以用于实现各种功能,包括存储器、计数器、时钟、状态机等等。

在学习时序逻辑电路的过程中,我们需要进行一些练习题来提高自己的能力和理解。

本文将为您呈现几道时序逻辑电路的练习题,希望能够帮助您更好地理解和掌握这一知识点。

练习题一:设计一个电路,实现一个4位二进制计数器。

该计数器在每个时钟上升沿时加1。

当计数器达到1111(15)时,下一个时钟上升沿时将其复位为0000(0)。

解答:我们可以使用D触发器来设计这个计数器。

首先使用四个D触发器来存储四个位的计数值,然后通过时钟信号和逻辑门来实现计数器的功能。

练习题二:设计一个电路,实现一个带有使能信号的计数器。

当使能信号为高电平时,计数器正常计数;当使能信号为低电平时,计数器保持当前计数值不变。

解答:我们可以在练习题一的基础上进行修改,添加一个与非门和一个与门来实现使能功能。

当使能信号为高电平时,与非门输出为低电平,使得计数器可以正常计数;当使能信号为低电平时,与非门输出为高电平,使得计数器的输入被禁止,从而保持当前计数值。

练习题三:设计一个电路,实现一个带有异步复位功能的计数器。

当复位信号为高电平时,计数器立即清零;否则,计数器在每个时钟上升沿时加1。

解答:我们可以在练习题一的基础上进行修改,添加一个与门和一个或门来实现异步复位功能。

当复位信号为高电平时,与门输出为低电平,使得计数器的输入被禁止,并且或门输出为低电平,将计数值清零;否则,与门输出为高电平,使得计数器的输入被允许,计数器在每个时钟上升沿时加1。

练习题四:设计一个电路,实现一个带有加载功能的计数器。

当加载信号为高电平时,计数器的值加载为输入的设定值;否则,计数器在每个时钟上升沿时加1。

解答:我们可以在练习题一的基础上进行修改,添加一个与门和一个或门来实现加载功能。

当加载信号为高电平时,与门输出为低电平,使得计数器的输入被禁止,并且或门输出为高电平,将计数器的值加载为输入的设定值;否则,与门输出为高电平,使得计数器的输入被允许,计数器在每个时钟上升沿时加1。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、填空题1. 基本RS触发器,当R、S都接高电平时,该触发器具有____ ___功能。

2.D 触发器的特性方程为___ ;J-K 触发器的特性方程为______。

3.T触发器的特性方程为。

4.仅具有“置0”、“置1”功能的触发器叫。

5.时钟有效边沿到来时,输出状态和输入信号相同的触发器叫____ _____。

6. 若D 触发器的D 端连在Q端上,经100 个脉冲作用后,其次态为0,则现态应为。

7.JK触发器J与K相接作为一个输入时相当于触发器。

8. 触发器有个稳定状态,它可以记录位二进制码,存储8 位二进制信息需要个触发器。

9.时序电路的次态输出不仅与即时输入有关,而且还与有关。

10. 时序逻辑电路一般由和两部分组成的。

11. 计数器按内部各触发器的动作步调,可分为___ ___计数器和____ __计数器。

12. 按进位体制的不同,计数器可分为计数器和计数器两类;按计数过程中数字增减趋势的不同,计数器可分为计数器、计数器和计数器。

13.要构成五进制计数器,至少需要级触发器。

14.设集成十进制(默认为8421码)加法计数器的初态为Q4Q3Q2Q1=1001,则经过5个CP脉冲以后计数器的状态为。

15.将某时钟频率为32MHz的CP变为4MHz的CP,需要个二进制计数器。

16. 在各种寄存器中,存放N 位二进制数码需要个触发器。

17. 有一个移位寄存器,高位在左,低位在右,欲将存放在该移位寄存器中的二进制数乘上十进制数4,则需将该移位寄存器中的数移位,需要个移位脉冲。

18.某单稳态触发器在无外触发信号时输出为0态,在外加触发信号时,输出跳变为1态,因此其稳态为态,暂稳态为态。

19.单稳态触发器有___ _个稳定状态,多谐振荡器有_ ___个稳定状态。

20.单稳态触发器在外加触发信号作用下能够由状态翻转到状态。

21.集成单稳态触发器的暂稳维持时间取决于。

22. 多谐振荡器的振荡周期为T=tw1+tw2,其中tw1为正脉冲宽度,tw2为负脉冲宽度,则占空比应为____ ___。

23.施密特触发器有____个阈值电压,分别称作___ _____ 和___ _____ 。

24.触发器能将缓慢变化的非矩形脉冲变换成边沿陡峭的矩形脉冲。

25.施密特触发器常用于波形的与。

二、选择题1. R-S型触发器不具有( )功能。

A. 保持B. 翻转C. 置1D. 置02. 触发器的空翻现象是指()A.一个时钟脉冲期间,触发器没有翻转B.一个时钟脉冲期间,触发器只翻转一次C.一个时钟脉冲期间,触发器发生多次翻转D.每来2个时钟脉冲,触发器才翻转一次3. 欲得到D触发器的功能,以下诸图中唯有图(A)是正确的。

4. 对于JK 触发器,若希望其状态由0转变为1,则所加激励信号是( )=0X =X0=X1 =1X5. 电路如图所示,D 触发器初态为0,则输出波形为( B )。

6. 下列触发器中不能用于移位寄存器的是( )。

触发器触发器 C.基本RS 触发器D.负边沿触发D 触发器7.下面4种触发器中,抗干扰能力最强的是( )A.同步D 触发器B.主从JK 触发器C.边沿D 触发器D.同步RS 触发器8. 为使触发器可靠地翻转,输入信号必须先于时钟信号有效,这段时间间隔称为( )。

A.延迟时间B.保持时间C.建立时间D.转换时间9.按各触发器的CP 所决定的状态转换区分,计数器可分为( )计数器。

A .加法、减法和可逆 B .同步和异步 C .二、十和M 进制 10. 触发器是一种 ( )。

A 、单稳态电路B 、双稳态电路C 、无稳态电路11.至少( )片74197(集成4位二进制计数器)可以构成M=1212的计数。

A. 12B. 11C. 3D. 212.555定时器组成的多谐振荡器属于( )电路。

A .单稳B .双稳C .无稳 13.能起到定时作用的电路是( )A .施密特触发器B .双稳态触发器C .多谐振荡器D .单稳态触发器 14.模为64的二进制计数器,它有( )位触发器构成。

15.555定时器电源电压为V CC ,构成施密特触发器其回差电压为( )A. V CC2132D.31V CC 16.下列时序电路的状态图中,具有自启动功能的是( B )17.多谐振荡器与单稳态触发器的区别之一是( )A.前者有2个稳态,后者只有1个稳态B.前者没有稳态,后者有2个稳态C.前者没有稳态,后者只有1个稳态D.两者均只有1个稳态,但后者的稳态需要一定的外界信号维持构成的单稳态触发器的触发脉冲宽度t i与暂稳态维持时间t w之间应满足()。

A. t i<<t wB. t i=t wC. t i>>t wD. 没有关系19.在以下各种电路中,属于时序电路的有()。

A.ROM B.编码器C.寄存器D.数据选择器三、判断题1.一个5位的二进制加法计数器,由00000状态开始,经过169个输入脉冲后,此计数器的状态为01001。

2.即使电源关闭,移位寄存器中的内容也可以保持下去。

3.所有的触发器都能用来构成计数器和移位寄存器。

4.移位寄存器74LS194可串行输入并行输出,但不能串行输入串行输出。

5.二进制计数器既可实现计数也可用于分频。

6.同步计数器的计数速度比异步计数器快。

7.同步计数器与异步计数器的主要区别在于它们内部的触发器是否同时发生翻转。

8.由N个触发器构成的计数器,其最大的计数范围是N2。

9.在计数器电路中,同步置零与异步置零的区别在于置零信号有效时,同步置零还要等到时钟信号到达时才能将触发器置零,而异步置零不受时钟的控制。

10.计数器的异步清零端或置数端在计数器正常计数时应置为无效状态。

11.时序电路通常包含组合电路和存储电路两个组成部分,其中组合电路必不可少。

12.任何一个时序电路,可能没有输入变量,也可能没有组合电路,但一定包含存储电路。

13.自启动功能是任何一个时序电路都具有的。

14.一组4位二进制数要串行输入移位寄存器,时钟脉冲频率为1kHZ,则经过4ms可转换为4位并行数据输出。

15.若4位二进制减量计数器的初始状态为1000,则经过100个CP脉冲作用之后的状态为0100。

16.当用异步清零端来构成M进制计数器时,一定要借助一个过渡状态M来实现反馈清零。

17.当用同步清零端来构成M进制计数器时,不需要借助过渡状态就可以实现反馈清零。

18.若用置数法来构成任意N进制计数器,则在状态循环过程中一定包含一个过渡状态,该状态同样不属于稳定循环状态的范围。

19.无论是用置零法还是用置数法来构成任意N进制计数器时,只要是置零或置数控制端是异步的,则在状态循环过程中一定包含一个过渡状态;只要是同步的,则不需要过渡状态。

四、分析设计题1、分析下图所示时序电路的逻辑功能。

要求:(1)写出电路的驱动方程、状态方程和输出方程;(2)画出电路的状态转换图,并说明电路能否自启动。

2、JK 触发器及CP 、J 、K 、D R 的波形分别如图37(a )、(b )所示,试画出Q 端的波形。

(设Q 的初态为“0”)S R1J 1KCP “1”DR QQJK DR CP3、D 触发器及输入信号D 、D R 的波形分别如图38(a )、(b )所示,试画出Q 端的波形。

(设Q 的初态为“0”)R1DCPDR QQD DCPD R4、设下图中各触发器的初始状态皆为Q=0,试求出在CP 信号连续作用下各触发器的次态方程。

5、分析下图中的计数器电路,说明这是多少进制的计数器。

十进制计数器74160的功能表如表43所示。

6、分析下图中的计数器电路,画出电路的状态转换图,说明这是多少进制的计数器。

十六进制计数器74161的功能表如表44所示。

7、下图是由两片同步十进制可逆计数器74LS192构成的电路,74LS192的真值表如附表1.2.1所示。

求:1、指出该电路是几进制计数器;2、列出电路状态转换表的最后一组有效状态。

8、试分析下图中所示电路,说明它是几进制计数器。

1、解:(1)驱动方程:31Q D =,12Q D =,123Q Q D =状态方程:311Q Qn =+,112Q Q n =+,1213Q Q Q n =+输出方程:31Q Q Y=(2)状态转换图如附图1.6.10所示。

电路能够自启动。

2、解:Q 端的波形如下图所示:3、解:Q 端的波形如图38-1:QDCP D R4、解:nn Q Q 111=+n n Q Q 212=+nn Q Q 313=+n n Q Q 414=+n n Q Q 515=+ 012=+n Qn n Q Q 717=+ n n Q Q 818=+ 111=+n Q n n Q Q 10110=+ nn Q Q 11111=+1112=+n Q5、解:七进制计数器。

6、解:这是一个十进制计数器。

JK DR CP Q7、解:1、22进制计数器;2、最后一组有效状态是:00100001。

8、解:这是使用整体反馈置零法构成的计数器。

当计数器计到1010111011112222 A B C D A B C D Q Q Q Q Q Q Q Q 时,检测门输出0,74161异步置零。

因此该计数器的有效状态是从00000000~,中间无空缺状态。

因此该计数器是一个模174计数器。

相关文档
最新文档