数字电路逻辑设计试题

合集下载

数字电路及逻辑设计复习题

数字电路及逻辑设计复习题

B
&
&
FB
&
≥1
F
C
&
C
&
(C)
(D)
17. 维持阻塞D触发器电路中,当CP脉冲升沿过后,输入信号D改变,则其输出状态 ______。
(A) 不变; (B) 不定; (C) 随D而变
18. 要实现图中各 TTL 门电路输出端所示的逻辑关系,各电路的接法正确的有 ______________。
A B 悬空
)2。
16. 用与非门实现逻辑函数 Z=AB+AC 时,逻辑表达式应写成__________。
真值表
C 00001111 D1 0 0 1 1 0 0 1 1 D2 0 1 0 1 0 1 0 1 F1 F2 17. 填写如图 TTL 电路的真值表。
D1
&
&
F2
D2
EN F1
C
18. 用代数法可把逻辑函数 Z = AB + ABD + AC + BCD 化简为___________。
相异点
模拟多路转换器
数字多路转换器
11. 凡是使电流IL流入反相器的负载,叫做________,使IL从反相器流出的负载,叫做 ________。
数字电路与逻辑设计
第 6 页 共 24 页
数字电路与逻辑设计复习题(共 137 题)
12. 基本RS、同步RS、主从JK和维持阻塞D四种不同结构的触发器中,可以作计 数器和移位寄存器的有____________________。
| U REF | _____; (2)计数器的位长N_____。
(A)无关 (B)成正比 (C)成反比 (D)有关,但无确定的比例关系。 5. 某译码电路需要有四种不同的输出状态,那么输入信号至少应有______个。

(整理)《数字逻辑电路》试题2.

(整理)《数字逻辑电路》试题2.

一、选择题(每小题1.5分)第一章:1. 带符号位二进制数10011010的反码是( )。

A. 11100101B. 10011010C. 10011011D. 111001102. 十进制数5对应的余3码是( )。

A. 0101B. 1000C. 1010D. 11003. 二进制代码1011对应的格雷码是( )。

A. 1011B. 1010C. 1110D. 0001第二章:1. 下列公式中哪一个是错误的? ( )A. A A 0=+B. A A A =+C. B A )B A ('+'='+D. )C A )(B A (BC A ++=+2. 下列各式中哪个是三变量A 、B 、C 的最小项? ( )A. B A ''B. C B A +'+'C.ABCD. C B '+'3. 下列函数中不等于A 的是( )。

A. A +1B. A +AC. A +ABD. A (A +B )4. 在逻辑代数的加法运算中,1+1=( )。

A. 2B. 1C. 10D. 05. A ⊕1=( )。

A. AB. 1C. A 'D. 06. 含有A 、B 、C 、D 四个逻辑变量的函数Y=A+B+D 中所含最小项的个数是()。

A. 3 B. 8 C. 14 D. 167. 下列函数中等于AB 的是( )。

A. (A +1)BB. (A +B )BC. A +ABD. A (AB )8. 为了将600份文件顺序编码,如果采用二进制代码,最少需要用( )位。

A. 3B. 10C. 1024D. 6009. 为了将600个运动员顺序编码,如果采用八进制代码,最少需要用( )位。

A. 3B. 4C. 10D. 75第三章:1. 采用漏极开路输出门电路(OD 门)主要解决了( )。

A. CMOS 门不能相“与”的问题B. CMOS 门的输出端不能“线与”的问题C. CMOS 门的输出端不能相“或”的问题2. 下列哪个特点不属于CMOS 传输门?( )A. CMOS 传输门属于双向器件。

(完整版)专升本《数字电路与逻辑设计》考试答案

(完整版)专升本《数字电路与逻辑设计》考试答案

[试题分类]:专升本《数字电路与逻辑设计》_08007750[题型]:单选[分数]:21.二进制数-0110的反码是(最高位是符号位)( )A.11010B.00110C.11001D.10110答案:C2.如果状态A 与B ,C 与D 分别构成等效对,那么能构成状态等效类的是()A. ABCB.BCDC.ABD.ABCD答案:C3.移位寄存器74194工作在左移串行输入方式时, S1 S0的取值为( )A.00B.11C.01D.10答案:D4.三变量构成的逻辑函数的最小项m1和最小项m7一定满足 ( )A.B.C.D.答案:C5.十进制数12.75用二进制表示应为:( ) 17m 1m +=71m m =0m 71=•m 71m m =A.1100.01B. 1100.11C.1010.10D.1010.011答案:B6.8421 BCD 码01010001.0101对应的二进制数为 ( )A.100100.01B.101110.01C.110011.10D.110110.10答案:C7.下图为OC 门组成的线与电路其输出F 为( ) A.B.0C.1D.答案:C8.要求RS 触发器(R 、S 均为高电平有效)状态由0 →1,其输入信号为()。

A.RS=01B.RS=10C.RS=d1D.RS=d0答案:A9.逻辑函数等于( )A.1B.B B A •B )(B A A F ⊕⊕=C.0D.答案:B10.函数,则其反函数( )A.B.C.D.答案:D11.JK 触发器的J =K =1, 当触发信号到来时,输出次态Qn+1为:() A.与现态相反B.0C.1D.不变答案:A12.逻辑函数F(A,B,C) = AB +BC+AC 的标准表达式是( )A.∑m(0,1,2,4)B.∏m(1,3,5,7)C.∑M(0,2,4,6)D.∑m(3,5,6,7)答案:D13.四个变量可以构成多少个最小项?( )A.15个B.16个C.8个D.4个答案:BB F(X Y Z)m(467)=∑,,,,F(X Y Z)=,,m(0,2,6)∑m(467)∑,,m(0,4,5,6)∑m(0,1,2,3,5)∑14.电源电压为+12V 的555集成定时器中放电三极管工作在截止状态,输出端OUT 为1时,其TH 和TR 的输入电压值分别为 ( )A.TH 和TR 均小于B.TH 和TR 均大于C.,D.,答案:C15.设计—个1位十进制计数器至少需要多少个触发器?() A.6个B.3个C.10个D.4个答案:D16.T 型触发器当时钟脉冲输入时,其输出状态( )A.保持不变B.在T=1时会发生改变C.随时间改变D.等于输入端T 的值答案:B17.无符号位的十六进制数减法(A9)l6-(8A)16= ( )A.(19)16B.(1F)l6C.(29)16D.(25)16答案:B18.十进制数15用2421 BCD 码可以表示为( )。

奥鹏北语14秋《数字电路与逻辑设计》作业1满分答案

奥鹏北语14秋《数字电路与逻辑设计》作业1满分答案
14秋《数字电路与逻辑设计》作业1
一,单选题
1. A. A
B. B
C. C
D. D
?
正确答案:A
2. A. A
B. B
C. C
D. D
?
正确答案:C
3. A. A
B. B
C. C
D. D
?
正确答案:B
4. A. AA
5.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用()个触发器。
B. 4
C. 5
D. 10
?
正确答案:A
13. A. A
B. B
C. C
D. D
?
正确答案:B
14. A.
A
B. B
C. C
D. D
?
正确答案:C
15. A. A
B. B
C. C
D. D
?
正确答案:D
16.一个16选一的数据选择器,其地址输入(选择控制输入)端有()个。
A. 1
B. 2
C. 4
D. 16
?
正确答案:ABCD
2. A. A
B. B
C. C
D. D
?
正确答案:ABCD
A. 2
B. 3
C. 4
D. 10
?
正确答案:C
6.某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移8位,完成该操作需要()时间。
A. 10μS
B. 80μS
C. 100μS
D. 800ms
?
正确答案:B
7. A. A
B. B
C. C
D. D
?
正确答案:D

数字电路与逻辑设计复习题

数字电路与逻辑设计复习题

数字电路与逻辑设计复习题一、填空题1.将十进制数转换成等值的二进制数、八进制数、十六进制数。

(23.375)10=( )2=( )8=( )162.十进制数74的余3BCD码是。

3.逻辑函数BCCDBA+++))((的对偶式和反演式(用反演规则)分别为:对偶式:;反演式:;4.若采用奇较验方式,信息码为1000101的校验码为0 。

5.若采用偶较验方式,信息码1101101校验位为 1 。

6.钟控RS触发器的特征方程是Sd+!Rd*Qn ,约束条件是(!Sd)=(!Rd) 。

7.同步RS触发器的特性方程为Q n+1=S+!R*Qn_____;约束方程为RS=0。

8.四位同步二进制加法计数器的初始状态为Q3Q2Q1Q0=1101,经过3个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q0= 。

9.触发器有个稳态,存储8位二进制信息要个触发器。

10.四位同步二进制减法计数器的初始状态为Q3Q2Q1Q0=1101,经过5个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q0= 1000 。

11.OC门称为集电极开路门,多个OC门输出端并联到一起可实现线与功能12.三态门的三种可能的输出状态是高电平、低电平、高阻态。

13.具有16位地址码可同时存取8位数据的RAM集成片,其存储容量为64K*8位。

14.具有13位地址码可同时存取8位数据的RAM集成片HM6264,其存储容量为8K*8位。

16.(2008)10=(0101 0011 00111011 )余3BCD。

17.若(,,)(0,1,3,5,7)mF A B C=∑,则:(F = !A*!B+C)*(,,)F A B C=1,3,5 ,(,,)F A B C=2,4,6 。

18数字电路按照是否有记忆功能通常可分为组合逻辑电路和时序逻辑电路两类。

19.74LS00是 TTL 类型的门电路,CC4069是 CMOS 类型的门电路。

(选择填TTL 或CMOS )20.一数据选择器,A1A0为地址信号,D 1=1,D 2=1,D 0=D 3=C;当A1A0=01时,F= 1 ;当A1A0=10时,输出F= 1 。

数字逻辑10套题

数字逻辑10套题

《数字逻辑电路》试题一一、填空题1.()10=()2=()8=()16。

2.()2=()10。

3.()10=( ) 8421-BCD。

4.A⊕0= 。

5.大体门电路包括、、。

6.A⊙B= 。

7.N各逻辑变量组成某个逻辑函数,那么其完整的真值表应有种不同的组合。

8.数字逻辑电路包括两类,别离是电路和电路。

9.JK触发器的特性方程是。

10.任何时刻,电路的输出,不仅与该时刻电路的输入有关,而且还与电途经去的输入有关的电路,称为电路。

11.F(A,B,C,D)=CD,它包括了个最小项。

12.A(A+B)= 。

13.F=AB+AC,这种形式的逻辑函数表达式称为。

14.F=A·B·A·C这种形式的逻辑函数表达式称为。

15.有18个信息需用二进制代码来表示它们,那么最少需要位二进制。

16.与将JK触发器作成T’(翻转)触发器,应使其J= , K= 。

17.设计一个25进制计数器,最少需要个触发器。

二、选择题1.已知字符T的ASCII码值的十进制数表示为84,若是将最高位设置为奇校验位,那么字符T的ASCⅡ码值设置奇校验位后,它的二进制表示为( )A 01001101B 11001101C 01101011 D2. 以下个数中最大的是()A (.0101) 2B 16C 10 C 83. 在一个逻辑电路中,有两个输入信号X、Y和一个输出信号V。

当且仅当X=一、Y=0时,V=0,那么V的逻辑表达式为()A X+YB X·YC X·YD X+Y4. A·A·B·B·C=( )A ABC C 1D 05. A+BC+AB+A=( )A AB AC 1D 06. F(A,B,C)=ABC+ABC+ABC=( )A ∑m(0,2,4)B ∑m(3,5,7)C ∑m(1,3,5)D ∑m(4,5,7)7. A⊕B=( )A AB+ AB B AB + ABC A BD A B8. 对正逻辑而言,某电路是与门,那么对负逻辑而言是()A 与门B 与非门C 或非门D 或门触发器在同步工作时,假设现态Q n=0,要求抵达次态Q n+1=1,那么应使JK=( )A 00B 01C 1XD X110.图(1)中要求输出F=B,那么A应为( )A 0B 1 A =1 FC B BD B 图(1)三、化简以下函数表达式一、代数化简:Y=(AB+A B+A B)(A+B+D+A B D)二、Y=AB+A B+A B3、卡诺图化简:F=(A,B,C,D)=∑m(0,1,2,3,4,6,8,9,10,11,12,14)四、芯片的应用1.别离用74138和74153实现逻辑函数表达式F=AB+BC+AC2.用1.用与非门设计一个组合电路,用来检测并行输入的四位二进制数B4B3B2B1当其值大于或等于5时,输出F=1,反之F=0。

数字电路与逻辑设计总复习题


(2)若F(A,B,C)= ∏M( 3, 5, 6, 7) , 则F(A,B,C)=∑m(?)。 解: ∵ F(A,B,C)= ∏M( 3, 5, 6, 7) , 则 F(A,B,C)= ∑ m( 0 , 1 , 2 , 4 ) F(A,B,C)= ∑m( 3, 5, 6, 7)
(5)试写出下列各函数表达式F的F和F′的最小项表 达式。 (1) F ABCD ACD BC D (2) F AB A B BC
=∏(0,1,3)
(3)F(A,B,C)=1⊕A⊕BC=∑m(?)
解: F(A,B,C)= A ⊕ BC
= A· + A · BC BC =A (B + C ) +ABC = A B +A C +ABC
F(A,B,C)= ∑( 0, 1, 2 ,7 )
八、若F1(A,B,C)=∑m(0, 1, 2, 3) , F2(A,B,C)=∏M(0, 1, 2, 3) , 则F1⊕ F2=( ? )。 解:
= A (B C + B) + B + C =A( B +C ) + B + C =A+ B + C + B + C =A+ 1 = 1
解: F=A B( C + D )+B C+A B+A C+B C+B C D =A B C+A B D+B+A B+A C +B C D =A C+A D + B + A +A C +C D =C + D +B +A +C D
ABCD=0001 F=0⊕0⊕0⊕0=0 ABCD=0010 F=0⊕0⊕1⊕1=0

数字电路与逻辑设计1—4章题库

第一章1. 用卡诺图将逻辑函数012567Y A B C m =∑(、、)(、、、、、)化成最简的与或式。

(A )2. 用卡诺图将逻辑函数014567Y A B C m =∑(、、)(、、、、、)化成最简的与或式。

(A )3.用卡诺图将逻辑函数(,,,)(2,5,11,14)(0,3,6,7,9,10,13,15)Y A B C D m d =+∑化成最简的与或式。

(B )4.用卡诺图将逻辑函数(,,,)(0,2,11,13,14)(8,9,10,12,15)Y A B C D m d =+∑化成最简的与或式。

(B )5.用卡诺图将逻辑函数(,,,)(1,7,8)(3,5,9,10,12,14,15)Y A B C D m d =+∑化成最简的与或式。

(B )6.用卡诺图将逻辑函数)151052()141187630(),,,(,,,,,,,,,d m D C B A Y +=∑化成最简的与或式。

(B )7.用卡诺图将逻辑函数)1510652(1411743D 、、、、)、、、、()、、、(d m C B A Y +∑=化成最简的与或式。

(B )8.用卡诺图将逻辑函数)30(7421、)、、、()、、(d m C B A Y +∑=化成最简的与或式。

(B ) 9.用卡诺图将逻辑函数)、、、、、、、、()、、、(141210985210D m C B A Y ∑=化成最简的与或式。

(B )10.用卡诺图将逻辑函数''Y AC ABC ACD CD =+++化成最简的与或式。

(B ) 11.用卡诺图将逻辑函数Y C ABC =+化成最简的与或式。

(B )12.用卡诺图将逻辑函数'''Y AB C BC A BC D =++化成最简的与或式。

(B ) 13.用卡诺图将逻辑函数'''Y AB A C BC C D =+++化成最简的与或式。

数字逻辑试题及答案

数字逻辑试题及答案# 数字逻辑试题及答案一、选择题(每题2分,共20分)1. 在数字逻辑中,逻辑“与”操作的特点是:- A. 只要有一个输入为0,输出就为0- B. 所有输入为1时,输出才为1- C. 至少有一个输入为1,输出就为1- D. 所有选项都不正确答案:A2. 下列哪个不是组合逻辑电路的特点?- A. 输出只依赖于当前的输入- B. 输出可以延迟- C. 没有记忆功能- D. 具有固定的输出响应时间答案:B3. 触发器的主要用途是:- A. 存储一位二进制信息- B. 作为逻辑门使用- C. 进行算术运算- D. 以上都不是答案:A4. 以下哪个不是数字逻辑中的布尔代数基本运算?- A. 与(AND)- B. 或(OR)- C. 非(NOT)- D. 加(ADD)答案:D5. 一个4位二进制计数器在计数到15后,下一个状态是:- A. 0- B. 1- C. 16- D. 不确定答案:A...(此处省略其他选择题,以保持总字数约1000字)二、简答题(每题10分,共30分)1. 解释什么是“异或”(XOR)逻辑门,并给出其真值表。

答案:“异或”(XOR)逻辑门是一种二输入逻辑门,其输出仅当输入不相等时为1。

如果两个输入相同,输出为0。

其真值表如下:```A |B | Y--0 | 0 | 00 | 1 | 11 | 0 | 11 | 1 | 02. 什么是同步时序逻辑电路,与异步时序逻辑电路有何不同?答案:同步时序逻辑电路是指电路中的所有触发器都由同一个时钟信号控制,状态转换是同步进行的。

而异步时序逻辑电路中,触发器的状态转换不是由统一的时钟信号控制,可能存在不同的延迟,导致状态转换可能不同步。

3. 描述一个简单的数字逻辑电路设计,实现2位二进制加法器的功能。

答案:一个2位二进制加法器可以由两个全加器和一个进位逻辑构成。

每个全加器接收两个输入位和一个进位输入,产生一个和位和一个进位输出。

《数字逻辑电路》试题及参考答案

一、 填空题(40分,每空2分,除非特殊声明)1、(57.25)10=(111001.01 )2 = ( 71.2 )8; -26的二进制反码为(100101 ),补码为( 100110 )。

(每空一分)2、为了给345位同学进行2进制编码,至少需要( 9 )位编码位数3、写出图1中Y=( 同或 )图14. 在图2中,当输入为高电平,C 端接地,则输出为( 高阻抗 )图25. Y=(A+(BC)’)’+D, 则 Y ’=(( A+B ’+C ’)D ’ )6. 在图3中,T1属于 P 沟道增强 型三极管。

当输入U i 为高电平时,___T2___导通,输出U o 为__低电平_____。

图37. 组合逻辑电路和时序逻辑电路的根本区别在于_组合电路无记忆功能,时序电路有记忆T1T2功能,_ 体现在电路上为:___组合电路无反馈,时序电路有反馈____。

8. 请写出JK 触发器的特性方程___Q*=JQ ’+K ’Q_______________.9. 用JK 触发器转换为T 触发器功能,那么J= T ;K= T 。

(每空一分) 10. 为构成4096×8的RAM ,需要 8 片1024×4的RAM 。

11. 状态机分为米利和摩尔两种类型,某状态机电路,输入为X 、状态变量为Q 0Q 1Q 2,若输出为Y= X’Q 0Q 2’,则该状态机属于 米利 型。

12. 施密特触发器、单稳态触发器和多谐振荡器中,__施密特触发器_____的稳态数最多。

13. 10位倒T 电阻网络DA 转换器。

如图4,当输入为10 0000 0000时,输出电压为V o =5V 则 V REF 为 10 V 。

14. 某D/A 转换器中,输入的数字量为8位,则其理论转换精度为___1/255_______。

9、图2中,用555定时器组成的多谐振荡器电路中,若R1= 10k Ω,R2=5k Ω, C=0.01μF ,Vcc=10V ,则该电路的震荡频率为 5/ln2= 7.2 kHz 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

电Ⅰ094班第一次月考试题(数字电路逻辑设计)
命题人:王翼菲 肖玉湘 温佳敏
姓名:_____________ 学号:_____________ 成绩:______________

1.完成数制转换并填空。(10分)
(163.27)10 =(___________)2 =( ___________ )16
2.化简函数。(10分)
F(a,b,c,d)
=)15,9,5,2,0(m+)13,12,10,8,7,6(d.

3.写出F的最小项表达式。(10分)
F=ABCD+ACD+B__D

4.用真值表证明下列等式。(10分)
____________________
______
CACBBA
=
ABC+

______

CBA

5.直接写出下面函数的反函数及对偶函数表达式.(10分)
F=______________________________CBABAC
6.
在只有原变量输入,没有反变量输入的条件下,用与非门设计实现该函数的组
合电路。(15分)
F(a,b,c,d) =

)13,12,10,9,7,6,5,4,3,1(m

7.用2输入端与非门实现以下函数(要求器件最少)。(15分)
F=AB__C+__ABC+A__BC

8. 用8选1数据选择器实现函数。(20分)
F(a,b,c,d) =

)14,13,12,11,9,7,6,5,1(m

相关文档
最新文档