数字时钟电路

合集下载

数字电子钟实验报告

数字电子钟实验报告

咸阳师范学院物理与电子工程学院课程设计报告题目:班级:姓名:学号:指导教师:成绩:完成日期:年月目录第一章概述 3第二章数字电子钟的电路原理 4 第三章电路调试与制作11第四章总结与体会12第五章附录13第一章概述数字钟是采用数字电路实现对.时,分,秒.数字显示的计时装置,广泛用于个人家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,运运超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。

诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、自动起闭路灯、定时开关烘箱、通断动力设备、甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。

因此,研究数字钟及扩大其应用,有着非常现实的意义。

虽然市场上已有现成的数字集成电路芯片出售,价格便宜,使用方便,这里所制作的数字电子可以随意设置时,分的输出,是数字电子中具有体积小、耗电省、计时准确、性能稳定、维护方便等优点。

课程设计目的(1)加强对电子制作的认识,充分掌握和理解设计个部分的工作原理、设计过程、选择芯片器件、电路的焊接与调试等多项知识。

(2)把理论知识与实践相结合,充分发挥个人与团队协作能力,并在实践中锻炼。

(3)提高利用已学知识分析和解决问题的能力。

(4)提高实践动手能力。

第二章数字电子钟的电路原理数字电子钟的设计与制作主要包括:数码显示电路、计数器与校时电路、时基电路和闹铃报时电路四个部分。

1.数码显示电路译码和数码显示电路是将数字钟的计时状态直观清晰地反映出来。

显示器件选用FTTL-655SB双阴极显示屏组。

在计数电路输出信号的驱动下,显示出清晰的数字符号。

2.计数器电路LM8560是一种大规模时钟集成电路它与双阴极显示屏组可以制成数字钟钟控电路。

3.校时电路数字钟电路由于秒信号的精确性和稳定性不可能做到完全准确无误,时基电路的误差会累积;又因外部环境对电路的影响,设计产品会产生走时误差的现象。

时钟电路的基本原理与设计方法

时钟电路的基本原理与设计方法

时钟电路的基本原理与设计方法时钟电路是现代电子设备中的重要组成部分,用来提供精确的时间信息。

它不仅在我们的日常生活中起着关键的作用,也在许多技术领域中被广泛应用。

本文将探讨时钟电路的基本原理与设计方法。

一、时钟电路的基本原理时钟电路的核心是一种稳定的振荡器。

振荡器可以产生一个周期性的信号,被称为时钟信号,用来同步电子设备中的各个功能模块。

在数字电子系统中,时钟信号决定了数据在各个组件之间的传输时机,保证系统的正常运行。

常见的时钟电路有晶体振荡器和RC振荡器。

晶体振荡器利用晶体的机械振荡特性产生时钟信号,具有高稳定性和准确性。

它的工作原理是将晶体与放大器和反馈电路相连接,通过反馈使晶体保持振荡。

RC振荡器则利用电容和电阻构成的振荡回路产生时钟信号,相对简单但稳定性较差。

二、时钟电路的设计方法时钟电路的设计需要考虑几个关键因素:频率稳定性、抖动和功耗。

频率稳定性是指时钟信号的频率变化程度,影响着数据传输的准确性。

为了提高频率稳定性,可以使用温度补偿技术、使用高质量的晶体材料和优化反馈电路。

抖动是指时钟信号周期内的波动,越小越好。

抖动过大会导致数据传输错误。

减小抖动的方法包括优化振荡回路、减小噪声和改善电源稳定性。

功耗在现代电子设备中至关重要。

为了降低功耗,可以使用低功耗晶体振荡器、优化电路结构和使用节能材料。

时钟电路的设计还需要考虑集成度和端口接口。

高集成度的时钟电路可以减小尺寸和功耗,提高信号质量。

端口接口要与其他数字电路兼容,确保可靠的数据传输。

三、时钟电路的应用时钟电路在各个领域都有着广泛的应用。

在计算机中,时钟电路用于同步处理器和内存,确保数据的准确传输。

在通信系统中,时钟电路用于同步不同设备之间的工作。

在测量设备中,时钟电路用于精确测量和同步数据。

在消费电子产品中,时钟电路用于控制音频和视频的播放。

时钟电路在现代技术发展中具有重要地位。

随着电子设备的不断进化,对时钟电路的要求也越来越高。

设计师们不断努力创新,提出新的设计方法和技术,以满足不同应用需求。

时钟电路工作原理

时钟电路工作原理

时钟电路工作原理
时钟电路是一种用于产生和控制电子设备中时间的电路。

它通常由一个或多个振荡器和一组计数器、分频器以及其他辅助电路组成。

其工作原理可以分为以下几个步骤。

1. 振荡器产生稳定的时钟信号。

振荡器是时钟电路的核心部件,它负责产生稳定的振荡输出。

常见的振荡器类型包括晶体振荡器、RC振荡器和LC振荡器。

这些振荡器根据其设计原理,
通过在电路中形成周期性的振荡信号来产生频率稳定的时钟信号。

2. 计数器将时钟信号转换为数字表示。

计数器是时钟电路中的重要组成部分,它接收来自振荡器的时钟信号,并将其转换为相应的数字表示。

计数器通常是二进制计数器,根据时钟信号的上升沿或下降沿触发,逐次递增或递减数字。

计数器的位数决定了其能够表示的最大数字。

3. 分频器将时钟信号进行分频。

分频器用于将高频的时钟信号分频为低频的时钟信号。

这是因为某些电子设备可能需要不同的时钟频率来执行不同的任务。

分频器可以通过设置不同的分频比将时钟频率降低到所需的范围。

4. 辅助电路进行时钟信号处理。

时钟电路中还可以包含一些辅助电路,用于对时钟信号进行进一步处理。

例如,锁相环(PLL)可以用于对时钟信号进行相位或频率调整,以满足特
定的要求。

另外,时钟电路中通常还会包含使能电路、复位电路和延时电路等,以控制和调整时钟信号的行为。

通过以上的步骤,时钟电路可以产生稳定的时钟信号并将其用于电子设备中。

时钟信号的稳定性和准确性对于许多电子设备的正常工作至关重要,因此时钟电路被广泛应用于各种设备中,如计算机、手机、电视和微控制器等。

时钟电路用途

时钟电路用途

时钟电路用途时钟电路是一种常用于计算机、通信设备和各种电子设备中的重要电路。

它主要用于产生准确的时间信号,以同步电子设备内部和外部事件的发生顺序。

时钟电路在现代电子技术中起着至关重要的作用,下面就时钟电路的用途进行详细介绍。

1. 同步和协调系统操作:时钟电路可以为电子设备提供准确的时钟信号,以确保设备的各个组件在同一时间内执行特定操作。

例如,计算机中的时钟电路可以用于同步中央处理器、内存和各个外设的操作,以确保它们按照正确的顺序和时间间隔进行通信和处理数据。

此外,通信设备中的时钟电路也可以用于协调不同设备之间的通信步骤,以确保数据传输的正确性和可靠性。

2. 数据采样和同步:时钟电路在数据采样和同步中起着关键作用。

它可以提供固定时间间隔的时钟信号,使数据可以按照特定的频率进行采样和处理。

在通信系统中,时钟电路用于对接收到的模拟信号进行采样,将其转换为数字信号以进行进一步的处理和分析。

此外,在数字信号处理和通信系统中,时钟电路也用于同步数据流,保持信号的稳定性和一致性。

3. 频率合成和时序控制:时钟电路可用于频率合成和时序控制。

它可以通过将较低频率的参考信号分频和倍频,生成更高频率的时钟信号。

这在通信设备、射频电子和振荡器设计中非常常见。

另外,在数字系统中,时钟电路还可以用于时序控制,即控制不同操作的发生顺序和时间间隔,以确保系统的稳定性和正确性。

4. 电源管理和电池管理:时钟电路还可以用于电源管理和电池管理。

在电子设备中,时钟电路可以通过控制设备的开机和关机时间来管理设备的电源。

此外,时钟电路还可以在设备进入待机或休眠模式时,控制设备的时钟频率以降低功耗。

在电池管理方面,时钟电路可用于检测和控制电池的充放电过程,以保护电池和延长其寿命。

5. 事件触发和定时功能:时钟电路可以用于触发事件和提供定时功能。

它可以根据预定的时间间隔和时钟周期触发事件,如定时器中断、数据采样和处理。

在各种计算机和电子设备中,定时功能非常有用,可以用于实现定期更新、定时采样和控制设备操作的定时任务。

多相时钟电路

多相时钟电路

多相时钟电路多相时钟电路是一种常见的数字电路,它是由多个时钟信号组合成的电路,通过不同的相位来控制电路工作。

它广泛应用于数字信号处理器和现代计算机的CPU中。

以下是关于多相时钟电路的详细介绍。

1. 什么是多相时钟电路多相时钟电路是指将一个时钟信号分成多个相位,在不同的时钟相位上执行不同的操作。

每个时钟相位都可以分配一个任务,从而实现电路的高效率。

多相时钟电路是一种非常强大的电路结构,它可以实现很高的时钟速度,同时减少功耗。

2. 多相时钟电路的优点多相时钟电路具有很多优点,包括:(1)高时钟速度:多相时钟电路可以将时钟信号分成多个相位,在每个相位上执行不同的操作,从而提高电路的时钟速度。

(2)低功耗:由于多相时钟电路可以同时执行多个操作,因此可以将功耗降至最低。

其功耗是传统时钟电路的一半。

(3)高效率:多相时钟电路可以将电路的操作分配到不同的时钟相位中,从而提高电路的效率。

3. 多相时钟电路的应用多相时钟电路广泛应用于数字信号处理器(DSP)、现代计算机的CPU中,以及RAM和其他存储设备中。

在这些应用中,多相时钟电路可以执行多个任务,同时减少功耗。

4. 多相时钟电路的实现方法实现多相时钟电路可以采用许多不同的方法,其中最常用的是环形交替时钟(“ring oscillator”)、双管时钟(“double edge-triggered flip-flops”)和移相锁相环(“PLL”)其中,环形交替时钟是一种简单而有效的实现方法,它是由多个反相器和延迟元件构成的环路。

当时钟信号作用于环路时,会产生多个相位的信号,从而实现多种操作。

在此过程中,延迟元件的选择和数量对电路性能至关重要。

5. 总结综上所述,多相时钟电路是一种非常先进的电路结构,它可以实现高时钟速度、低功耗和高效率的工作方式。

它广泛应用于数字信号处理器和现代计算机的CPU中,并在RAM和其他存储设备中发挥着重要作用。

实现多相时钟电路可以采用多种不同的方法,其中最常用的是环形交替时钟、双管时钟和移相锁相环。

数字钟的设计与制作

数字钟的设计与制作

数字钟的设计与制作一、设计目的数字时钟是利用数字电路技术实现时、分、秒计时的装置。

与机械钟相比,它具有更高的精度和直观性,无需机械装置,使用寿命更长,因此得到了广泛的应用。

从原理上讲,数字时钟是一种典型的数字电路,包括组合逻辑电路和时序电路。

因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.二、设计要求1、设计指标(1)时间以12小时为一个周期;(2)显示时、分、秒;(3)具有时间校准功能,可分别校准时间和分钟,使其准确到标准时间;(4)计时过程具有时间报告功能。

当时间到达整点时,它会发出10秒的哔哔声;(5)具有清零功能,具有开机自动清零功能,并且在任何时刻,按动清零开关,可以进行计数器清零。

2.设计要求先在ewb5.0或者multism2001软件中进行数字钟的设计和仿真,然后在max+plus软件中修改设计方案,最后下载到flexepf10k10lc84-4中并验证数字钟的功能。

(1)绘制电路原理图(或模拟电路图);(2)部件和参数的选择;(3)电路仿真与调试;(4)安装和调试;3,制作要求:自行装配和调试,并能发现问题和解决问题。

4.设计报告的编制:写出设计和生产的全过程,附上相关资料和图纸,并有经验。

三、数字钟的组成与原理框图数字定时器由定时电路、解码显示电路、脉冲产生电路和控制电路组成。

根据设计要求,控制电路可由校准电路、清零电路和报时电路组成。

具体原理框图如图(一)所示。

图(一)四、设计原理、方法、步骤1、信号产生电路。

由555设计一个多谐振荡器产生1秒脉冲信号。

原理图如下2,计数器及译码电路。

在MAX+Plus软件中进行设计、模拟、下载和验证。

(1) 60秒计数器电路和解码电路由两片74160构成60秒进制计数器,有两片7448构成译码显示电路。

数字电子钟的设计 数电数字电子钟课程设计

数字电子钟的设计 数电数字电子钟课程设计

数字电路课程设计报告课程名称数字电路技术基础设计题目数字电子钟的设计所学专业名称电子信息工程班级2008级电信(2)班学号2008210139学生姓名司浩指导教师吕承启2010年6月20 日数字电子技术课程设计报告一、设计目的数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。

数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。

因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.二、设计要求(1)设计指标①时间以12小时为一个周期;②显示时、分、秒;③具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;④计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时;⑤为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。

(2)设计要求①画出电路原理图(或仿真电路图);②元器件及参数选择;(3)制作要求:自行装配和调试,并能发现问题和解决问题。

(4)编写设计报告写出设计与制作的全过程,附上有关资料和图纸,有心得体会。

三、原理框图1.数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。

由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。

通常使用石英晶体振荡器电路构成数字钟。

(a)数字钟组成框图2.晶体振荡器电路晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定。

不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。

时钟电路的工作原理

时钟电路的工作原理

时钟电路的工作原理时钟电路是一种常见而重要的电子电路,用于测量和显示时间。

它在各种电子设备和系统中广泛应用,如电子手表、计算机、手机等。

本文将介绍时钟电路的工作原理及其基本组成部分。

一、时钟电路的基本原理时钟电路的基本原理是利用稳定振荡信号来进行时间计数,从而精确地测量和显示时间。

它通常由时钟振荡器、计数器和显示器等组件组成。

1. 时钟振荡器时钟振荡器是时钟电路的核心部分,它产生稳定的振荡信号以供后续的计数和显示。

常见的时钟振荡器有晶体振荡器和RC振荡器。

晶体振荡器是一种利用石英晶体具有稳定振荡特性的原理制作的振荡器。

石英晶体具有机械和电学耦合效应,使得它在外加电场或机械应力作用下能够迅速振荡。

晶体振荡器一般采用谐振回路结构,通过与晶体振荡频率相匹配的电路使其发生共振,从而输出稳定的振荡信号。

RC振荡器则利用电容和电阻组成的回路产生振荡信号。

由于电容和电阻的性质不够稳定,RC振荡器的频率相对较不精确,但在一些简单的应用中仍然可以满足需求。

2. 计数器计数器是时钟电路的另一个重要组成部分,它通过计数功能实现时间的测量和累加。

计数器根据时钟振荡器提供的脉冲信号进行计数,从而实现时间的推移。

计数器可以分为同步计数器和异步计数器两种类型。

同步计数器在每个脉冲信号到达时,所有的触发器同时更新计数器的值;异步计数器则是在一个或多个特定的触发器翻转时,才会更新计数器的值。

根据需要,可以选择适当的计数器类型。

3. 显示器显示器用于将计数器的结果以可视化的方式展示出来,以便观察者能够直观地了解时间的流逝。

常见的显示器种类包括数码管、液晶显示器和LED显示器等。

数码管是一种类似于七段显示器的数字显示设备,它由七个LED 灯组成,每个灯代表一个数字。

通过控制LED的亮灭状态,可以实现各种数字的显示。

液晶显示器则利用液晶材料的特性,通过控制液晶层的电场来实现显示。

液晶显示器具有较高的分辨率和显示效果,广泛应用在各种电子设备中。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

摘要之老阳三干创作 创作时间:二零二一年六月三十日 数字钟是一种用数字电路技术实现日、时、分、秒计时的装置, 与传统的机械式时钟相比, 具有更高的准确性和直观性, 且无机械传动装置, 具有更更长的使用寿命, 因此获得了广泛的使用.小到人们日常生活中的电子手表, 年夜到车站、码头、机场等公共场所的年夜型数显电子钟. 本课程设计要用通过简单的逻辑芯片实现数字时钟.要点在于用555芯片连接成输出1000秒的多谐振荡器, 然后经过74LS90构成的分频器输出1HZ的秒脉冲,用74LS160(10进制计数器)连接成60和24进制的计数器,再通过七段数码管显示, 外加上校时电路, 整点报时电路即构成了简双数字钟.扩展电路可实现定点报时功能. 关键字:多谐振荡器;分频器;计时电路;闹钟电路;校时电路;整点报时电路 目 录

1 设计内容及要求0 0 0 0 创作时间:二零二一年六月三十日 创作时间:二零二一年六月三十日 2 系统总体设计方案0 2.1 数字时钟的组成0 0 1 3 器件选择1 3.1 555集成按时器1 3.2 74LS1602 3.3 LED显示屏4 3.4 4位十进制同步可逆计数器74LS904 3.5 4位数值比力器74LS856 4 数字时钟的电路设计7 4.1 时钟振荡电路7 4.1.1 555多谐振荡器发生1KHz7 4.1.2 时钟信号发生电路8 4.1.3 时钟振荡电路的Multisim仿真9 4.2 分频器电路9 11 4.4 分脉冲发生器电路11 4.5 时脉冲发生器电路12 4.6 校时电路13 4.7 整点报时电路14 16 创作时间:二零二一年六月三十日 创作时间:二零二一年六月三十日 4.9 数字时钟总仿真电路图17 5 心得体会18 5.1 关于数字时钟的心得体会19 5.2 关于收音机的焊接与调试心得体会20 参考文献21 创作时间:二零二一年六月三十日

创作时间:二零二一年六月三十日 1 设计内容及要求 设计目的 使学生对电子的一些相关知识有感性认识, 加深电类有关课程的理论知识;;掌握电子元件的焊接、电气元件的装置、连线等基本技能, 培养学生阅读电气原理图和电子线路图的能力.并在生产实践中, 激发学生入手、动脑、勇于立异的积极性, 培养学生严谨、认真、踏实、勤奋的学习精神和工作作风, 为后续专业课程的学习打下坚实的基础. 设计内容和要求 (1)稳定的显示时、分、秒.(要求24小时为一个计时周期) (2)当电路发生走时误差时, 要求电路有校时功能. (3)电路有整点报时功能.报时声响为四低一高, 最后一响高音正好为整点. (1)闹钟功能 2 系统总体设计方案

2.1 数字时钟的组成 数字电子钟的电路由秒脉冲发生器、分秒计数器、74LS90(二—五—十进制加法计数器)、74LS85(比力器)、时间译码及控制门, 555按时器, 七段数码管等构成.

它由多谐振荡器、分频器、计数器、译码器、显示器、报时电路、校时电路和闹钟电路组成.多谐振荡器发生的信号经过分频器作为秒脉冲, 秒脉冲送入计数器计数, 计数结果通过“时”、“分”、“秒”译码器显示时间.分频器能将多谐振荡器发生的1kHZ的脉冲分为500HZ和1HZ. 创作时间:二零二一年六月三十日

创作时间:二零二一年六月三十日 2.3基本逻辑功能框图

图1 数字时钟基本逻辑功能框图 3 器件选择

3.1 555集成按时器 555集成按时器由五个部份组成: 1、基本RS触发器:由两个“与非”门组成 2、比力器:C1、C2是两个电压比力器 3、分压器:阻值均为5千欧的电阻串连起来构成份压器, 为比力器C1和C2提供参考电压. 4、晶体管开卷和输出缓冲器:晶体管VT构成开关, 其状态受Q端控制.输出缓冲器就是接在输出真个反相器G3, 其作用是提高按时器的带负载能力和隔离负载对按时器的影响. 555芯片内部结构图如下:

图2 555芯片内部结构图 1&&&COTH

TR

+VCC

uO

D

5kΩ

5kΩ5kΩ

C1

C2

G1

G2

G3

T+

+-

-26

5

843

7

R

QQ创作时间:二零二一年六月三十日

创作时间:二零二一年六月三十日 其逻辑功能表如下: 表1 555按时器功能表

其引脚图如下: 图3 555按时器引脚图 逻辑符号如下:

图4 555逻辑符号图 3.2 74LS160 74LS160为十进制同步加法计数器 逻辑功能描述如下: 由逻辑图与功能表知, 在CT74LS160中LD为预置数控制端, D0-D3为数据输入端, C为进位输出端, Rd为异步置零端, Q0-Q3位数据输出端, EP和ET为

阈值输入(UI1) 触发输入(UI2) 复位(RD) 输出(U0) 放电管VT × × 0 0 导通 <2/3VCC <1/3VCC 1 1 截止 >2/3VCC >1/3VCC 1 0 导通 <2/3VCC >1/3VCC 1 不变 不变 创作时间:二零二一年六月三十日

创作时间:二零二一年六月三十日 工作状态控制端. 当Rd=0时所有触发器将同时被置零, 而且置零把持不受其他输入端状态的影响.当Rd=1、LD=0时, 电路工作在预置数状态.这时门G16-G19的输出始终是1, 所以FF0-FF1输入端J、K的状态由D0-D3的状态决定.当RC=LD=1而EP=0、ET=1时, 由于这时门G16-G19的输出均为0, 亦即FF0-FF3均处在J=K=0的状态, 所以CP信号达到时它们坚持原来的状态不变.同时C的状态也获得坚持.如果ET=0、则EP不论为何状态, 计数器的状态也坚持不变, 但这时进位输出C即是0.当RC=LD=EP=ET=1时, 电路工作在计数状态.从电路的0000状态开始连续输入10个计数脉冲时, 电路将从1001的状态返回0000的状态, C端从高电平跳变至低电平.利用C端输出的高电平或下降沿作为进位输出信号. 逻辑功能表如下: 表2 74LS160逻辑功能表

其引脚图如下: 图5 74LS160引脚图

CP EP ET 工作状态 × 0 × ×× 置零 1 0 ×× 预置数 × 1 1 0 1 坚持 × 1 1 × 0 坚持(但C=0) 1 1 1 1 计数 创作时间:二零二一年六月三十日

创作时间:二零二一年六月三十日 逻辑功能示意图如下:

图6 74LS160逻辑功能示意图 3.3 LED显示屏 LED是发光二极管Light Emitting Diode的英文缩写. LED显示屏是由发光二极管排列组成的一显示器件.它采纳低电压扫描驱动, 具有:耗电少、使用寿命长、本钱低、亮度高、故障少、视角年夜、可视距离远、规格品种全等特点.目前LED显示屏作为新一代的信息传布媒体, 已经成为城市信息现代化建设的标识表记标帜.管脚1234分别接输出段的Q0、Q1Q

2、Q3.图形显示如下图所示:

图7 LED图形显示图 3.4 4位十进制同步可逆计数器74LS90 74LS90是异步二—五—十进制加法计数器, 它既可以作二进制加法计数器, 又可以作五进制和十进制加法计数器. 通过分歧的连接方式, 74LS90可以实现四种分歧的逻辑功能;而且还可借助R0(1)、R0(2)对计数器清零, 借助S9(1)、S9(2)将计数器置9.其具体功能详述如下: (1)计数脉冲从CP1输入, QA作为输出端, 为二进制计数器. (2)计数脉冲从CP2输入, QDQCQB作为输出端, 为异步五进制加法计数器. 创作时间:二零二一年六月三十日 创作时间:二零二一年六月三十日 (3)若将CP2和QA相连, 计数脉冲由CP1输入, QD、QC、QB、QA作为输出端, 则构成异步8421码十进制加法计数器. (4)若将CP1与QD相连, 计数脉冲由CP2输入, QA、QD、QC、QB作为输出端, 则构成异步5421码十进制加法计数器. (5)清零、置9功能. 异步清零 当R0(1)、R0(2)均为“1”;S9(1)、S9(2)中有“0”时, 实现异步清零功能, 即QDQCQBQA=0000. 置9功能 当S9(1)、S9(2)均为“1”;R0(1)、R0(2)中有“0”时, 实现置9功能, 即QDQCQBQA=1001. 其功能表如下: 表3 74LS90功能表

其引脚图如下: 创作时间:二零二一年六月三十日

创作时间:二零二一年六月三十日 图8 74LS90引脚图 其逻辑功能示意图:

图9 74LS90逻辑功能示意图 3.5 4位数值比力器74LS85 集成74LS85是4位数值比力器 可以用来比力两个4位二进制数A(A3A2A1A0)和B(B3B2B1B0)之间的年夜小.其比力原理如下:两个4位二进制的比力是从A的最高位A3和B的最高位B3开始, 自高到低的逐位比力.只有在高位相等时才需要比力低位.若高位不相等, 则两个数的比力结果直接由高位比力结果决定. 其功能表如下: 表4 74LS85逻辑功能表

相关文档
最新文档