实验二 CMOS与非或非门版图设计2010

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

实验二CMOS与非/或非门设计

一、实验目的

进一步熟悉tanner-pro中的s-edit,t-sipice和w-edit软件,完成与非/或非门的原理图设计与分析。

电路版图实现过程中源、漏共用方法、MOS管串联与并联的尺寸选择方法、L-edit软件的基本设定和集成电路工艺与版图的图层关系。

二、预习要求

1、进一步掌握s-edit编辑环境,设计与非/或非门的原理图

2、进一步掌握t-sipice和w-edit仿真环境,完成与非/或非门的仿真

3、根据性能和指标要求,明确设计要求和规则要求。

4、掌握L-edit编辑环境,设计与非/或非门的版图

5、掌握t-sipice和w-edit仿真环境,完成版图与非/或非门的仿真

6、掌握lvs环境变量

7、写出预习报告

三、与非/或非门版图的设计方法

1、确定工艺规则。

2、绘制与非/或非门版图。

3、加入工作电源进行分析

4、LVS比较

四、实验内容

完成CMOS与非门版图设计,CMOS与非门的原理图如下,要求在L-edit工具中画出一下电路元件,并且给出输入输出端口以及电源和地线。画出上述晶

体管对应的版图,并且要求画出的版图在电学上,物理几何上,以及功能一致性上正确,版图的设计参考样式如下:

五、版图规则/一致性检查

对所设计的版图进行DRC、ERC规则检查

对所设计的版图进行LVS一致性检查

六、后仿真与改进

对于设计的版图是否能够达到优异的性能,需要通过提取版图上的寄生参数,对含有版图寄生参数的电路进行仿真才能知道,很多时候版图上错误的走线,布图方法会导致致命的错误。

对于CMOS与非门版图设计,需要进行以下仿真:给CMOS与非门的输入以不同的阶越信号的输入,观察CMOS与非门的输出信号的变化。

七、实验报告要求

实验报告包括以下内容

项目名称

已知条件和指标要求

原理图设计与分析

版图设计规则

版图设计规程

规则检查、一致性比较

电路的仿真、改进和建议

相关文档
最新文档