安徽大学数字电路2009-2010-2期末试题

合集下载

数字电路与逻辑设计2009_2010B

数字电路与逻辑设计2009_2010B

试卷编号命题人: 项华珍 试卷分类(A卷或B卷) B五邑大学试卷学期: 2009 至 2010学年度 第 一 学期课程: 数字电路与逻辑设计 专业: 电子、通信、计算机、交通班级: 姓名: 学号: 题号一二三四五六七总分得分得分一、(36分) (每小题4分)1.已知输入A、B和输出Y的波形如图1.1所示。

试写出输入、输出关系的真值表和逻辑式。

2.求图1.2所示电路Y的表达式。

3.图1.3所示为TTL三态门电路,分别求当EN=0和EN=1时Y的逻辑状态。

4.已知74LS系列TTL二输入端与非门的参数为:、、、,问其能带多少个同类门?5.已知某ROM的点阵图如图1.5所示。

试写出D1、D2的逻辑表达式。

6.欲用1K×4的2114RAM,扩展成一个2K×4的存储体,请补画出图1.6所示扩展电路的其它线路连接(可附加逻辑门)。

7.已知施密特触发器的输入波形如图1.7所示,试画出输出波形图8.把模拟信号转换为数字信号,需要经过哪些过程?如果模拟电压的变化范围为0~5V,要求分辨率不低于5mV,问需要选择多少位的A/D转换器?9.图1.9所示的555应用电路,问555接成什么功能的电路?如果要使Tw 增大一倍,应调节哪些电路参数?如何调节?得分得分二、(6分)用卡诺图将下式化简为最简与或式:得分三、(6分)用公式法化简下式为最简与或式:四、(8分)得分电路如下图所示。

试写出每个触发器的驱动方程、状态方程,并画出Q1、Q2的波形(假设初态均为零)。

得分五、(14分)试设计一个三变量的多数表决电路(当有二人或二人以上同意时,决议通过,否则决议不能通过)。

要求:(1)列出真值表;(2)用与非门实现;(3)用八选一数据选择器74HC151实现(要求有设计过程并画出电路连接图)。

74HC151功能表11其中为A2、A1、A0构成的最小项得分六、(14分)电路如下图所示。

问:(1)分析74LS160接成了几进制计数器(要求有分析过程);(2)写出Z的函数表达式;(3)当在时钟CLK作用下,74LS160完成一个完整计数循环后,在Z端输出的信号是什么?(4)该电路实现的何种功能?得分七、(16分)试用JK触发器设计一个同步五进制计数器(状态为0-1-2-3-4-0)。

2009-2010-1《安徽大学微机原理及应用》A卷

2009-2010-1《安徽大学微机原理及应用》A卷

安徽大学2009—2010学年第一学期 《 微机原理及应用 》考试试卷(A 卷)(闭卷 时间120分钟)一、选择题(每题2分,共20分)1、8086微处理器的存储器寻址空间为()。

A 、64KB B 、1MBC 、4GBD 、64TB2、标志寄存器中属于控制标志的是()。

A 、DF 、SF 、OF B 、DF 、IF 、TF C 、OF 、CF 、PF D 、AF 、OF 、SF3、与外存储器相比,内存储器的特点是()。

A 、容量大、速度快 B 、容量大、速度慢 C 、容量小、速度快 D 、容量小、速度慢4、在指令MOV [BX+SI+5],AX 中,目的操作数的寻址方式是()。

A 、寄存器间接寻址 B 、基址变址寻址 C 、相对基址变址寻址 C 、寄存器寻址5、当标志位IF=1时,8086可以响应的中断为()。

A 、NMI B 、INTRC 、NMI 和INTR 都不能响应D 、NMI 和INTR 都能响应6、在实方式下,中断矢量号乘以()可以得到相应的中断矢量地址。

A 、2 B 、4 C 、6 D 、87、在8086的I/O 指令中,间接端口寄存器是()。

A 、BX B 、SI C 、DX D 、DI8、8086 CPU 对I/O 接口编址采用()。

A 、I/O 端口和存储器统一编址B 、I/O 端口和寄存器统一编址C 、I/O 端口单独编址D 、输入和输出口分别编址 9、组成16M×8位的存储器,需要1M×4位的存储芯片()片。

A 、8 B 、16 C 、32 D 、64院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线一、填空题(每空1分,共20分)1、8086 CPU主要由()与()两大部分组成。

2、微机的总线按功能可分为()、()和()三类。

3、8086 CPU可管理的中断共有()级,最高级中断为()。

4、指令CMP是把目的操作数和源操作数做()运算,而TEST是把目的操作数和源操作数作()运算。

安徽大学期末试卷MK09-10(1)高数A(三)答案.pdf

安徽大学期末试卷MK09-10(1)高数A(三)答案.pdf


∑ 由此可知 λˆ
=
1 n
n i =1
xi 2
是λ
的无偏估计量。
五、证明题(本大题 8 分) 17. (本小题 8 分)证明:
(1)由 A2 + 2 AB − 2E = 0 得到
1 A( A + 2B) = E 2 故有 A + 2B 可逆。
(2)由(1)知 A + 2B 可逆,且逆矩阵为 1 A ,因而有 2
n i =1
xi 2
=0
得到 λ 的最大似然估计值为
∑ λˆ
=
1 n
n i =1
xi 2
∑ λ
的最大似然估计量为 λˆ
=
1 n
n i =1
Xi2
∫ (3)由于 EX 2 =
+∞
x2
i
2

xe
x2 λ
dx
=
λ
0
λ
∑ ∑ 因此 Eλˆ
=
E
⎛ ⎜⎝
1 n
n i =1
EX
i
2
⎞ ⎟⎠
=
1 n
n i =1
EX i2
0 0
−1 0
−2 0
−2 0
−6 0
−3⎟⎟ 0⎟
⎜ ⎝
0
0
0
0
0
0
⎟ ⎠
⎛1 0 −1 −1 −5 −2⎞

⎜ ⎜ ⎜
0 0
1 0
2 0
2 0
6 0
3⎟ ⎟Leabharlann 0⎟⎜ ⎝0
0
0
0
0
0
⎟ ⎠
对应的线性方程组为

安徽大学20082009学年第

安徽大学20082009学年第

安徽大学2008—2009学年第 二 学期《 脉冲与数字电路 》考试试卷(A 卷)(闭卷 时间120分钟)一、 选择题(每小题2分,共20分)1、 将十进制数(18)10 转换成八进制数是( )。

A. 20 B.22 C. 21 D. 232、三变量函数F(A,B,C)=A+BC 的最小项表示中不含下列哪项( )。

A. m2 B.m5 C. m3 D. m73、一片64k ×8存储容量的只读存储器(ROM ),有( )。

A. 64条地址线和8条数据线 B.64条地址线和16条数据线 C. 16条地址线和8条数据线 D.16条地址线和16条数据线4、下列关于TTL 与非门的输出电阻描述中,正确的是( )。

A. 门开态时输出电阻比关态时大B. 两种状态都是无穷大输出电阻C. 门关态时输出电阻比开态时大D. 两种状态都没有输出电阻 5、16个触发器构成计数器,该计数器可能的最大计数模值是 ( )。

A. 16B.32C. 162D. 2166、一个64选1的数据选择器有( )个选择控制信号输入端。

A. 6 B. 16 C. 32 D. 647、函数()F A A B =⊕的结果是( )。

A. ABB. ABC. ABD. AB 8、芯片74LS04中,LS 表示:( )。

A. 高速COMSB. 低功耗肖特基C. 低速肖特基D. 低密度高速 9、下列等式不正确的是( )。

A. ABC A B C =++; B.(A+B)(A+C)=A+BCC. ()A A B A B +=+;D. AB AC BC AB AC ++=+10.用或非门构成钟控R-S 触发器发生竞争现象时,输入端的变化是( )。

A 、00→11 B 、01→10 C 、11→00 D 、10→01二、 填空题(每空2分,共20分)1、已知一个四变量的逻辑函数的标准最小项表示为F(a ,b ,c ,d)=(0,2,3,4,6,8,9,11,13)m ∑,那么用最小项标准表示*F = ,以及F = 。

安徽工业大学数字逻辑试卷

安徽工业大学数字逻辑试卷

………………………………装………………………………订…………………………………线………………………………课程________________________班级________________________姓名__________________________学号________________________………………………………密………………………………封…………………………………线………………………………安徽工业大学试题纸2008~2009学年第一学期期末考试《数字逻辑》试卷(A)一、单项选择题(每题2分,共38分,要求将答案写在答题纸规定的表格中)1、下列电路中,属于数字电路的是()A、差动放大电路B、集成运放电路C、RC振荡电路D、逻辑运算电路2、不属于BCD码的是()A、8421码B、Gray码C、2421码D、余3码3、标准与或式是由()构成的逻辑表达式。

A、与项相或B、最小项相或C、最大项相与D、或项相与4、下列逻辑门类型中,可以用()一种类型实现三种基本运算。

A、与门B、或门C、非门D、与非门5、在如图所示的TTL三态们电路中,使能控制端I A,I B为0时,TS门为高阻态;I A,I B为1时,TS门为工作态。

不能保证该电路正常工作的条件是()。

6、为了将D触发器改造为T触发器,图中所示电路中的虚线框内应为()。

7、在下列触发器中,对输入端有约束条件的是()A、主从JK触发器B、维阻D触发器C、同步RS触发器D、边沿T触发器8、在下列触发器中,()存在空翻现象。

A、主从JK触发器B、维阻D触发器C、同步RS触发器D、边沿T触发器9、下列组合逻辑电路中,()实现了“异或”运算功能。

题号一二三四五六七八九十十一十二十三十四十五十六十七十八十九二十总分得分A、I A=I B=0B、I A=I B=1A、或非门B、与非门C、异或门D、同或门安徽工业大学试题纸10、组合逻辑电路中的险象是由于()引起的。

安徽大学08—09数据结构考试试卷及答案

安徽大学08—09数据结构考试试卷及答案

安徽大学计算机科学与技术学院2009 ——2010学年第二学期计算机科学与技术专业2008年级数据结构课程(测验)学号姓名得分(闭卷120分钟)1.线性表不具有的特点是(B )。

A.可随机访问任一元素B.插入删除不需要移动元素C.不必事先知道存储空间D.所需空间与线性表长度成正比2.已知L是带头结点的单链表,指针P指向的结点既不是首元结点,也不是尾元结点,在P结点后插入S结点的语句序列是BC 。

A.P->next=S->next B.S->next=P->nextC.P->next=S D.S->next=P3.设一个栈的输入序列为1,2,3,4,则所得的输出序列可能是ABC 。

A.1,2,3,4 B.4,3,2,1C.1,3,4,2 D.4,1,2,34.队列操作的原则是 A 。

A.先进先出B.后进先出C.只能进行插入D.只能进行删除5.串是 D 。

A.不少于一个字母的序列B.任意个字母的序列C.不少于一个字符的序列D.有限个字符的序列6.在主串S中查找子串t的第1次出现的位置的操作称为 BC 。

A.字符串的查找B.字符串的定位C.模式匹配D.字符串的操作7. 在数组A中,每个元素占3个字节,行下标i从1到8,列下标j从1 到10,从首地址SA开始连续存放在存储器中,该数组按列存放时,元素A[5][8]的起始地址为B 。

A.SA+141 B.SA+180C.SA+222 D.SA+2258.广义表((a,b),c,d)的表头是 C 。

A .aB . (a )C . (a,b )D . ((a ))二、填空题(每空2分,共12分)1.下面程序段中语句 k+=10*i 的执行次数是 n-1 。

i =1;k=0; while (i<=n-1 ){k+=10*i ; i++;}2.在顺序表中插入一个元素,需要平均移动 n/2 元素,具体移动的元 素个数与_插入位置和表长__________________有关。

安徽大学数字电路试卷与答案

安徽大学数字电路试卷与答案

安徽大学2017—2018学年第 2学期《 脉冲与数字电路 》考试试卷(B 卷)(闭卷 时间120分钟)一、单项选择题(每小题2分,共20分)1. 十进制数53转换成八进制数应为( B )。

A. 64B.65C. 66D. 110101 2. 逻辑函数()F A A B =⊕⊕ =( D )。

A. AB B. A C. A B ⊕ D. B3. 函数F ABC ABCD =+的反函数为( C )。

A. ()()F A B C A B C D =+++++B. ()()F ABC ABCD =C. ()()F A B C A B C D =+++++D. F A B C A B C D =++++++ 4.在图1所示的T T L 电路中,输出应为( )。

A . F =0 B. F =1 C. F =A D. F =A图15. 将F ABC A CD CD =++展开成最小项表达式应为( A )。

A.(0,3,4,7,8,12,14,15)m ∑ B. (0,3,4,7,8,12,13,15)m ∑ C. (0,2,4,7,8,12,14,15)m ∑ D. (0,3,4,7,8,11,14,15)m ∑6. 用异或门实现反相功能,多余输入端应接( B )。

A. 地B. 高电平C. 低电平D. 以上都不正确题 号 一 二 三 四 总分 得 分阅卷人院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------得分第 2 页 共 6 页7. 同C B A +相等的逻辑函数表达式是( D )。

06-10-11数电B卷

06-10-11数电B卷

安徽大学2010—2011学年第二学期 《 数字电子技术 》考试试卷(B 卷)一、选择题(每小题2分,共20分)1、重叠律的基本公式是( )。

A 、A+A=2AB 、A ·A=A 2C 、 A+A=AD 、 A+B=B+A2、将十进制数30.75转换成等值二进制数为( )。

A 、(01111.11)2B 、(11110.11)2C 、(11111.11)2D 、(11110.0011)23、电路如图所示,逻辑函数式为( )。

A 、F=(AB)’+C ’B 、F=(AB)’+C C 、F=(AB+C)’D 、F=A+(BC)’第二种表示方法:A 、C AB F += B 、C AB F +=C 、C AB F +=D 、BC A F +=4、带符号位的001010的补码为()A 、 110101B 、010101C 、101010D 、001010 5、 如图所示,当EN =1时,电路处于什么状态( )。

A 、Y=(AB)’B 、Y 处于高阻状态C 、Y=(A+B)’D 、Y=A+B院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------6、为实现将J K触发器转换为D触发器,应使()。

A、J=D,K= D’B、K=D,J= D’C、J=K=DD、J=K= D’7、逻辑函数F=)A⊕⊕= ()。

A(BA、BB、AC、BA⊕ D、(A’⊕B)’8、十三进制加法计数器需要()个触发器构成。

A、8B、16C、4D、39、电路如图所示,表示的是()。

ArrayA、与门B、或非门C、非门D、与非门10、以下各电路中,属于组合逻辑电路的是:()A、定时器B、计数器C、寄存器D、译码器二、判断题(每小题1分,共5分)1、对于CMOS门电路多余端可以悬空。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

安徽大学20 09 —20 10 学年第 二 学期
《脉冲与数字电路》考试试卷( B 卷)
(闭卷 时间120分钟)
一、选择题(每小题2分,共20分)
1、 十进制数118对应的16进制数为( )。

(A)(76)16 (B) (78)16 (C)(E6)16 (D) (74)10
2、 用编码器对17个信号进行编码,输出的二进制代码的位数是( )。

(A)2位 (B) 5位 (C) 4位 (D) 6位
3、 同C B A +相等的逻辑函数表达式是( )。

(A) ))((C A B A ++ (B) ))((C A B A ++ (C) )(C B A + (D))(C B A + 4、 某RAM 有10根字线,4根位线,其容量为( ) (A) 10⨯4 (B) 4210⨯ (C) 4210⨯ (D) 4211⨯
5、 T 触发器的状态方程是( )。

(A) 1n n Q T Q +=⊕ (B) 1n n Q T
Q +=⊕ (C) 1n Q T += (D) 1n Q T += 6、 A C B A F +⊕⊕=)(的最简表达式是( )。

(A) A F = (B) C B C B A F ++= (C) C B A F ++= 7、 实现100个变量相异或需要异或门的个数为( )。

(A) 99个 (B) 100个 (C) 51个
8、 使用TTL 集成门电路时,为实现线与逻辑功能,应该选用(____)门电路,为实现总
线系统应该选用(____)门电路。

(A) 三态输出门、集电极开路TTL 与非门 (B)集电极开路TTL 与非门、三态输出门 (C)TTL 或非门、OC 门 (D) OD 门、三态输出门
9、 集成时序电路通常具有异步控制端,要通过异步控制端将触发器置为1态,则应该取
D R =(____)
、D S =(____)。

(A) 1、0 (B) 0、1 (C) 1、1 (D) 0、0
10、 卡诺图上变量的取值顺序是采用(____)的形式,以便能够用几何上的相邻关系
表示逻辑上的相邻。

(A) 二进制码 (B) ASCII 码 (C) 循环码 (D) 十进制码
院/系 年级 专业 姓名 学号
答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------
二、填空题(每空1分,共20分)
1、 同8421BCD 码表示的数(00100011.000100100101)8421BCD 等值的二进制数是
______________,等值的十六进制数是______________,等值的十进制数是______________。

2、 TTL 与非门的灌电流负载发生在输出_______电平情况下,拉电流负载发生在输出
_______电平情况下。

3、 TTL 异或门的一个输入端接变量A ,另一端接0.3V 固定电平,则其输出端Y 的表达式
为_______________。

4、 将下述两输入端的门电路改作反相器使用时,则与非门多余输入端应该接_________
电平,同或门多余输入端应该接__________电平。

5、 逻辑项AB 、CDDD 、AACD 、ABCD 、AABCD 、AB CD 中属于四个变量A 、B 、C 、D
的最小项的是_______________。

6、 8421BCD 十进制计数器的输出端为3210Q Q Q Q (3Q 为高位),其输入CP 为频率100KHz ,
则输出端3Q 的频率为_____________,输出端0Q 的频率为______________。

7、 8421BCD 递增十进制计数器初始值为3210Q Q Q Q =0101(3Q 为高位),又经过11个计数
脉冲作用后,其输出=______________。

8、 一个同步九进制计数器,至少需用________________个触发器实现。

9、 欲将10KHz 的正弦波变换成同频率的矩形波可使用_________________电路。

10、
要构成4K ×8位的RAM ,需要______________片1K ×1的RAM 芯片,并需有
__________根地址线。

11、
在ROM 、PROM 、EPROM 及RAM 中,只能读出不能写入的是_____________________,
只可写入一次的是______________,可以改写多次的是______________,可以随机读写的是_____________________。

三、化简题(每小题7分,共14分)
1. 试简化函数F =AC+AC+BC+BD+CD+ADE(F +G)(用代数法)
2. 试用卡诺图将下列逻辑函数化成最简与或式。

(,,,)(0,3,5,9)(6,8,10,12,13)F A B C D m d =+∑∑
四、分析题(每小题8分,共24分) 1、 写出下图所示电路中灯L 与开关A 、B 、C 、D 的与-或逻辑表达式。

(设开关合上状
态为1,断开状态为0;灯亮状态为1,灯灭状态为0)
.
L
院/系 年级 专业 姓名 学号
答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------
2、 下图所示电路为两片74LS161实现的计数器,电路由一个宽脉冲启动开始工作。

(1)列出该电路的状态转移图?(2)分析说明该电路的计数输出模值?
74LS161D 4
D 5 D 6 D 7LD
CT P
(1)
C O1
CT T
CP 74LS161LD CT P
CT T
CP 1
CP
D 0 D 1 D 2 D 31
101
110C O2
输出
Y
1C R
C R
(2)
启动
≥1


×
×
×
×
×
1
1
1
触发器保持,CO =0
×××××1011计

××××↑1111d 3
d 2d 1d 0
d 3d 2d 1d 0↑××
010000××××××××0
Q 3Q 2Q 1Q 0D 3D 2D 1D 0CP CT P CT T LD CR 输出输

3、 某电子系统单元电路框图如图(a )所示,其中施密特触发器的电压传输特性如图(b ),
已知A 点的电压波形如图(c )中V A 所示,试画出B 、C 、D 、E 、F 的各点工作波形。

(设施密特触发器的V T+=3.2V 、V T-=1.6V ;单稳的暂稳态时宽tw =6T A ,T A 为A 点波形的周期。


A
T+
T-(a)
(b)
(c)
五、设计题(本大题共22分)
1、 用一片3线-8线译码器和必要的门电路实现下列多输出函数X 、Y 、Z ;有A 、B 、C
三个输入信号。

(每小题4分,本题共12分)
(1)当A 、B 、C 三个信号中有奇数个信号为1时,输出X 为1,否则输出X 为0; (2)当三个信号相同或其中任意两个信号为0时,输出Y 为1,否则输出Y 为0。

(3)逻辑函数(,,)()()()Z A B C A B B C A C =+++。

院/系 年级 专业 姓名 学号
答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------
2、设计一个同步可控计数器,由JK触发器构成,如果输入控制线X=1,则状态按000、
011、110、000变化,如果控制线X=0,状态按000、101、100、110、000变化。

(本题共10分)
要求:(1)分析设计要求,建立原始状态图和状态表;
(2)求出状态转移方程、驱动方程;
(3)系统要求有自启动功能;
(4)画出设计电路。

相关文档
最新文档