数字电子时钟实验心得5篇
电子钟设计心得体会_心得体会范文_

电子钟设计心得体会本次电子产品设计与制作让我收获颇丰。
这次电子作品的设计与制作是每三个人一组,其中这三人都有自己的工作,我们各个分工。
本次作品我们三人齐心协力共同完成了设计与制作的全过程。
我担任我们组的组长,我负责了本次电子产品制做、安装、编程、调试、检测的全过程。
虽然我第一次担任组长,心理难免紧张但我都克服了这些困难,我们一接到老师通知要制作电子作品时我们都一脸茫然,但经过我们三人一起讨论后我们有了方向和目标,我就去图书馆借来有关电子作品制作方面的书籍和上网查看有关电子网,进行在网上询问一些网友关于电子制作技术和经验及去请教我们的老师,给老师进行指导等,我们经过再三考虑选择了内容和技术方面难度适合和制作方面的工序较简单的一个电子作品,这电子作品是数字电子钟。
我们决定做这个数字电子钟电路之后,我就拿来原理图列出元件清单,并查找这些元器件是否在市场上都有销售,如果没有那应该怎么办,有什么解决的办法?做了个种元件的性价比,我就拿来有关这个数字电子钟电路的资料,分析这个电路的工作原理,弄清它怎么工作,为什么这样工作和改进方法,我进行了以下做法:一、把这个数字电子钟电路所用到的每一个元器件进行分类,对它们的参数、功能等进行分析。
二、对每个元器件查有关书籍资料或上网查找元器件的工作原理。
三、上网查找有关元器件的型号不同但功能相同或相似的替代品。
例如,数字电子钟用到的at89s51以及数码管,到底用at98s51好还是at89c51好呢,数码管用共阳的还是共阴的好呢,我们三人进行了讨论。
经过我们三人一起讨论之后,最终决定了方案。
我们一致认定用at89s51作为核心元器件用两个共阳数码管来显示来时间,显示时间的格式为“时时—分分—秒秒”时间为24制是可行性的,把编程好的程序烧进at89s51去给它运行进行计数,用两个按钮来调节时间,一个用来调时,一个用来调分。
这方案在理论是可行,于是我们就是用面包板来进行硬件的简单的连接,看是否能实现我们预期的功能,论证方案确实可行之后我们才进行着手制作电路的硬件。
数电实训报告电子时钟

一、实训目的本次数电实训旨在通过实际操作,加深对数字电子技术理论知识的理解,掌握数字电路的设计与制作方法,提高动手能力和故障排除能力。
通过设计并制作一个具有时、分、秒显示功能的电子时钟,熟悉数字电路中的计数器、译码器、显示器等基本模块,并学会运用这些模块完成一个完整的电子系统设计。
二、实训内容1. 电子时钟设计(1)设计要求设计一个具有时、分、秒显示功能的电子时钟,要求:1)采用CMOS集成电路设计,保证电路的稳定性;2)时钟显示采用7段数码管,可同时显示时、分、秒;3)时钟源采用石英晶体振荡器,确保时钟的准确性;4)具有时钟校准功能,可调整时、分、秒的显示值;5)具有时钟复位功能,可恢复时钟到初始状态。
(2)设计原理电子时钟主要由以下模块组成:1)时钟源:采用石英晶体振荡器产生标准时钟信号;2)分频器:将标准时钟信号分频,得到1Hz的秒脉冲信号;3)计数器:对秒脉冲信号进行计数,得到秒、分、时的计数值;4)译码器:将计数值转换为对应的7段数码管显示编码;5)显示器:采用7段数码管显示时、分、秒的计数值;6)校时电路:实现时钟校准功能;7)复位电路:实现时钟复位功能。
(3)电路设计1)时钟源:选用NE555定时器构成石英晶体振荡器,产生标准时钟信号;2)分频器:选用CD4060计数器进行分频,得到1Hz的秒脉冲信号;3)计数器:选用CD4518BCD计数器,分别实现秒、分、时的计数;4)译码器:选用CD4511BCD至7段数码管译码器,将计数值转换为7段数码管显示编码;5)显示器:采用7段数码管,分别显示时、分、秒的计数值;6)校时电路:采用按钮开关实现时钟校准功能;7)复位电路:采用按钮开关实现时钟复位功能。
2. 电子时钟制作(1)元器件准备根据电路设计,准备以下元器件:1)NE555定时器1个;2)CD4060计数器1个;3)CD4518BCD计数器3个;4)CD4511BCD至7段数码管译码器3个;5)7段数码管3个;6)石英晶体振荡器1个;7)电阻、电容、二极管、导线等。
数字电子时钟实习报告

一、实习目的本次实习旨在通过设计和制作数字电子时钟,加深对数字电路基本原理、电子元器件性能及电路设计方法的理解。
通过实际操作,掌握数字电子钟的设计、制作、调试和故障排除等技能,提高动手能力和创新意识。
二、实习内容1. 数字电子钟电路设计(1)电路组成:数字电子钟主要由振荡器、分频器、计数器、译码显示、报时电路和校时电路等部分组成。
(2)电路设计:采用555定时器构成振荡器产生1Hz的脉冲信号,通过分频器得到1Hz的秒脉冲信号。
计数器采用异步十进制计数器74LS90,实现秒、分、时的计数。
译码显示采用共阳极LED数码管,显示当前时间。
报时电路由门电路和蜂鸣器构成,实现整点报时功能。
校时电路由按键和计数器构成,实现手动校时功能。
2. 元器件选型(1)振荡器:选用555定时器,其频率稳定,易于调整。
(2)分频器:选用CD4060,具有分频功能,可方便地实现秒、分、时的计数。
(3)计数器:选用74LS90,具有异步计数功能,可方便地实现秒、分、时的计数。
(4)译码显示:选用共阳极LED数码管,显示清晰,功耗低。
(5)报时电路:选用门电路和蜂鸣器,实现整点报时功能。
(6)校时电路:选用按键和计数器,实现手动校时功能。
3. 电路制作与调试(1)电路制作:根据电路原理图,焊接电路板,连接元器件。
(2)电路调试:首先检查电路连接是否正确,然后逐个模块进行调试。
调试过程中,注意观察数码管显示是否正常,报时是否准确,校时是否方便。
三、实习过程1. 设计电路原理图:根据数字电子钟的功能和性能要求,设计电路原理图。
2. 选择元器件:根据电路原理图,选择合适的元器件。
3. 制作电路板:根据电路原理图,制作电路板。
4. 焊接元器件:将元器件焊接在电路板上。
5. 电路调试:逐个模块进行调试,确保电路功能正常。
6. 故障排除:在调试过程中,若出现故障,分析原因,进行修复。
四、实习结果1. 成功设计并制作了数字电子钟,实现了秒、分、时的计数,整点报时和手动校时等功能。
数字钟课程设计心得体会

数字钟课程设计心得体会数字钟课程设计心得体会当我们心中积累了不少感想和见解时,可以记录在心得体会中,这样可以记录我们的思想活动。
是不是无从下笔、没有头绪?下面是店铺精心整理的数字钟课程设计心得体会,供大家参考借鉴,希望可以帮助到有需要的朋友。
数字钟课程设计心得体会1课程设计是学生即将完成本课程的一个重要环节,它既是对本门所学知识的全面总结和综合应用,又为今后走向社会的实际操作应用铸就了一个良好的开端。
通过这次课程设计,让我对各种电路都有了大概的了解,这次对调频接收机的设计与制作,让我了解了设计电路的过程,也让我了解了关于调频接收机的原理与设计理念。
实际接线中有着各种各样的条件制约,不可能与理想情况完全一致。
所以,在设计时应考虑两者的差异,从中找出最适合的设计方法这次课程设计使我明白要设计一个成功的电路,必须要细心,耐心,认真。
在老师的指导下,整个电路稳定工作。
课程设计过程中很多步骤在设计时需要反复实践,其过程很烦琐,有时花很长时间设计出来的电路还是需要重做,那时心中会很急躁,就需要我们静下心,仔细查找原因,然后作出相应的改动。
整个过程花了我不少时间,可当做完时才发现做这个实验是多么简单的一件事,有时无法找出错误便更换器件重新接线以使电路正常运行。
在实际的操作过程中,能把理论中所学的知识灵活地运用起来,并在过程中会遇到各种各样的问题,电路的连接提高了我们解决问题的能力,学会了在设计中独立解决问题,也包括怎样去查找问题。
在整个课程设计完后,总的感觉是:有收获。
以前上课都是上一些最基本的东西,而现在却可以将以前学的东西作出有实际价值的东西。
在这个过程中,我的确学得到很多在书本上学不到的东西,以下是我实验时这门课程觉得应注意的问题:(1)多看资料书,再试着组装,由易到难,由小到大。
(2)思路很重要,不能盲目,首先要有一条主线,再以主线为基础分支。
(3)这门课是实践性很强的一门课,要多动手。
(4)独立思考很重要,但同学间的相互帮助比较是很有益的,我平时还是喜欢和同学讨论,和同学一起不但可以相互查错,还可以相互学习,体验别人的错误,增长自己的经验,扩展自己思路。
数字钟实训心得体会

数字钟实训心得体会【篇一:数字时钟实训报告】物理和机电工程学院课程设计报告课程名称:数字电子技术课程题目:数字时钟的设计制作系部:物理和机电工程学院专业班级: 09电子信息工程1班学生姓名:丁孟飞指导教师:范宜标、李建华完成时间: 2011年10月15号报告成绩:目录一、数字时钟的设计和制作???????????????????21.11.21.3 设计目的 ????????????????????????2 设计要求 ????????????????????????2 设计方案及论证 ?????????????????????21.3.1 设计逻辑框图及原理方框图???????????????21.3.2 “秒脉冲信号发生器”的设计、原理图??????????21.3.3 计数、译码/驱动及显示部分的设计 ???????????41.3.4 秒计数、译码/驱动及显示部分的设计 ??????????51.3.5 分计数、译码/驱动及显示部分的设计???????????61.3.6 时计数、译码/驱动及显示部分的设计???????????61.3.7 分时校准电路的设计 ??????????????????61.4 焊接技术及安装工艺 ???????????????????81.5 调试步骤及故障排除 ???????????????????81.6 附图 ??????????????????????????91.6.11.6.21.6.31.6.4 一些芯片的引脚及功能 ???????????????9 原理图 ??????????????????????10pcb版图 ?????????????????????11 设计所需器材和工具 ????????????????11二、设计小结 ????????????????????????12三、设计参考资料 ??????????????????????12一、数字时钟的设计制作1.1 设计目的通过设计和实践,制作出具有准确显示时、分、秒的可调数字时钟。
数字电子钟实习报告总结

数字电子钟实习报告总结一、实习目的与任务本次数字电子钟实习的主要目的是学习数字电路设计原理,掌握电子钟的组成和制作方法,培养动手能力和团队协作精神。
实习任务是设计和制作一个能够显示时分秒的数字电子钟。
二、实习过程在实习过程中,我们首先学习了数字电路的基础知识,包括逻辑门、触发器、计数器等常用数字电路元件的工作原理和应用。
然后,我们学习了数字电子钟的原理,了解了电子钟的组成部分,包括时钟芯片、分频器、计数器、显示器等。
接下来,我们根据电子钟的原理,设计了电子钟的电路图,并选择了合适的元器件。
在电路设计过程中,我们遇到了一些问题,如时钟信号的精确度、显示器的驱动等,但在指导老师的帮助下,我们逐一解决了这些问题。
在电路设计完成后,我们开始焊接电子钟的电路板。
这个过程需要非常细心和耐心,因为一旦出现焊接错误,可能导致整个电路板无法正常工作。
在焊接过程中,我们学会了如何使用电烙铁、如何识别和选用合适的焊接材料等技能。
焊接完成后,我们对电子钟进行了调试。
通过调整电路参数和代码,我们成功地使电子钟显示了准确的时间。
在这个过程中,我们学会了如何使用示波器、信号发生器等调试工具,提高了我们的实验技能。
三、实习收获通过本次实习,我们掌握了数字电路设计的基本原理和方法,学会了如何设计和制作数字电子钟。
同时,我们的动手能力、团队协作能力和问题解决能力得到了锻炼和提高。
四、实习总结本次数字电子钟实习让我们深刻体会到了理论与实践相结合的重要性。
在实习过程中,我们不仅学习了数字电路的基础知识,还学会了如何将这些知识应用到实际项目中。
同时,实习过程中的团队合作和问题解决环节,使我们在实践中不断成长。
总之,本次实习是一次非常有价值的学习和锻炼机会。
我们将以此为契机,继续深入学习数字电路知识,不断提高自己的实践能力,为将来的学习和工作打下坚实的基础。
数字电子技术实验2022心得总结5篇

数字电子技术实验2022心得总结5篇现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。
逻辑门是数字逻辑电路的基本单元。
存储器是用来存储二进制数据的数字电路。
从整体上看,数字电路可以分为组合逻辑电路和时序逻辑电路两大类。
下面是带来的有关数字电子技术实验20__(请自填)心得总结,希望大家喜欢数字电子技术实验20__(请自填)心得总结1通过本学期的数字电路理论学习让我对数字电路原理有了一定的了解,而通过数字电路设计让我对数字电路有了进一步的了解,并在实验过程中逐渐学会了将理论与实际相结合。
通过自己所学的理论与实际生活中遇到的小问题和小玩具相结合完成了本次数字电路设计。
如四位密码锁,四人抢答器都是我们生活中遇到的小问题以前一直在作观看者和使用者,而在这次设计过程中我们作了创造者,让我们看到了自己学习的成果加强了对理论知识的消化理解。
而简易电子琴则是生活中的小玩具,让我们觉得很神奇的东西,通过本次设计让我对其有了深刻的理解。
也将促使我对生活中其他的电子设备进一步探索,发现他们的神奇之处。
此外通过本次设计也发现了自己很多不足,如在制作前只是画出原理图,没有进行合理的布局造成最后电路不够美观,还有就是对各种芯片的使用有了更多的了解,也发现了理论与实际应用还是有一定的不同的。
总的来说通过本次设计让我收获了很多,让我对以前学过的知识得以掌握,对未学到的知识也有了一定的了解。
篇三:数字电子技术开放实验的心得体会数字电子技术实验20__(请自填)心得总结2组合逻辑电路的设计与调试一、实验目的1、掌握用门电路设计组合逻辑电路的方法。
2、掌握组合逻辑电路的调试方法。
二、实验器材三、实验内容1、用与非门实现散人多数表决器电路(1) 真值表(2) 表达式化简及变形(3) 逻辑图2、用与非门实现Y A B(1)真值表(2)表达式化简及变形(3)逻辑图译码器应用电路的设计与测试一、实验目的1、熟悉集成译码器的性能和使用方法2、学会使用二进制译码器实现组合逻辑电路的方法二、实验器材数字电路实验箱一台、74LS138一片、74LS20一片三、实验内容1、用74LS138及74LS20实现三人多数表决器电路(1)真值表(2)表达式转换(3)逻辑图2、用74LS138及74LS20实现Y A B(1)表达式转换(2)逻辑图数据选择器的设计与调试一、实验目的1、熟悉数据选择器的性能及使用方法2、学会使用数据选择器进行逻辑设计的方法二、实验器材三、实验内容1、用74LS151实现三人多数表决器(1)真值表(2)比较卡诺图求出Ai及Di(3)逻辑图2、用74LS151实现Y AB BC AC(1)比较卡诺图求出Ai及Di(2)逻辑图N进制计数器的设计与测试一、实验目的1、掌握集成技术器的测试方法2、学会利用集成技术器构成N进制计数器二、实验器材数字电路实验箱一台、74LS161一片、74LS20一片三、实验内容1、用74LS161设计七进制计数器。
数电电子时钟课设体会

第一篇、数电课程设计电子钟报告数电电子时钟课设体会南京工程学院数字电子课程设计报告课程设计名称多功能数字钟设计学生班级电力051设计学生姓名刘亮泽设计学生学号206050229设计指导老师王枚课程设计时间2007年12月3日课程设计地点数字电子课程设计中心目录1设计任务及要求12比较和选定设计方案1-63单元电路设计4整体电路5课题遇到的问题及解决方法6心得体会26-1111-1414-1717多功能数字钟[设计任务](1)进行正常的时/分/秒计数,分别用六个数码管显示时(24小时),分(60分钟),秒(60秒)的计时功能。
(2)利用实验系统上的按键实现“校时”,"校分"功能:按下"校时"键时,计数器迅速递增,并按24小时循环;按下"校分"键时,计数器迅速递增,并按60分钟循环。
(3)实现整点报时.每隔一秒报一次,共五次.(4)实现闹时功能,预置05时29分闹时.报时闹时功能在EDA6000界面上用两个灯泡来显示。
[设计要求](1).准确计时,以数字形式显示时、分、秒;(2).数字钟能够校正时、分。
(3).要求数字钟计数时在规定的时间内闹时(0529分闹时一秒钟);(4).数字钟报整点数,报时频率为由系统cp脉冲分频出的1KHz。
[设计方案及框图](1)设计方案比较1.设计60进制及24进制加法计数器方案I.使用两片74161芯片级联74161芯片元件符号及功能表见下面图表,为4位二进制加法计数器,具有异步清零、同步置数功能,但其输出端不能直接与数码管相连接。
3图(1)图(2)方案II.使用两片74160芯片级联74160芯片元件符号及功能表见下面图表,为8421编码的十进制加法计数器,具有异步清零、同步置数功能,且其输出端能直接与数码管相连接,较74161更为方便。
图(3)4图(4)2.正常计数时脉冲(f1=1KHz)的提供方案I. 选用555定时器构成多谐震荡器产生f1 方案II.f1直接由系统自带的cp脉冲提供方案比较由于系统自带1KHz的脉冲,可直接连入计数器的cp端,所以较方案I中使用集成电路定时器555与RC组成的多谐震荡器更方便、更直观,且对数字钟的准确程度影响甚小。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子时钟实验心得5篇_数字电子时钟实验心得1_基于AVR单片机Mega_的电子时钟设计摘要】Mega_是一款采用先进RISC精简指令,内置A/D的8位单片机,可支持低电压联机Flash和EEPROM写入功能;同时还支持Basic和C等高级语言编程.用它设计电子时钟不仅成本低,硬件简单,.基于AVR单片机Mega_的电子时钟设计摘要】Mega_是一款采用先进RISC精简指令,内置A/D的8位单片机,可支持低电压联机Flash和EEPROM写入功能;同时还支持Basic和C等高级语言编程.用它设计电子时钟不仅成本低,硬件简单,而且很容易实现系统移植.介绍了如何利用AVR系列单片机Mega_及__字符液晶来设计电子时钟的方法,同时给出了相应的电路原理及部分语言程序.数字电路课程设计的心得体会为什么没人啊?都在忙本科教育评估去了.最核心的是时序逻辑电路的设计,要培养出良好的空间想象能力.高性能的数字信号处理芯片,不用标准单片机和标准嵌入系统,那速度慢,要缴纳知识产权许可费用,发达国家都是专门有针对性设计的时序逻辑电路的独立设计.例如上个世纪80年代的苹果牌个人计算机,就是用许多通用中小规模数字集成电路搭建的时序逻辑电路,国内以此仿照了中华学习机.现在的CPU设计复杂,时序逻辑电路都集成在芯片里面,集成度高,要靠高等院校的教材和实验课程,实在没法设计出低端的CPU.所以一般都是购买国外集成电路系统的构架,以此为基础设计,这就有知识产权的费用,到了流片的时候,人家要统计你的生产数量,要收费的.这就是基础教育关系的国家安全的一个例子.电子时钟课程设计报告我们刚刚做完的课程设计.给你啦__ 数字钟设计报告设计者: _2_3 _2_6 目录 1 设计目的 3 2 设计要求指标 3 2.1 基本功能 3 2.2 扩展功能 4 3.方案论证与比较 4 4 总体框图设计 4 5 电路原理分析 4 5.1数字钟的构成 4 5.1.1 分频器电路 5 5.1.2 时间计数器电路 5 5.1.3分频器电路 6 5.1.4振荡器电路 6 5.1.5数字时钟的计数显示电路 6 5.2 校时电路 7 5.3 整点报时电路 8 6系统仿真与调试 8 7.结论 8 参考文献 9 实验作品附图 10 数字钟摘要:数字钟是一种用数字电路技术实现时.分.秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用.数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路.目前,数字钟的功能越来越强,并且有多种专门的大规模集成电路可供选择.从有利于学习的角度考虑,这里主要介绍以中小规模集成电路设计数字钟的方法.经过了数字电路设计这门课程的系统学习,特别经过了关于组合逻辑电路与时序逻辑电路部分的学习,我们已经具备了设计小规模集成电路的能力,借由本次设计的机会,充分将所学的知识运用到实际中去.本次课程设计要求设计一个数字钟,基本要求为数字钟的时间周期为24小时,数字钟显示时.分.秒,数字钟的时间基准一秒对应现实生活中的时钟的一秒.供扩展的方面涉及到定时自动报警.按时自动打铃.定时广播.定时启闭路灯等.因此,研究数字钟及扩大其应用,有着非常现实的意义.1 设计目的 1.掌握数字钟的设计.组装与调试方法.2.熟悉集成元器件的选择和集成电路芯片的逻辑功能及使用方法.3.掌握面包板结构及其接线方法 4.熟悉仿真软件的使用.2 设计要求及指标 2.1基本功能 1)时钟显示功能,能够正确显示〝时〞.〝分〞.〝秒〞.2)具有快速校准时.分.秒的功能.3)用555定时器与RC组成的多谐振荡器产生一个标准频率(1Hz)的方波脉冲信号.2.2扩展功能 1)用晶体振荡器产生一个标准频率(1Hz)的脉冲信号.2)具有整点报时的功能.3)具有闹钟的功能.4)…… 3.方案论证与比较本设计方案使用555多谐振荡器来产生1HZ的信号.通过改变相应的电阻电容值可使频率微调,不必使用分频器来对高频信号进行分频使电路繁复.虽然此振荡器没有石英晶体稳定度和精确性高,由于设计方便,操作简单,成为了设计时的首选,但是由于与实验中使用的555芯片产生的脉冲相比较,利用晶振产生的脉冲信号更加的稳定,同过电压表的测量能很好的观察到这一点,同时在显示上能够更加接进预定的值,受外界环境的干扰较少,一定程度上优于使用555芯片产生信号方式.我们组依然同时设计了555和晶振两个信号产生电路.(本实验报告中着重按照原方案设计的555电路进行说明) 4. 系统设计框图数字式计时器一般由振荡器.分频器.计数器.译码器.显示器等几部分组成.在本设计中555振荡器及其相应外部电路组成标准秒信号发生器,由不同进制的计数器.译码器和显示器组成计时系统.秒信号送入计数器进行计数,把累计的结果以时 . 分 . 秒的数字显示出来.时显示由二十四进制计数器.译码器.显示器构成, 分 . 秒显示分别由六十进制计数器.译码器.显示器构成.其原理框图如图1.1所示.5.电路原理分析 5.1数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路.由于计数的起始时间不可能与标准时间一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定.在此使用555振荡器组成1Hz的信号.数字钟原理框图(1.1) 5.1.1振荡器电路 555定时器组成的振荡器电路给数字钟提供一个频率为1Hz的方波信号.其中OUT为输出.5.1.2时间计数器电路时间计数电路由秒个位和秒十位计数器,分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器.分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为24进制计数器.5.1.3分频器电路通常,数字钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,需要对振荡器的输出信号进行分频.通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现.例如,将32768Hz的振荡信号分频为1HZ的分频倍数为32768( ),即实现该分频功能的计数器相当于15级2进制计数器.5.1.4振荡器电路利用555定时器组成的多谐振荡器接通电源后,电容C1被充电,当电压上升到一定数值时里面集成的三极管导通,然后通过电阻和三极管放电,不断的充放电从而产生一定周期的脉冲,通过改变电路上器件的值可以微调脉冲周期.5.1.5数字时钟的计数显示控制在设计中,我们使用的是74___0十进制计数器,来实现计数的功能,实验中主要用到了_0的置数清零功能(特点:消耗一个时钟脉冲),清零功能(特点:不耗时钟脉冲),在上级_0控制下级_0时候通过组合电路(主要利用与非门)实现,在连接电路的时候要注意并且强调使能端的连接,其将影响到.基于单片机的电子时钟的设计与制作(C语言) 要求:采用万年历芯片进行设计采用万年历芯片,其实可以用时钟芯片DS__.显示用什么,是数码管,还是LCD__?设计与制作,是要做出实物吗?要是仿真,给你一个仿真图,可以做参考._数字电子时钟实验心得2_数字电子钟的逻辑框图如图3-4所示.它由555集成芯片构成的振荡电路.分频器.计数器.显示器和校时电路组成.555集成芯片构成的振荡电路产生的信号经过分频器作为秒脉冲,秒脉冲送入计数器,计数结果通过〝时〞.〝分〞.〝秒〞译码器显示时间.1. 振荡器石英晶体振荡器的特点是振荡频率准确.电路结构简单.频率易调整.它还具有压电效应,在晶体某一方向加一电场,则在与此垂直的方向产生机械振动,有了机械振动,就会在相应的垂直面上产生电场,从而机械振动和电场互为因果,这种循环过程一直持续到晶体的机械强度限止时,才达到最后稳定.这用压电谐振的频率即为晶体振荡器的固有频率.一般来说,般来说,振荡器的频率越高,计时精度越高,但耗电量将增大.如果精度要求不高也可以采用由集成电路定时器555与RC组成的多谐振荡器.如图3-4-1所示.设振荡频率f=1KHz,R为可调电阻,微调R1可以调出1KHz输出.2. 分频器由于振荡器产生的频率很高,要得到秒脉冲,需要分屏电路.本实验由集成电路定时器555与RC组成的多谐振荡器,产生1KHz的脉冲信号.故采用3片中规模集成电路计数器74LS90来实现,得到需要的秒脉冲信号.3. 计数器秒脉冲信号经过6级计数器,分别得到〝秒〞个位.十位.〝分〞个位.十位以及〝时〞个位.十位的计时.〝秒〞〝分〞计数器为六十进制,小时为十二进制.(1)六十进制计数由分频器来的秒脉冲信号,首先送到〝秒〞计数器进行累加计数,秒计数器应完成一分钟之内秒数目的累加,并达到60秒时产生一个进位信号,所以,选用一片74LS90和一片74LS92组成六十进制计数器,采用反馈归零的方法来实现六十进制计数.其中,〝秒〞十位是六进制,〝秒〞个位是十进制.如图3-4-3-1所示.(2)十二四进制计数〝_翻1〞小时计数器是按照〝_——_——_——……——_——_——_——_——……〞规律计数的,这与日常生活中的计时规律相同.在此实验中,小时的个位计数器由4位二进制同步可逆计数器74LS_1构成,十位计数器由D触发器74LS74构成,将它们级连组成〝_翻1〞小时计数器.计数器的状态要发生两次跳跃:一是计数器计到9,即个位计数器的状态为Q_Q_Q_Q00=10_,在下一脉冲作用下计数器进入暂态1_0,利用暂态的两个1即Q_Q_使个位异步置0,同时向十位计数器进位使Q10=1;二是计数器计到_后,在第_个脉冲作用下个位计数器的状态应为Q_Q_Q_Q00=00_,十位计数器的Q10=0.第二次跳跃的十位清0和个位置1信号可由暂态为1的输出端Q10,Q_,Q00来产生.图3-4-3-2 M_计数器功能表4. 译码器译码是指把给定的代码进行翻译的过程.计数器采用的码制不同,译码电路也不同.74LS48驱动器是与84_BCD编码计数器配合用的七段译码驱动器.74LS48配有灯测试LT.动态灭灯输入RBI,灭灯输入/动态灭灯输出BI/RBO,当LT=0时,74LS48出去全1.5. 显示器本系统用七段发光二极管来显示译码器输出的数字,显示器有两种:共阳极显示器或共阴极显示器.74LS48译码器对应的显示器是共阴极显示器.6. 校时电路当数字钟走时出现误差时,需要校正时间.校时电路实现对〝时〞〝分〞〝秒〞的校准.在电路中设有正常计时和校对位置.本实验实现〝时〞〝分〞的校对.对校时的要求是,在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数.需要注意的时,校时电路是由与非门构成的组合逻辑电路,开关S1或S2为〝0〞或〝1〞时,可能会产生抖动,为防止这一情况的发生我们接入一个由RS触发器组成的防抖动电路来控制.图3-4-6-1 校时开关的功能表3.5 实验主体电路的装调·由图3-4所示的数字中系统组成框图按照信号的流向分级安装,逐级级联.这里的每一级是指组成数字中的各个功能电路.·级联时如果出现时序配合不同步,或剑锋脉冲干扰,引起的逻辑混乱,可以增加多级逻辑门来延时.如果显示字符变化很快,模糊不清,可能是由于电源电流的跳变引起的,可在集成电路器件的电源端Vcc加退藕滤波电容.通常用几十微法的大电容与0._μF的小电容相并联.·画数字钟的主体逻辑电路图. 如图3-5图3-5 数字钟的主体电路逻辑图3.6 功能扩展电路(1)定时控制电路数字钟在指定的时刻发出信号,或驱动音响电路〝闹时〞,或对某装置的电源进行接通或断开〝控制〞.不管是闹时还是控制,都要求时间准确,即信号的开始时刻与持续时间必须满足规定的要求.例如要求上午7时59分发出闹时信号,持续时间为1分钟.本实验设计为7时59分时,音响电路的晶体管导通,则扬声器发出1KHz的声音.持续1分钟到8点整晶体管因输入端为〝0〞而截止,电路停闹.图3-6 闹时电路(2)仿广播电台整点报时电路仿广播电台整点报时电路的功能要求是,每当数字钟计时快要到整点时发出声响,通常按照4低音1高音的顺序发出间断声响,以最后一声高音结束的时刻为整点时刻.设4声低音(约500Hz)分别发生在59分51秒.53秒.55秒及57秒,最后一声高音(约1KHz)发生在59分59秒,它们的持续时间均为1秒.图3.7 整个电路的组装及调试和扩展电路检查均无连线错误并且显示正常后,将两个电路连为一个整体,接上+5V电源.观察时钟是否显示正常;是否在上午7时59分发出闹时信号,持续时间一分钟;是否有四声低音分别发生在59分51秒.53秒.55秒及57秒,最后一声高音法正在59分59秒,它们持续时间均为1秒.若不正常则检查电路各个部分,直到得到满意的结果.我们共经过两天的调试,圆满完成了这次为期两周的课程设计.四.实验总结短短的两周课程设计结束了.看着自己设计.连线.调试成功的数字电子钟,很有成就感.真的很有收获,体会到了什么是学以致用,理论与实践的差别到底有多大.以前上课都是上一些最基本的东西而现在却可以将以前学的东西做出有实际价值的东西.在这个过程中,我的确学得到很多在书本上学不到的东西,如:怎么设计一个六十.十二进制计数器,如何实现校时的防抖动等等.但也遇到了不少的挫折,有时遇到了一个错误怎么找也找不到原因所在,找了老半天结果却是接头的方向接错了,有时更是忘接地了.在学习中的小问题在课堂上不可能犯,在动手的过程中却很有可能犯.特别是在接电路时,一不小心就会犯错,而且很不容易检查出来.在调试主板电路时,十位不进位,检查电路,以为没有什么问题,后来一步一步的检查,发现总的地线没接,接上总的地线,一切正常.副版是我的同组刘玉龙连接的电路,在主板和副版连接起来后,新的问题又出现了.第一,计数太快了,正常一秒,我们设计的数字电子表却可以走两三秒,显然输入不是1Hz 的脉冲信号;第二,我们的校时电路连接正确,可是每次校时,开关S1或S2为〝0〞或〝1〞时,会产生抖动,无法正常校时.针对这两个问题,我们进行了分析,进而转化为实际的操作.我们在+5V电压和地线之间分别加了两个电容,通过滤波,选择我们需要的1Hz脉冲信号.对于无法正常校时的问题,在设计中接入一个由RS触发器组成的防抖动电路来控制校时.把时间调到上午7点58分,等7点59分准确闹钟响起,持续一分钟.再将时间跳到58分,等59分51秒.53秒.55秒及57秒都发出4声低音,最后一声高音发生在59分59秒.,持续时间都是一秒钟.数字电子钟已经成功完成了.我的动手能力又有了进一步的提高,我感到十分的高兴.同时学到了课本上没有的东西,也锻炼了自己独立解决问题的能力.这在以后的学习和生活中会有很大的用处.但是我还有不足,按照电路连接实物时,器件的摆放不够科学,最终导致了,只有自己能看懂电路的走向.不过我会在以后的学习中逐步提高,做一个动手能力强的大学生.十分感谢自动化系提供这么好的机会,让我们把学到的知识应用到实践中,同时谢谢老师的耐心指导._数字电子时钟实验心得3_数字电子钟的设计(由数字IC构成)一.设计目的1.熟悉集成电路的引脚安排.2.掌握各芯片的逻辑功能及使用方法.3.了解面包板结构及其接线方法.4.了解数字钟的组成及工作原理.5.熟悉数字钟的设计与制作.二.设计要求1.设计指标时.数字电子钟的设计(由数字IC构成)一.设计目的1.熟悉集成电路的引脚安排.2.掌握各芯片的逻辑功能及使用方法.3.了解面包板结构及其接线方法.4.了解数字钟的组成及工作原理.5.熟悉数字钟的设计与制作.二.设计要求1.设计指标时间以24小时为一个周期;显示时.分.秒;有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;计时过程具有报时功能,当时间到达整点前5秒进行蜂鸣报时;为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号.2.设计要求画出电路原理图(或仿真电路图);元器件及参数选择;电路仿真与调试;PCB文件生成与打印输出.3.制作要求自行装配和调试,并能发现问题和解决问题.4.编写设计报告写出设计与制作的全过程,附上有关资料和图纸,有心得体会.三.设计原理及其框图1.数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路.由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定.通常使用石英晶体振荡器电路构成数字钟.图 3-1所示为数字钟的一般构成框图.图3-1 数字钟的组成框图⑴晶体振荡器电路晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定.不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路.⑵分频器电路分频器电路将32768Hz的高频方波信号经32768( )次分频后得到1Hz的方波信号供秒计数器进行计数.分频器实际上也就是计数器.⑶时间计数器电路时间计数电路由秒个位和秒十位计数器.分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器.分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为_进制计数器.⑷译码驱动电路译码驱动电路将计数器输出的84_BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流.⑸数码管数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,本设计提供的为LED数码管.2.数字钟的工作原理 1)晶体振荡器电路晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定.图3-2所示电路通过CMOS非门构成的输出为方波的数字式晶体振荡电路,这个电路中,CMOS非门U1与晶体.电容和电阻构成晶体振荡器电路,U2实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波.输出反馈电阻R1为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器.电容C1.C2与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个_0度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能.由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确.晶体_TAL的频率选为32768HZ.该元件专为数字钟电路而设计,其频率较低,有利于减少分频器级数.从有关手册中,可查得C1.C2均为30pF.当要求频率准确度和稳定度更高时,还可接入校正电容并采取温度补偿措施.由于CMOS电路的输入阻抗极高,因此反馈电阻R1可选为10MΩ.较高的反馈电阻有利于提高振荡频率的稳定性.非门电路可选74HC00.图3-2 COMS晶体振荡器 2)分频器电路通常,数字钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,需要对振荡器的输出信号进行分频.通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现.例如,将32768Hz的振荡信号分频为1HZ的分频倍数为32768(_5),即实现该分频功能的计数器相当于15极2进制计数器.常用的2进制计数器有74HC393等.本实验中采用CD4_0来构成分频电路.CD4_0在数字集成电路中可实现的分频次数最高,而且CD4_0还包含振荡电路所需的非门,使用更为方便.CD4_0计数为_级2进制计数器,可以将32768HZ的信号分频为2HZ,其内部框图如图3-3所示,从图中可以看出,CD4_0的时钟输入端两个串接的非门,因此可以直接实现振荡和分频的功能.图3-3 CD4_6内部框图 3)时间计数单元时间计数单元有时计数.分计数和秒计数等几个部分.时计数单元一般为_进制计数器计数器,其输出为两位84_BCD码形式;分计数和秒计数单元为60进制计数器,其输出也为84_BCD码.一般采用10进制计数器74HC390来实现时间计数单元的计数功能.为减少器件使用数量,可选74HC390,其内部逻辑框图如图 2.3所示.该器件为双2—5-10异步计数器,并且每一计数器均提供一个异步清零端(高电平有效).图3-4 74HC390(1/2)内部逻辑框图秒个位计数单元为10进制计数器,无需进制转换,只需将QA与CPB(下降沿有效)相连即可.CPA(下降没效)与1HZ秒输入信号相连,Q3可作为向上的进位信号与十位计数单元的CPA相连.秒十位计数单元为6进制计数器,需要进制转换.将10进制计数器转换为6进制计数器的电路连接方法如图3-5所示,其中Q2可作为向上的进位信号与分个位._数字电子时钟实验心得4_随着单片机技术的飞速发展,在其推动下,现代的电子产品几乎渗透到了社会的各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高.时间就是金钱.时间就是生命.时间就是胜利……,准确的掌握时间和分配时间对人们来说至关重要,时钟是我们生活中必不可少的工具.电子钟的设计方法有很多种,但是基于单片机并通过LCD显示的电子时钟具有编程灵活.精确度高.便于携带.显示直观等特点.利用STC单片机对DS__时钟芯片进行读写操作并通过_864中文液晶显示实时时钟信息,这样便构成了一个单片机电子时钟.关键词:单片机,电子时钟,LCD_864,DS__,闹钟.第一章引言_57年,Ventura发明了世界上第一个电子表,从而奠定了电子时钟的基础,电子时钟开始迅速发展起来.现代的电子时钟是基于单片机的一种计时工具,采用延时程序产生一定的时间中断,用于一秒的定义,通过计数方式进行满六十秒分钟进一,满六十分小时进一,满二十四小时小时清零.从而达到计时的功能,是人民日常生活补课缺少的工具.石英表都采用了石英技术,因此走时精度高,稳定性好,使用方便,不需要经常调试,数字式电子钟用集成电路计时时,译码代替机械式传动,用LED显示器代替指针显示进而显示时间,减小了计时误差,这种表具有时.分.秒显示时间的功能,还可以进行时和分的校对,片选的灵活性好.该电子时钟由STC89C52,按键,LCD_864中文液晶显示器,DS__等构成,采用晶振电路作为驱动电路,由延时程序和循环程序产生的一秒定时,达到时分秒的计时,六十秒为一分钟,六十分钟为一小时,满二十四小时为一天.。