数字电路——考试题库及答案

数字电路——考试题库及答案

题目:将边沿变化缓慢的脉冲变成边沿陡峭的脉冲,可使用。

单稳态触发器

微分电路

多谐振荡器

施密特触发器

答案:施密特触发器

题目:n 个变量的最小项是____。

n个变量的和项,它包含全部n 个变量,每个变量可用原变量或非变量

n 个变量的积项,它包含全部n个变量,每个变量仅为原变量

n个变量的积项,它包含全部n个变量,每个变量可用原变量或非变量

n个变量的和项,它包含全部n个变量,每个变量仅为非变量

答案:n个变量的积项,它包含全部n个变量,每个变量可用原变量或非变量

题目:同步时序电路和异步时序电路比较,其差异在于后者____。

没有触发器

输出只与内部状态有关

没有稳定状态

没有统一的时钟脉冲控制

答案:没有统一的时钟脉冲控制

题目:555定时器的驱动电流可达。

20A

200μA

20 mA

200mA

答案:200mA

题目:下列哪类触发器有空翻转现象:

同步R-S触发器

维持阻塞D触发器

边沿J-K触发器

主从J-K触发器

答案:同步R-S触发器

题目:采用四位比较器(74LS85)对两个四位数比较时,先比较:

次低位

最高位

次高位

最低位

答案:最高位

题目:若输入变量A、B全为1时,输出F=0,则其输入与输出的关系是:____。

与非

答案:与非

题目:摩尔型时序电路的输出,选择正确答案: ____。

仅与电路内部状态有关

既与外输入也与内部状态有关

与外输人和内部状态都无关

仅与当前外输入有关

答案:仅与电路内部状态有关

题目:集电极开路门(OC门)在使用时须在之间接一电阻。

输出与地

不接电阻

输出与输入

输出与电源

答案:输出与电源

题目:一位8421BCD码计数器至少需要____个触发器。

4

3

10

5

答案:4

题目:下列哪类触发器有一次翻转问题:

维持阻塞D触发器

主从J-K触发器

边沿J-K触发器

同步R-S触发器

答案:主从J-K触发器

题目:8421BCD码011001010010.00010110所对应的十进制数为____。

(1618.13)D

(652.13)D

(652.16)D

(1618.06)D

答案:(652.16)D

题目:3:8线译码器(74LSl38)的唯一输出有效电平是____电平。

任意

三态

答案:低

题目:67所对应的二进制数和十六进制数分别为____。

(1000011)B

(1100001)B

(1000011)B

(1100001)B

答案:(1000011)B

题目:TTL门电路输入端悬空时,应视为。

高阻

低电平

高电平

不定

答案:高电平

题目:同步计数器和异步计数器比较,同步计数器的显著优点是____。

工作速度高

触发器利用率高

受时钟CP控制

答案:工作速度高

题目:只有暂稳态的电路是。

施密特触发器

单稳电路

多谐振荡器

定时器

答案:多谐振荡器

题目:含有RC元件的脉冲电路,分析的关键是。

电阻两端的电压

触发器

电容的充放电

门电路

答案:电容的充放电

题目:下列触发器中输入有约束项者有:__________。

T触发器

D触发器

基本RS触发器

答案:基本RS触发器

题目:一位8421BCD码译码器的数据输入线与译码输出线组合是:

1:10

4:10

4:16

2:04

答案:4:10

题目:在二——十进制编码中相邻两组代码间只有一位取值不同,而其他位均相同称____码。

ASCII

Gray (循环)

余3

BCD

答案:Gray (循环)

题目:n个触发器构成的扭环型计数器中,有效状态有____个。

n

2n

2n-2n

2n-1

答案:2n

题目:用n个触发器构成计数器,可得到的最大计数长度(即计数模)为,选择正确答案: ____。

n2

2n

n

2n

答案:2n

题目:米里型时序电路的输出,选择正确答案: ____。

只与内部状态有关

与外输人和内部状态都无关

只与当前外输入有关

与外输入和内部状态都有关

答案:与外输入和内部状态都有关

题目:电路的输出状态不仅与当前的输入信号有关,还与前一时刻的输出有关,

该种电路为,选择正确答案:

时序电路

组合逻辑电路

组合电路

逻辑门电路

答案:时序电路

题目:组合逻辑电路通常由________组合而成。

计数器

寄存器

触发器

门电路

答案:门电路

题目:四位比较器(74LS85)的三个输出信号A>B、A=B、A

任意

高阻

答案:高

题目:TTL数字集成电路的或门、或非门使用中,多余输入端的处理如下,正确的接法是:________。

直接接VCC

与使用的输入端并联

通过一个电阻接VCC

接地

答案:与使用的输入端并联

接地

题目:a1、a2、a3、a4、a5是五个开关,设它们闭合时为逻辑1,断开时为逻辑0,电灯F=1时表示灯亮,F=O时表示灯灭。若在五个不同的地方控制同一个电灯的灭亮,逻辑函数F的表达式是:________。

a1⊙a2⊙a3⊙a4⊙a5

a1+a2+a3+a4+a5

a1a2a3a4a5

a1⊕a2⊕a3⊕a4⊕a5

答案:a1⊙a2⊙a3⊙a4⊙a5

a1⊕a2⊕a3⊕a4⊕a5

题目:石英晶体的特点是:________。

品质因素高

品质因素低

频率稳定性好

选频特性好

答案:品质因素高

频率稳定性好

选频特性好

题目:TTL与非门输入端在以下哪些接法时,逻辑上属于输入为0? ________。

输入端接低于0.8V的电源

输入端接地

输入端悬空

输入端接+5V

案:输入端接低于0.8V的电源

输入端接地

题目:下列触发器中输入无约束项者有:__________。

JK触发器

基本RS触发器

D触发器

同步RS触发器

答案:JK触发器

D触发器

题目:下列门电路属于双极型的是:________。

CMOS

ECL

PMOS

OC门

答案:ECL

OC门

题目:若输入变量A、B全为1时,输出F=0,则其输入与输出关系是:________。

或非

与非

同或

异或

答案:或非

与非

异或

题目:触发器逻辑功能的描述方法有__________等。

功能表

激励表

特性方程

状态图

答案:功能表

激励表

特性方程

状态图

题目:单稳态触发器的暂稳态时间与无关。

触发信号的持续时间

其输出端的负载特性

所用门电路的种类

电路的时间常数

答案:触发信号的持续时间

其输出端的负载特性

所用门电路的种类

题目:TTL逻辑门的主要外部特性参数有:________。

扇入系数,扇出系数

空载功耗

平均传输延迟时间

开门电平,关门电平

答案:扇入系数,扇出系数

空载功耗

平均传输延迟时间

开门电平,关门电平

题目:属于脉冲边沿触发的触发器有:__________。

同步RS

边沿JK

主从JK

基本RS

答案:边沿JK

主从JK

题目:在下列逻辑电路中,属于组合逻辑电路的有:________。

寄存器

编码器

全加器

译码器

答案:编码器

全加器

译码器

题目:施密特触发器的主要用途有:________。

幅度鉴别

波形变换

脉冲整形

消除干扰

答案:幅度鉴别

波形变换

脉冲整形

消除干扰

题目:描述触发器逻辑功能的方法有:__________。

状态转换图

特性方程

状态转换真值表

驱动表

答案:状态转换图

特性方程

状态转换真值表

驱动表

题目:时序逻辑电路在结构上一定包含__________。

存储电路的输出状态与输入变量一起决定电路的输出状态

输出必须反馈到输入端

存储电路(触发器)

组合逻辑电路

答案:存储电路的输出状态与输入变量一起决定电路的输出状态输出必须反馈到输入端

存储电路(触发器)

组合逻辑电路

题目:下面逻辑式中,正确的是———。

(A+B)·(A+C)=A+BC

A(A+B)=B

A·(A+B)=AB

A·(A+B)=A

答案:(A+B)·(A+C)=A+BC

A·(A+B)=A

题目:在________情况下,函数的输出是逻辑“0”。

A,B同时为“1”

C,D同时为“1”

任一输入为“1”,其他输入是“0”

全部输入为“0”

答案:A,B同时为“1”

C,D同时为“1”

题目:就电路结构和触发方式而言,触发器的类型大致分为:__________。

基本R-S

同步R-S

主从

边沿

答案:基本R-S

同步R-S

主从

边沿

题目:TTL数字集成电路的与门、与非门使用中,多余输入端的处理如下,正确的接法是:________。

与使用的输入端并联

接地

通过一个电阻接VCC

直接接VCC

答案:与使用的输入端并联

通过一个电阻接VCC

直接接VCC

题目:时序逻辑电路的特点是:__________。

某时刻电路的输出不仅仅决定于该时刻的输入

有“记忆”功能

无反馈通路

仅由门电路组成

答案:某时刻电路的输出不仅仅决定于该时刻的输入有“记忆”功能

题目:下列器件属于组合电路的有:________。

寄存器

计数器

(完整版)数字电路基础考试题(附参考答案)

数字电子技术-考试复习题 一、单项选择题 1.(195)H 表示( D )。 (a) 二进制数 (b) 十进制数 (c) 八进制数 (d) 十六进制数 2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门 3.用不同数制的数字来表示2007,位数 最少的是 。 (a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。 (a )26 (b )24 (c )22 (d )20 5.8421BCD 码10000111表示的十进制数是 。 (a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( ) (a) 1=++B A B A (b) B A B A A +=+ (c)B A B A B A AB +=+ (d) B A AB += 8. 下列电路中,属于时序逻辑电路的是( ). (a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器 可以构成 进制计数器。 (a) 4 (b) 8 (c) 16 (d) 无法确定 10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。 (a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC 11.十进制数24转换为二进制数,结果 为 。 (a )10100 (b )10010 (c )01100 (d )11000 12. (a) 13. (c) 14. (c) 15. (d) 12.= O )275( ( )D , 。 (a )275 (b) 629 (c) 2750 (d) 2200 13.三态门的第三态是 。 (a )低电平 (b )高电平 (c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。 (a ) 8 (b ) 128 (c ) 256 (d ) 512 15.“或非”逻辑运算结果为“0”的条件是该或项的变量 。 (a ) 全部输入“0” (b ) 全部输入“1” (c ) 任一个输入“0” (d ) 任一个输入“1” 16.当TTL 门电路输入端对地接电阻 R =10k Ω时,相当于此端 。 (a) 接逻辑“1” (b) 接逻辑“0” (c) 接0.4V 电压 (d) 逻辑不定 17.若干个三态逻辑门的输出端连接在一 起,能实现的逻辑功能是 。 (a) 线与 (b) 无法确定 (c) 数据驱动 (d) 分时传送数据 18.一个3输入表决电路,只有3个输入 都为0,输出才为1,则该电路的逻辑关系 是 。 (a) 与 (b) 或 (c) 或 非 (d) 与非 19.如要将一个最大幅度为5.1V 的模拟信号转换为数字信号,要求输入每变化20mV , 输出信号的最低位(LSB)发生变化,应选用 位ADC 。

数字电路基础试题及答案

数字电路基础试题及答案 一、单选题 1.下列关于数字电路和模拟电路的叙述中,正确的是 A、处理数字信号的电路称为模拟电路 B、处理模拟信号的电路称为数字电路 C、数字电路和模拟电路的分析方法相同 D、数字电路中工作的三极管不是工作在饱和区,就是截止区【正确答案】:D 2.二进制数11010转换为十进制数为 A、32 B、21 C、26 D、33 【正确答案】:C https://www.360docs.net/doc/8519172676.html,4011是 A、四2输入或非门 B、四2输入与非门 C、四2输入与门 D、四2输入或门 【正确答案】:B https://www.360docs.net/doc/8519172676.html,4001是

A、四2输入或非门 B、四2输入与非门 C、四2输入与门 D、四2输入或门 【正确答案】:A 5.逻辑功能为“有0出1,有1出0”的门电路是 A、与门 B、或门 C、非门 D、与或门 【正确答案】:C 6.TTL集成门电路的输入端需通过( )与正电源短接。 A、电阻 B、电容 C、电感 D、负电源 【正确答案】:A https://www.360docs.net/doc/8519172676.html,4001和CC4011都是采用的14引脚( )封装双列直插式。 A、塑 B、金 C、纸 D、硅胶

【正确答案】:A 8.在数字信号中,高电平用逻辑1表示,低电平用逻辑0表示,称为 A、正逻辑 B、1逻辑 C、负逻辑 D、0逻辑 【正确答案】:A 9.十进制数码18用8421BCD码表示为 A、10010 B、100010 C、00011000 D、01110111 【正确答案】:C 10.已知逻辑函数,与其相等的函数为 A、 B、 C、 D、 【正确答案】:D 11.8421BCD码0001 0100表示的十进制数码为 A、12 B、14

(完整版)数字电路试题及参考答案

《数字电路》试卷及答案 一、【单项选择题】 ( 本大题共20 小题,每题 2 分,共40 分) 在每题列出的四个选 项中只有一个选项是切合题目要求的,请将正确选项前的字母填在答题卷相应题号处。 1、关于钟控 RS触发器,若要求其输出“ 0”状态不变,则输入的RS信号应为( A)。 [A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X 2、以下各电路中,( B)能够产生脉冲准时。 [A]多谐振荡器[B]单稳态触发器 [C]施密特触发器[D]石英晶体多谐振荡器 3、以下逻辑电路中为时序逻辑电路的是(C)。 [A]变量译码器[B]加法器[C]数码存放器[D]数据选择器 4、同步时序电路和异步时序电路比较,其差别在于后者(B)。 [A]没有触发器[B]没有一致的时钟脉冲控制 [C]没有稳固状态[D]输出只与内部状态相关 5、当用专用输出构造的PAL设计时序逻辑电路时,一定还要具备有(A)。 [A]触发器[B]晶体管[C] MOS 管[D]电容 6、能将输出端直接相接达成线与的电路有(C)。 [A] TTL 与门[B]或门[C]三态门[D]三极管非门 7、 TTL 与非门的剩余脚悬空等效于(A)。 [A] 1[B] 0[C] Vcc[D] Vee 8、以下哪一条不是除去竟争冒险的举措(B)。 [A]接入滤波电路[B]利用触发器[C]加当选通脉冲[D]改正逻辑设计 9、主从触发器的触发方式是(D)。 [A] CP=1[B] CP上涨沿[C] CP 降落沿[D]分两次办理 10、组合型 PLA 是由( A)组成。 [A]与门阵列和或门阵列[B]一个计数器 [C]一个或阵列[D]一个存放器 11、以下四个数中,最大的数是(B)。 [A] (AF) 16[B] (001010000010)8421BCD [C] (10100000) 2[D] (198) 10 12、触发器有两个稳态,储存8 位二进制信息要(B)个触发器。 [A] 2[B] 8[C] 16[D] 32 13、以下门电路属于双极型的是(A)。 [A] OC 门[B] PMOS[C] NMOS[D] CMOS 14、用异步 I/O 输出构造的 PAL 设计逻辑电路,它们相当于(A)。 [A]组合逻辑电路[B]时序逻辑电路 [C]储存器[D]数模变换器

数字电路与逻辑设计试题与答案

数字电路与逻辑设计(1) 班级 学号 姓名 成绩 一.单项选择题(每题1分,共10分) 1.表示任意两位无符号十进制数需要( )二进制数。 A .6 B .7 C .8 D .9 2.余3码10001000对应的2421码为( )。 A .01010101 B.10000101 C.10111011 D.11101011 3.补码1.1000的真值是( )。 A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 1000 4.标准或-与式是由( )构成的逻辑表达式。 A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 5.根据反演规则,()()E DE C C A F ++⋅+=的反函数为( )。 A. E )]E D (C C [A F ⋅++= B. E )E D (C C A F ⋅++= C. E )E D C C A (F ⋅++= D. E )(D A F ⋅++=E C C 6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。 A. 与门 B. 或门 C. 非门 D. 与非门 7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( )。 图1 A. 或非门 B. 与非门 C. 异或门 D. 同或门 8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数。 A . 8 B. 9 C. 10 D. 11 9.要使JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为( )。 A .JK=00 B. JK=01 C. JK=10 D. JK=11 10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。 A .2 B. 3 C. 4 D. 5 二.判断题(判断各题正误,正确的在括号内记“∨”,错误的在括号内记“×”, 并在划线处改正。每题2分,共10分) 1.原码和补码均可实现将减法运算转化为加法运算。 ( )

数字电路试题及答案

数字电路试题 一、单项选择题 1、以下代码中为无权码的为 〔 〕 A . 8421BCD 码 B . 5421BCD 码 C . 余三码 D .2421BCD 码 2、图示逻辑电路的逻辑式为 〔 〕 A .F=C B A ++ B .F= C B A ++ C .F=C B A D .F=ABC 3、以下关于异或运算的式子中,不正确的选项是 〔 〕 A .0A A =⊕ B . 1A A =⊕ C .A 0A =⊕ D .A 1A =⊕ 4、一个n 变量的逻辑函数应该有 个最小项 〔 〕 A .n B .n 2 C .n 2 D .2 n 5、假设编码器中有50个编码对象,那么要求输出二进制代码位数为 位。 〔 〕 A .5 B .6 C .10 D .50 6、在以下逻辑电路中,不是组合逻辑电路的是 。 〔 〕 A .译码器 B .编码器 C .全加器 D .存放器 7、欲使JK 触发器按01 =+n Q 工作,可使JK 触发器的输入端 。 〔 〕 A .1==K J B .Q J =,Q K = C .Q J =,Q K = D .0=J ,1=K 8、同步时序电路和异步时序电路比拟,其差异在于两者 。 〔 〕 A .没有触发器 B .是否有统一的时钟脉冲控制 C .没有稳定状态 D .输出只与内部状态有关 9、8位移位存放器,串行输入时经 个脉冲后,8位数码全部移入存放器中。 〔 〕 A .1 B .2 C .4 D .8 10、555定时器D R 端不用时,应当 。 〔 〕 A .接高电平 B .接低电平 C .通过F μ01.0的电容接地 D .通过小于Ω500的电阻接地 二、填空题 1、当传送十进制数5时,在8421奇校验码的校验位上值应为 。 2、()10=〔 〕2=〔 〕8=〔 〕16 3、用反演律求函数D A D C ABC F ++=的反函数〔不用化简〕=F 。 4、消除竟争冒险的方法有 、 、 等。 5、触发器有 个稳态,存储8位二进制信息要 个触发器。 1 & A B C F 11

数字电路——考试题库及答案

数字电路——考试题库及答案 题目:将边沿变化缓慢的脉冲变成边沿陡峭的脉冲,可使用。 单稳态触发器 微分电路 多谐振荡器 施密特触发器 答案:施密特触发器 题目:n 个变量的最小项是____。 n个变量的和项,它包含全部n 个变量,每个变量可用原变量或非变量 n 个变量的积项,它包含全部n个变量,每个变量仅为原变量 n个变量的积项,它包含全部n个变量,每个变量可用原变量或非变量 n个变量的和项,它包含全部n个变量,每个变量仅为非变量 答案:n个变量的积项,它包含全部n个变量,每个变量可用原变量或非变量 题目:同步时序电路和异步时序电路比较,其差异在于后者____。

没有触发器 输出只与内部状态有关 没有稳定状态 没有统一的时钟脉冲控制 答案:没有统一的时钟脉冲控制 题目:555定时器的驱动电流可达。 20A 200μA 20 mA 200mA 答案:200mA 题目:下列哪类触发器有空翻转现象: 同步R-S触发器 维持阻塞D触发器 边沿J-K触发器 主从J-K触发器 答案:同步R-S触发器

题目:采用四位比较器(74LS85)对两个四位数比较时,先比较: 次低位 最高位 次高位 最低位 答案:最高位 题目:若输入变量A、B全为1时,输出F=0,则其输入与输出的关系是:____。 非 与非 或 与 答案:与非 题目:摩尔型时序电路的输出,选择正确答案: ____。 仅与电路内部状态有关 既与外输入也与内部状态有关 与外输人和内部状态都无关 仅与当前外输入有关

答案:仅与电路内部状态有关 题目:集电极开路门(OC门)在使用时须在之间接一电阻。 输出与地 不接电阻 输出与输入 输出与电源 答案:输出与电源 题目:一位8421BCD码计数器至少需要____个触发器。 4 3 10 5 答案:4 题目:下列哪类触发器有一次翻转问题: 维持阻塞D触发器

(完整版)数字电路试题及答案

1)“0”的补码只有一种形式。 (√ ) 2)卡诺图中,两个相邻的最小项至少有一个变量互反。 (√ ) 3)用或非门可以实现3种基本的逻辑运算。 (√ ) 4)三极管饱和越深,关断时间越短。 (X ) 5)在数字电路中,逻辑功能相同的TTL 门和CMOS 门芯片可以互相替代使用。 (X ) 6)多个三态门电路的输出可以直接并接,实现逻辑与。 (X ) 7)时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。 (√ ) 8)采用奇偶校验电路可以发现代码传送过程中的所有错误。 (X ) 9)时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。 (√ ) 10)一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。 (√ ) 二.选择题(从下列各题的备选答案中选出1个或多个正确答案,将其填在括号中。共10分) 1. 不能将减法运算转换为加法运算。 ( A ) A .原码 B .反码 C .补码 2.小数“0”的反码可以写为 。 (AD ) A .0.0...0 B .1.0...0 C .0.1...1 D .1.1 (1) 3.逻辑函数F=A ⊕B 和G=A ⊙B 满足关系 。 (ABD ) A .F=G B .F ’=G C .F ’=G D .F =G ⊕1 4.要使JK 触发器在时钟脉冲作用下,实现输出n n Q Q =+1,则输入端信号应为 。 (B ) A .J =K =0 B .J =K =1 C .J =1,K =0 D .J =0,K =1 5.设计一个同步10进制计数器,需要 触发器。 (B ) A .3个 B .4个 C .5个 D .10个 三.两逻辑函数BCD A D C BC CD B D C A AB F ++++=)(1,D C D B A F ⊕⊕=2,求两者的关系。(10分) 解:两函数相等,∑(0,3,4,7,11,12) 四.用与非门-与非门电路实现逻辑函数C B B A F ⊕+⊕=。(10分)

数字电路习题库

数字电路习题库 1.单元习题库及答案 第一章(选择、判断共20题)一、选择题 1.以下代码中为无权码的为。 a.8421bcd码 b.5421bcd码 c.余三码 d.格雷码2.以下代码中为恒权码的为。 a.8421bcd码 b.5421bcd码 c.余三码 d.格雷码3.一位十六进制数可以用位二进制数 去则表示。a.1b.2c.4d.164.十进制数25用8421bcd码则表示为。 a.10101 b.00100101 c.100101 d.101015.在一个8位的存储单元中,能够存储的最大 无符号整数是。a.(256)10b.(127)10c.(ff)16d.(255)106.与十进制数(53.5)10等值的数或代码为。 a.(01010011.0101)8421bcd b.(35.8)16 c.(110101.1)2 d.(65.4)87.矩形脉冲信号的 参数存有。 a.周期 b.占空比 c.脉宽 d.扫描期8.与八进制数(47.3)8等值的数为: a.(100111.011)7.3) 2b.(27.6)16c.(216d.(100111.11)29.常用的bcd码有。 a.奇偶校验码 b.格雷码 c.8421码 d.余三码 10.与模拟电路相比,数字电路主要的优点有。 a.难设计 b.通用性弱 c.保密性不好 d.抗干扰能力弱 二、判断题(正确打√,错误的打×)1.方波的占空比为0.5。()2.8421码1001 比0001大。() 3.数字电路中用“1”和“0”分别则表示两种状态,二者并无大小之分后。()4.格 雷码具备任何相连码只有一位码元相同的特性。()5.八进制数(18)8比十进制数(18)10大。() 6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。(7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。() 8.充电电流的公式为:q=tw/t,则周期t越大充电电流q越大。()9.十进制数(9)10比十六进制数(9)16大。()

数字逻辑电路试题及答案

数字逻辑电路试题及答案 一、填空题(每空1分,共10分) 1.数字电路分为两大类,分别是组合逻辑电路和时序逻辑电路。 2.2006个1连续异或的结果是__0___;而2007个1连续同或的结果是__1__. 3.已知某函数F的反函数为,则其原函数F= ;而F的对偶函数则为F*= 。 4.试将函数,写成标准的积之和形式,即(0,1,2,4,5,6,8,9,10 ). 5.逻辑代数中的三种基本逻辑运算是与、或、非。 6.1个触发器可以存放 1 位二进制数,它具有记忆功能。 二、选择题(每小题2分,共10分) 1.已知某电路的输入A、B和输出Y的波形如下图所示,该电路实现的函数表达式为 D 。 (A)A⊙B (B)A?B (C) (D)

2.用0,1两个符号对100个信息进行编码,则至少需要 B 。 (A)8位(B) 7位(C) 9位(D) 6位 3.下列电路中属于组合电路的是 D 。 (A)集成触发器(B)多谐振荡器 (C)二进制计数器(D)3—8译码器 4.下列电路中只有一个稳定状态的是 C 。 (A)集成触发器(B) 施密特触发器 (C)单稳态触发器(D) 多谐振荡器 5.为产生周期性矩形波,应当选用 C 。 (A) 施密特触发器(B) 单稳态触发器 (C) 多谐振荡器 (D) 译码器 三、逻辑函数化简(共10分) 用卡诺图法化简下列逻辑函数,结果为最简与或式。(每题5分,共10分) .

解: 四、分析题(共45分) 1.(本题10分)写出下图的逻辑表达式和真值表,并化简为最简与或表达式。 ⒉列真值表:(2分)

2. (本题10分)试对已给器件,在所示输入波形CP、D、及作用下,画其输出波形Q及.假设电路初态Q(0)=1,且不计传输延迟 解: 3.(本题10分) 试分析图示时序电路,列出状态转换表及全状态转换图,说明电路功能,并分析能否自启动,设初始状态为00。 解:⑴写激励方程(2分) J1=Q0n,,K1=K0=1, ⑵写状态方程(2分) , ) ⑶列全状态转换表(2分) ⑷画全状态转换图(2分

数字电路与逻辑设计习题及参考答案全套

数字电路与逻辑设计习题及参考答案 一、选择题 1. 以下表达式中符合逻辑运算法则的是 D 。 A.C ·C=C 2 B.1+1=10 C.0<1 D.A+1=1 2. 一位十六进制数可以用 C 位二进制数来表示。 A . 1 B . 2 C . 4 D . 16 3. 当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n 4. 逻辑函数的表示方法中具有唯一性的是 A 。 A .真值表 B.表达式 C.逻辑图 D.状态图 5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。 A .(256)10 B .(127)10 C .(128)10 D .(255)10 6.逻辑函数F=B A A ⊕⊕)( = A 。 A.B B.A C.B A ⊕ D. B A ⊕ 7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。 A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变 D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。 A .A+ B B.A+ C C.(A+B )(A+C ) D.B+C 9.在何种输入情况下,“与非”运算的结果是逻辑0。 D A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10.在何种输入情况下,“或非”运算的结果是逻辑1。 A A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D. 任一 输入为1 11.十进制数25用8421BCD 码表示为 B 。 A .10 101 B .0010 0101 C .100101 D .10101 12.不与十进制数(53.5)10等值的数或代码为 C 。 A .(0101 0011.0101)8421BCD B .(35.8)16 C .(110101.11)2 D .(65.4)8

数字电路复习考试题及答案

数字电路复习题 (注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。 ) 1、逻辑电路可以分为 组合逻辑电路 电路和 时序逻辑电路 电路。 2、数字电路的基本单元电路是 门电路 和 触发器 。 3、数字电路的分析工具是 逻辑代数(布尔代数) 。 4、(50.375) 10 = (110010.011) 2 = (32.6) 16 5、3F4H = (0001000000010010 )8421BCD 6、数字电路中的最基本的逻辑运算有 与 、 或 、 非 。 7、逻辑真值表是表示数字电路 输入和输出 之间逻辑关系的表格。 8、正逻辑的与门等效于负逻辑的 或门 。 9、表示逻辑函数的 4 种方法是 真值表 、 表达式、 卡诺图 、 逻辑电路图 。 其中形式惟一的是 真值表 。 10、对于变量的一组取值,全体最小项之和为 1 。 11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时 这个最小项的取值都是 0 。 12、对于变量的任一组取值,任意两个最小项之积为 0。 13、与最小项 ABC 相邻的最小项有 ABC 、 ABC 、 ABC 。 14、组合逻辑电路的特点是 输出端的状态只由同一时刻输入端的状态所决定,而与先前的 状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件) 。 15、按电路的功能分,触发器可以分为 RS 、 JK 、 D 、 T 、 T’。 16、时序电路可分为 同步时序逻辑电路 和 异步时序逻辑电路 两种工作方式。 17、描述时序电路逻辑功能的方法有逻辑方程组(含 驱动方程 、 输出方程 、 状态方程 )、 状态图 、 状态表 、 时序图 。 18、(251) 10 =(11111011) 2 =(FB ) 16 19、全体最小项之和为 1 。

数字电路试题五套(含答案)

《数字电子技术》试卷一 一、 填空(每空1分,共25分) 1、(10110)2=( )10=( )16 (28)10=( )2=( )16 (56)10=( )8421BCD 2、最基本的门电路是: 、 、 。 3、有N 个变量组成的最小项有 个。 4、基本RS 触发器的特征方程为_______ ,约束条件是 __. 5、若存储器的容量是256×4RAM ,该RAM 有 ___存储单元,有 字,字长 _____位,地址线 根。 6、用N 位移位寄存器构成的扭环形计数器的模是________. 7、若令JK 触发器的J=K=T 则构成的触发器为_______. 8、如图所示,Y= 。 9、如图所示逻辑电路的输出Y= 。 10、已知Y=D AC BC B A ++,则Y = ,Y/= 。 11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。

二、化简(每小题5分,共20分) 1、公式法化简 ++++ (1)Y=ABC ABC BC BC A =+++ (2)Y ABC A B C 2、用卡诺图法化简下列逻辑函数 =+++ (1)Y BCD BC ACD ABD Y=∑+∑ (2)(1,3,4,9,11,12,14,15)(5,6,7,13) m d 三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形 (10分)

四、用74LS161四位二进制计数器实现十进制计数器(15分) 五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分) r C Q A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端; r C :异步复位端; CP :时钟控制输入端; D L :同步并置数控制端; C :位输出端;

《数字电路与逻辑设计》试题及答案

《数字电路与逻辑设计》试题 院校_ _ 年级_____ _____ 专业 层次专升本姓名______________ 分数______________ 一. 填空题(每小题2分,共10分) 1.任何有限的逻辑关系,不管多么复杂,其逻辑函数都可通过逻辑变量的与、或、非三种运算符加以实现,但逻辑函数的一般表达式唯一的,而其标准表达式唯一的。 2.任意两个最小项之积为,任意两个最大项之和为。 3.对于逻辑函数BC A AB F+ =,但这=,为了化简,利用逻辑代数的基本定理,可表示为C AB + A C F+ 可能引起型险象,因为在B=1、C=1时,化简前逻辑函数的值恒为1,但化简后逻辑函数的值为A A+。 4.当我们在计算机键盘上按一个标为“9”的按键时,键盘向主机送出一个ASCII码,这个ASCII码的值为。 5.在3.3V供电的数字系统里,所谓的高电平并不是一定是3.3V,而是有一个电压范围,我们把这个电压范围称为容限;同样所谓的低电平并不是一定是0V,而也是有一个电压范围,我们把这个电压范围称为容限。 二. 选择题(每小题2分,共10分) 1.在下列程序存储器的种类中,可在线改写的有。 a. PROM; b. E2PROM; c. EPROM; d. FLASH_M 2.为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小、能耗最低、能得到普及应用的实现方式是。 a. 机械式; b.电磁式; c. 分立元件式; d. 集成电路 3.在数字电路中,根据电路是否具有反馈记忆功能,将其分为组合逻辑电路和时序逻辑电路两种。下列各项中,为组合逻辑电路的是,为时序逻辑电路的是。 a. 触发器; b. 译码器; c. 移位寄存器; d. 计数器; e. 加法器; f. 编码器;g. 数值比较器; h. 寄存器; i. 多路选择器 4.卡诺图上变量的取值顺序是采用的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。 a. 二进制码; b. 循环码; c. ASCII码; d. 十进制码 5.在可编程逻辑芯片中,有PROM、PAL、GAL、CPLD等多种结构方式,其中PROM是,PAL是,GAL是,CPLD是。 a. 与阵列可编程; b.或阵列可编程; c. 与或阵列皆可编程 三. 简答题(每小题10分,共50分) 1.分别画出JK和D触发器的电路符号图,并分别画出将JK触发器转换成D触发器以及将D触发器转换成JK触发器的电路连接图。

数字电路基础知识考核试题及答案

数字电路基础考核试题 一、选择题 1. 二进制数10101转换为十进制数后为()[单选题] * 2. 逻辑函数式D+D,简化后结果是()[单选题] * 3. 一位十六进制数可以用二进制数来表示,需要二进制的位数是()[单选题] * 4. 当决定某个事件的全部条件都具备时,这件事才会发生。这种关系称为()[单选题]

5. 010*********的8421码为()[单选题] * 6. 4位二进制数可用十六进制数来表示,需要十六进制的位数是()[单选题] * 7. 8421BCD码用4位二进制数表示十进制数的位数是()[单选题] * 8. 在数字电路中,不属于基本逻辑门是()[单选题] *

9. 如图所示门电路,电路实现的逻辑式Y= [单选题] * 10. 如图所示的波形图表示的逻辑关系是() [单选题] * 11. 异或门F=A⊕B两输入端A、B中,A=1,则输出端F为()[单选题] *

12. 下列表所示的真值表完成的逻辑函数式为() [单选题] * 13. 当A=B=0时,能实现F=1的逻辑运算是()[单选题] * 14. 八位二进制数能表示十进制数的最大值是()[单选题] *

15. 将(01101)2转换为十进制数为()[单选题] * 16. 逻辑函数式Y=A+A,化简后的结果是()[单选题] * 17. 逻辑函数式Y=EF+E\+F\的逻辑值为()[单选题] * 18. 以下表达式中符合逻辑运算法则的是()[单选题] * 19. 当逻辑函数有n个变量时,取值组合有()[单选题] *

20. 二进制数码为(11101),则对应的十进制数为()[单选题] * 21. 下列说法中与BCD码的性质不符的是()[单选题] * 22. 数字信号和模拟信号的不同之处是()[单选题] * 23. “与非”运算的结果是逻辑“0”的输入是()[单选题] *

数字电路(数字逻辑)期末试卷(第1套)及其答案

«数字电子技术基础»综合练习题(第1套) 一、填空题(本题30分) 1.逻辑代数的基本运算有、、三种。 2.组合逻辑电路的特点是:任意时刻的输出仅取决于该时刻的状态,而与的状态无关。 3.计数器不仅可用于对时钟脉冲进行,还广泛地用于、;根据计数器中各触发器翻转的先后次序分类,可以分成和计数器。 4.请完成下列数制的转换 (117)8=()2;(A5)16=()8; (25)10=()2;(110010)2=()10 5.二~十进制码又称码,它是用组成的一组代码来表示0~9十个数字,而代码之间则为关系,如: (01000110)8421BCD=()10 6.四位双向移位寄存器T4194的功能表见表1.6所示,当D R=0、S1=S2=1时,电路实现功能;要实现左移功能,应使。 表1.6 Array 7. JK触发器的特性方程为Q n+1= , D触发器的特性方程为

Q n+1= 。 8.图1.8为用JK触发器组成的移位寄存器,设电路的初态Q3Q2Q1Q0为1010,U I=“1”,问经过2个脉冲作用后,Q3Q2Q1Q0= ,第四个脉冲CP过后,Q3Q2Q1Q0= 。 图 1.8 9.电路如图1.9, F1= , F2= , F3= , F4= . 图 1.9 10.F=AB+C(D+E),则其对偶式是。 二、将下面各题化简成最简与或表达式(本题15分,每小题5分) 1.用公式化简Y1=BD A+ ∙ + AD B 2.Y2(A,B,C,D)=Σm(0,4,6,8,13)+Σd(1,2,3,9,10,11) 3.Y3见图2.3。 图2.3

三、组合电路设计(本题10分) 试用74LS151八选一数据选择器设计一个判断电路,判断四位二进制数A3A2A1A0能否被3整除。

数字电路期末复习题及答案

数字电路期末复习题及答案 一、填空题 1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用 1 和0 来表示; 2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路; 3、逻辑代数又称为布尔代数;最基本的逻辑关系有与、或、非三种;常用的几种导出的逻辑运算为与非或非与或非同或异或; 4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图; 5、逻辑函数F=A B C D+A+B+C+D= 1 ; 6、逻辑函数F=AB A+ + += 0 ; B A B B A 7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能; 8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区; 9、触发器有2个稳态,存储8位二进制信息要8个触发器;10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号; 11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0; 12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象; 13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重 要的参数为脉宽; 14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法; 15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器; 16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器; 17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时 序电路和异步时序电路; 二、选择题 1、一位十六进制数可以用 C 位二进制数来表示; A.1 B.2 C.4 D. 16 2、十进制数25用8421BCD码表示为 B ; A.10 101 B.0010 0101 C.100101 D.10101 3、以下表达式中符合逻辑运算法则的是D; A.C·C=C2 B.1+1=10 C.0<1 D.A+1=1

数字电路复习试题[含答案解析]

一、填空题: 1.在计算机内部,只处理二进制数;二制数的数码为 1 、 0两个;写出从(000) 2 依次加1的所有3位二进制数: 000、001、010、011、100、101、110、111 。 2.13=(1101)2;(5A )16=(1011010)2;(10001100)2=(8C )16。 完成二进制加法(1011)2+1=(1100)2 3.写出下列公式:= 1 ; = B ; = A+B ; =B A +。 4.含用触发器的数字电路属于 时序逻辑电路 (组合逻辑电路、时序逻辑电路)。TTL 、CMOS 电路中,工作电压为5V 的是 TTL ;要特别注意防静电的是 CMOS 。 5.要对256个存贮单元进行编址,则所需的地址线是 8 条。 6.输出端一定连接上拉电阻的是 OC 门;三态门的输出状态有 1 、 0 、 高 阻态三种状态。 7.施密特触发器有 2 个稳定状态.,多谐振荡器有 0 个稳定状态。 8.下图是由触发器构成的时序逻辑电路。试问此电路的功能是 移位寄存器 , 是 同步 时序电路(填同步还是异步),当R D =1时,Q 0Q 1Q 2Q 3= 0000 ,当R D =0,D I =1,当第二个CP 脉冲到来后,Q 0Q 1Q 2Q 3= 0100 。 (图一) 1.和二进制数(111100111.001)等值的十六进制数是( B ) A .(747.2)16 B .(1E7.2) 16 C .(3D7.1) 16 D .(F31.2) 16 2.和逻辑式B A C B AC ++相等的式子是( A ) R CP

A.AC+B B. BC C.B D.BC A 3.32位输入的二进制编码器,其输出端有( D )位。 A. 256 B. 128 C. 4 D. 5 4.n位触发器构成的扭环形计数器,其无关状态数为个( B ) A.2n-n B.2n-2n C.2n D.2n-1 5.4个边沿JK触发器,可以存储( A )位二进制数 A.4 B.8 C.16 6.三极管作为开关时工作区域是( D ) A.饱和区+放大区B.击穿区+截止区 C.放大区+击穿区D.饱和区+截止区 7.下列各种电路结构的触发器中哪种能构成移位寄存器( C ) A.基本RS触发器B.同步RS触发器C.主从结构触发器8.施密特触发器常用于对脉冲波形的( C ) A.定时B.计数C.整形 1.八进制数 (34.2 ) 8 的等值二进制数为11100.01 ;十进制数 98 的8421BCD 码为10011000 。 2.试写出下列图中各门电路的输出分别是什么状态(高电平、低电平)?(其中(A)(B)为TTL门电路,而(C)为CMOS门电路) (A)(B)(C) Y 1= 02 Y 2 = 1 Y 3 = 1 3.一个 JK 触发器有 2 个稳态,它可存储 1 位二进制数。 4.单稳态触发器有一个稳定状态和一个暂稳状态。施密特触发器有两个稳定状态、有两个不同的触发电平,具有回差特性。多谐振荡器没有

相关主题
相关文档
最新文档