L6474引脚说明
LED显示屏维修芯片引脚功能培训-74HC04

本资料仅提供给LED显示产品维修参考!详细数据请查询厂家DATA SHEET。
商显技术联盟,搜集整理。
HC04
概述:74HC04是一种高速CMOS器件,兼容低功耗肖特基TTL电路74LS04,74HC/HCT04提供的6个反相缓冲器。
74HC04是内含6组相同的反相器。
即1A输入高电平,1Y输出低电平。
主要特性:
1、采用CMOS工艺
2、宽电压工作范围:3.0V—5.0V
3、6通道反相器
应用领域:适用于数字电路的信号反相应用。
名称符号管脚名称管脚号说明
1A—6A 数据输入1,3,5,9,11,13
1Y—6Y 数据输出2,4,6,8,10,12
VDD 逻辑电源14
GND 逻辑地7
的身影。
刚我们在前面说过,74HC04主要是进行反相的作用。
比如老批次的单元板与更换维修的单元板OE极性刚好相反,那我们就可以在维修的单元板上增加一块74HC04进行取反。
就可以将显示屏画面输出显示一致。
ATX电源4针、20针和24针引脚定义详解

ATX电源4针、20针和24针引脚定义详解ATX电源指⽰灯定义:20pin&24pin ATX电源针脚定义⽆主板启动电源——ATX电源接⼝各线的定义(注意:电源端,主板端⼝需镜像)AT电源只要能把电源打开就⾏了,可现在的ATX电源都是电位控制开关⽽⾮机械开关,这就需要从电源的那⼀排查线孔中找出可以激活电源的那个针(Pin)。
ATX电源排针(Pin)的标准定义为⽆主板启动电源——ATX电源接⼝各线的定义(20针和24针的都有)AT电源只要能把电源打开就⾏了,可现在的ATX电源都是电位控制开关⽽⾮机械开关,这就需要从电源的那⼀排查线孔中找出可以激活电源的那个针(Pin)。
ATX电源排针(Pin)的标准定义为:14号针(Pin14PS-ON)就是控制电源开启关闭的。
单个针没有回路怎么控制开关,其实所有的地线(GND)都可以与其他任意针组成回路,所谓“低电位”开启,“⾼电位”关闭,就是当Pin14针与GND针短接后,Pin14针本⾝的电位就低了,电源也就开启了,反之亦然。
现在很清楚了——要想⽆主板开启ATX电源,只需要将Pin14针(绿⾊线,图中也标绿了)与任意⼀个GND针(⿊⾊线,图中标灰了)短接就可以。
红Red=+5V橙Orange=+3.3V黄Yellow=+12V兰Blue=-12V绿Green=PS_ON紫Purple=+5VSB灰Gray=PWR_OK⽩White=—5V⿊Black=COM=GND=接地24pin我们使⽤的ATX开关电源,输出的电压有+12V、-12V、+5V、-5V、+3.3V等⼏种不同的电压。
在正常情况下,上述⼏种电压的输出变化范围允许误差⼀般在5%之内,如下表所⽰,不能有太⼤范围的波动,否则容易出现死机的数据丢失的情况。
i915/925使⽤新的电源架构ATX12V-24针,它的标准接⼝从原来的两个提升⾄三个。
这种分离式的设计,与过往在服务器上的EPS电源很相似,EPS使⽤+12V两路独⽴供电的,两个+12V电压输出分别对CPU和其它I/O设备进⾏供电,这样可以减少由如硬盘光驱等设备对CPU⼯作时的影响,⼤⼤提⾼系统的稳定性。
微型计算机原理及应用课件05-1

所示。 (2)数据写入。数据写入过程的时序如图 )数据写入。数据写入过程的时序如图5-16所示。 所示
是靠电容来存储信息的, (3)刷新。由于 )刷新。由于DRAM是靠电容来存储信息的,而电容 是靠电容来存储信息的 总是存在缓慢放电的现象, 总是存在缓慢放电的现象,时间长了就会使存放的信息丢 因此, 失。因此,DRAM使用中的一个重要问题就是必须对它 使用中的一个重要问题就是必须对它 所存储的信息定时进行刷新。 所存储的信息定时进行刷新。 所谓刷新, 所谓刷新,就是将动态存储器中存放的每一位信息读出并 重新写入的过程。 重新写入的过程。
2)部分地址译码方式。顾名思义,部分地址译码就是仅把 )部分地址译码方式。顾名思义, 地址总线的一部分地址信号线与存储器连接, 地址总线的一部分地址信号线与存储器连接,通常是用高位 地址信号的一部分(而不是全部)作为片选译码信号。 地址信号的一部分(而不是全部)作为片选译码信号。
构成一个4KB的存储 【例5-1】 用存储器芯片 】 用存储器芯片SRAM 6l16构成一个 构成一个 的存储 要求其地址范围在78000H~78FFFH之间。 之间。 器,要求其地址范围在 ~ 之间 所示是6116芯片的外部引脚图。 芯片的外部引脚图。 图5-9所示是 所示是 芯片的外部引脚图
5.1.2 存储器的分类 计算机的存储器,从体系结构的观点来划分, 计算机的存储器,从体系结构的观点来划分,可根据其 内部存储器和 是设在主机内还是主机外分为内部存储器 外部存储器两大 是设在主机内还是主机外分为内部存储器和外部存储器两大 类。 内部存储器(简称内存或主存) 内部存储器(简称内存或主存)是计算机主机的组成部 分之一,用来存储当前运行所需要的程序和数据, 分之一,用来存储当前运行所需要的程序和数据,CPU可以 可以 直接访问内存并与其交换信息。相对外部存储器( 直接访问内存并与其交换信息。相对外部存储器(简称外存 而言,内存的容量小、存取速度快。 )而言,内存的容量小、存取速度快。 而外存刚好相反, 而外存刚好相反,外存用于存放当前不参加运行的程序 和数据, 不能对它进行直接访问, 和数据,CPU不能对它进行直接访问,而必须通过配备专门 不能对它进行直接访问 的设备才能对它进行读写(如磁盘驱动器等), ),这点是它与 的设备才能对它进行读写(如磁盘驱动器等),这点是它与 内存之间的一个很本质的区别。外存容量一般都很大, 内存之间的一个很本质的区别。外存容量一般都很大,但存 取速度相对比较慢。 取速度相对比较慢。 存储器使用的存储介质有半导体器件、磁性材料、 存储器使用的存储介质有半导体器件、磁性材料、光盘等 。
hvkk4fj芯片引脚定义

hvkk4fj芯片引脚定义摘要:1.芯片概述2.引脚定义及功能3.引脚分配建议4.应用实例正文:1.芯片概述hvkk4fj 是一款高性能、低功耗的芯片,广泛应用于各种电子设备中。
它具有强大的数据处理能力,可满足不同场景下的需求。
为方便开发者使用,该芯片提供了丰富的外设接口和可编程引脚。
2.引脚定义及功能hvkk4fj 芯片共有n 个引脚(n 为具体芯片型号而定),每个引脚具有不同的功能。
以下是一些常见引脚的定义及功能:- 引脚1:复位引脚,用于将芯片复位至默认状态。
- 引脚2:时钟引脚,用于接收外部时钟信号,控制芯片工作节拍。
- 引脚3:中断引脚,可接收外部中断信号,实现异步响应。
- 引脚4:IO 引脚,可作为输入或输出端口,与外部设备进行数据交互。
3.引脚分配建议在使用hvkk4fj 芯片时,合理分配引脚至关重要。
以下是一些建议:- 复位引脚、时钟引脚和中断引脚应尽量靠近芯片边缘,方便连接。
- IO 引脚可根据实际需求进行分配,建议将同类设备(如显示器、键盘等)的引脚集中在一起,便于管理和维护。
- 引脚分配应考虑信号完整性、电磁兼容性等因素,以确保系统稳定运行。
4.应用实例以下是一个简单的hvkk4fj 芯片应用实例:- 引脚1(复位):连接至电源负极,使芯片在上电时自动复位。
- 引脚2(时钟):连接至外部时钟源,如晶振。
- 引脚3(中断):连接至按键,当按键被按下时产生中断信号,触发相应功能。
- 引脚4(IO):连接至LED,作为输出端口,用于显示按键操作结果。
通过以上实例,可以看出hvkk4fj 芯片引脚的丰富功能及灵活应用。
74HC164引脚图与中文资料

74HC164引脚图与中文资料8 位串入、并出移位寄存器1. 概述74HC164、74HCT164 是高速硅门CMOS 器件,与低功耗肖特基型TTL (LSTTL) 器件的引脚兼容。
74HC164、74HCT164 是8 位边沿触发式移位寄存器,串行输入数据,然后并行输出。
数据通过两个输入端(DSA 或DSB)之一串行输入;任一输入端可以用作高电平使能端,控制另一输入端的数据输入。
两个输入端或者连接在一起,或者把不用的输入端接高电平,一定不要悬空。
时钟(CP) 每次由低变高时,数据右移一位,输入到Q0,Q0 是两个数据输入端(DSA 和DSB)的逻辑与,它将上升时钟沿之前保持一个建立时间的长度。
主复位(MR) 输入端上的一个低电平将使其它所有输入端都无效,同时非同步地清除寄存器,强制所有的输出为低电平。
2. 特性•门控串行数据输入•异步中央复位•符合JEDEC 标准no. 7A•静电放电(ESD) 保护:·HBM EIA/JESD22-A114-B 超过2000 V·MM EIA/JESD22-A115-A 超过200 V 。
•多种封装形式•额定从-40 °C 至+85 °C 和-40 °C 至+125 °C 。
3. 功能图图1. 逻辑符号图2. IEC 逻辑符号图3. 逻辑图图4. 功能图4. 引脚信息图5. DIP14、SO14、SSOP14 和TSSOP14 封装的引脚配置引脚说明符号引脚说明DSA 1 数据输入DSB 1 数据输入Q0~Q3 3~6 输出GND 7 地(0 V)CP 8 时钟输入(低电平到高电平边沿触发)/M/R 9 中央复位输入(低电平有效)Q4~Q7 10~13 输出VCC 14 正电源罗亩的笔记74HC164英文资料参考链接:/news/2008-12/8713.htm74HC164中文资料参数时间:2009-06-19 17:49:09 来源:资料室作者:SN54HC164,/SN74HC164是8位移位寄存器,当其中一个(或二个)选通串行输入端的低电平禁止进入新数据,并把第一个触发器在下一个时钟脉冲来后复位到低电平时,门控串行输入端(A 和B)可完全控制输入数据。
四位共阴和共阳数码管的引脚介绍及检测方法概括

内部的四个数码管共用a~dp这8根数据线,为人们的使用提供了方便,因为里面有四个数码管,所以它有四个公共端,加上a~dp,共有12个引脚,下面便是一个共阴的四位数码管的内部结构图(共阳的与之相反)。
引脚排列依然是从左下角的那个脚(1脚)开始,以逆时针方向依次为1~12脚,下图中的数字与之一一对应。
数码管使用条件:a、段及小数点上加限流电阻b、使用电压:段:根据发光颜色决定;小数点:根据发光颜色决定c、使用电流:静态:总电流 80mA(每段 10mA);动态:平均电流 4-5mA 峰值电流 100mA上面这个只是七段数码管引脚图,其中共阳极数码管引脚图和共阴极的是一样的,4位数码管引脚图请在本站搜索我也提供了数码管使用注意事项说明:(1)数码管表面不要用手触摸,不要用手去弄引角;(2)焊接温度:260度;焊接时间:5S(3)表面有保护膜的产品,可以在使用前撕下来。
数码管测试方法与数字显示译码表ARK SM410501K SM420501K 数码管引脚图判断数码管识别ARK SM410501K 共阳极数码管ARK SM420501K 共阴极数码管到百度搜索下,这两种数码管只有销售商,并无引脚图。
对于判断引脚,对于老手来说,很简单,可是对于新手来讲,这是件很难的事情,因为共阴、共阳表示的含义可能还不太懂ZG工作室只是将该数码管的引脚图给出,并让大家一起分享。
注:SM410501K 和SM420501K 的引脚排列是一模一样的。
这张图很明确给出该数码管的引脚排列。
数字一面朝向自己,小数点在下。
左下方第一个引脚为1、右下方第二个引脚为5,右上方第一个引脚为6。
见图所示。
其中PROTEL图中K 表示共阴、A表示共阳。
能显示字符的LED数码管(三)常用LED数码管的引脚排列图和内部电路图CPS05011AR(1位共阴/红色 0.5英寸)、SM420501K(红色 0.5英寸)、 SM620501(蓝色0.5英寸)、SM820501(绿色0.5英寸)SM420361(1位共阴/红色0.36英寸)、 SM440391(红色0.39英寸) SM420322(1位共阴/红色0.32英寸)、SM220322(绿色0.32英寸)SM410561K(1位共阳/红色0.56英寸)、SM610501(蓝色0.5英寸)、 SM810501(绿色0.5英寸)SM410361(1位共阳/红色0.36英寸)、HDSR-7801(红色 0.3英寸)、HDSP-7301(红色 0.3英寸)SM410322(1位共阳/红色0.32英寸)、SM210322(绿色0.32英寸)SN420502(2位共阴/红色静态 0.5英寸)、SN220801(绿色0.8英寸)、KW2-561CGA(绿色 0.56英寸)SN410502(2位共阳/红色静态 0.5英寸)、SN210801(绿色0.8英寸)SN460561(2位共阴/红色动态 0.56英寸)、SN260561(绿色0.56英寸) SN450561(2位共阳/红色动态0.56英寸)、SN250561(绿色0.56英寸)LED数码管简易测试方法一个质量保证的LED数码管,其外观应该是做工精细、发光颜色均匀、无局部变色及无漏光等。
L6474引脚说明

而连接到 CF 引脚 3 的电容的充、放电电流就可以决定外接半桥功率晶体管 MOSFET 的驱 动信号频率。在预热期间,CF 引脚 3 的外接电容的充电电流由流入、流出引脚 2 和引脚 4 的电流决定。引脚 2、引脚 4 的电压为 2V 时,流出引脚 2(RPRE)和(RING)引脚 4 的 电流反比于它们外接的电阻值。有下列的公式成立:
4 RING 之间选择适当的电路,可以 内部运算放大器输出引脚,该引脚和○ 构成闭环控制回路
2
RPRE
3 4 5 6 7 8
CF RING OPOUT OPIN OPIN+ EN1
内部运算放大器反向输入引脚 内部运算放大器正向输入引脚 使能引脚 1,有效输入电平为高电平。通过该引脚可以控制电路的强制关 断,灯电路有两种恢复正常工作的方法: (1) 首先降低 L6574 的电源电压,使其地域 UVLO 值,然后再升高 L6574 的电源电压使其正常工作。 (2) 使 EN2 的引脚输入有效信号。 EN1 常用于电路的严重故障(如灯电路未接灯管)及保护的状况下。 使能引脚 2,有效输入电平为高电平。可用于电路的再启动控制(灯电路 预热、点火和正常工作) ,这个控制功能对灯电路第一次点火未正常工作 的应用情况是非常有用的。 GND L6474 的低端驱动信号的输出引脚,该引脚必须接至半桥低端功率管 MOSFET 的栅极,该引脚与 MOSFET 的电阻可以降低栅极驱动电流。 IC 供电引脚,该引脚的输入电压通过内部稳压二极管钳位(典型值 15.6V) ,使用时需要在该引脚与地之间接一滤波电容。 空引脚,增大高低压之间的间距 高端驱动器的浮动基准电位点,在具体应用中, 该引脚必须接至高端半桥 MOSFET 的源极 高端驱动信号输出引脚,接于半桥高端功率管 MOSFET 的栅极,引脚与 栅极之间的电阻起到较小驱动电流的作用 自举升压电源引脚,在该引脚与 VS 之间必须接一个升压电容,L6574 中 采用了专利技术——把自举升压二极管集成到了 IC 中,这个自举升压二 极管的开关动作与半同的电阻、电容值就可以得到所需要的电路工作频率和所需要的(t 预热 )和 (t 点火 ) 时间。 L6574 的 EN1 引脚 8 和 EN2 引脚 9 是用于电子镇流器电路故障保护的引脚,EN1 和 EN2 引脚的有效控制电平均为高电平。当 EN2 的输入为高电平信号时,迫使电路按重新预热点 →火工→作的循环开始工作,而当 EN1 引脚为高电平时则关断 L6574。一般 EN2 引脚用于 灯电路的“点火”故障控制,而 EN1 引脚可以用于检测灯不在位/更换灯管的灯电路故障保 护。 在 L6574 内部有一个灯电路工作状态检测用运算放大器, 它可以用于灯电路的闭环控制 (如 图 8 所示) 。对图 8 所示电路,可以在它的同相信号输入端 7 加一个基准电压,而将一个和 灯电流成正比的信号加到它的反相信号输入端 6,通过一只二极管 VD3 和电阻 R18 将 L6574 的第 4、5 引脚连接。这样,如果灯负载的电流变化超过同相端 7 所定的基准电压值时,二 极管 VD3 导通,这样流出 L6574 引脚 4RING 的电流又加大了一部分,致使电容 CF 的充电 电流加大,即半桥驱动电路的频率上升,由于镇流电感的作用,从而使灯负载的电流下降。 所以如果变 L6574 引脚 7 的基准电压值就可以改变灯电流,达到调光的目的。
四通道、161412位nanoDAC+,内置2ppm°C基准电压源和SPI接口

Rev. 0Information furnished by Analog Devices is believed to be accurate and reliable. However , no responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other rights of third parties that may result from its use. Speci cations subject to change without notice. No license is granted by implication or otherwise under any patent or patent rights of Analog Devices. T rademarks and registered trademarks are the property of their respective owners.One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A.Tel: 781.329.4700 Fax: 781.461.3113 ©2012 Analog Devices, Inc. All rights reserved.功能框图图1表1. 四通道nanoDAC+器件接口基准电压源 16位 14位 12位SPI AD5686R AD5685R AD5684R I 2CAD5696RAD5695R AD5694RSCLKV LOGIC SYNCSDINSDOINPUT REGISTERDAC REGISTERSTRING DAC ABUFFERV OUT AINPUT REGISTERDAC REGISTERSTRING DAC BBUFFERV OUT BINPUT REGISTER DAC REGISTER STRING DAC CBUFFERV OUT CINPUT REGISTER DAC REGISTER STRING DAC DBUFFERV OUT DV REFGNDV DD2.5VREFERENCEPOWER-DOWN LOGICPOWER-ON RESETGAIN ×1/×2I N T E R F A C E L O G I CRSTSEL GAINLDAC RESET AD5686R/AD5685R/AD5684R10485-001四通道、16/14/12位nanoDAC+,内置2 ppm/°C 基准电压源和SPI 接口AD5686R/AD5685R/AD5684R产品特性高相对精度(INL):16位时最大±2 LSB低漂移2.5 V 基准电压源:2 ppm/°C (典型值) 小型封装:3 mm × 3 mm 、16引脚LFCSP总不可调整误差(TUE):±0.1% FSR (最大值) 失调误差:±1.5 mV (最大值) 增益误差:±0.1% FSR (最大值)高驱动能力:20 mA ,0.5 V (供电轨) 用户可选增益:1或2(GAIN 引脚)复位到零电平或中间电平(RSTSEL 引脚) 1.8 V 逻辑兼容带回读或菊花链的50 MHz SPI 低毛刺:0.5 nV-s鲁棒的HBM (额定值为4 kV )和FICDM ESD (额定值为1.5 kV )性能 低功耗:3.3 mW (3 V) 2.7 V 至5.5 V 电源供电温度范围:-40℃至+105°C应用光收发器基站功率放大器 过程控制(PLC I/O 卡) 工业自动化 数据采集系统概述AD5686R /AD5685R /AD5684R 均属于nanoDAC+®系列,分别是低功耗、四通道、16/14/12位缓冲电压输出DAC ,内置2.5 V 、2 ppm/˚C 内部基准电压源(默认使能)和增益选择引脚,满量程输出为2.5 V (增益=1)或5 V (增益=2)。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
L6574 引脚说明
1 CPRE 等电路预热定时电容, 利用这个电容可以设置灯电路的预热时间和灯电路 预热工作频率到点火工作频率的变化时间,其关系式分别为: t 预热=K 预热 CPHE 和 tSH=KFSCPRE(K 预热的典型值为 1.5s/uF,,KFS=0.15s/uF), 这是因为电容 CPRE 的充电电流不同的原因。在 t 预热工作期间,电解 CPRE 的工作电流和外接元件无关,电容 CPRE 被充电至 3.5V(预热定时比较强 的阈值电压) ,而在 tSH 期间,电容 CPRE 的充电电流与外接电阻 RPRE 的参 1 CPRE 数有关 (即 f 预热和 f 最大的差有关) , 一般取 tSH=0.1t 预热, 在稳态时引脚○ 的电压为 5V 灯电路最高震荡频率设定引脚, 接在该引脚与地之间的电阻可以决定预热 工作频率 f 预热的值,确定 f 预热与 f 点火的差值(f 预热>f 点火) ,在灯电路启动工 2 RPRE 的电压定为 2V 作结束期间,电阻 RPRE 的作用结束,这时在引脚○ CF 为电路震荡频率设定电容,电容 Cf、电阻 RPRE 和电阻 RING 一起设定 f 预热与 f 点火的值,在正常工作时,该引脚的波形为三角波。 灯电路 工作频率设定引脚,该一脚的对地电阻可以设定 fING 的值,该引 脚的固定电压为 VREF=2V.
一、L6574 的电路特点与控制功能
1、 L6574 的电路特点
L6574 电子镇流器用控制集成电路可应用于高达 600V 供电电压的电子镇流器电路, 它的驱 动信号输出电流可达 250mA,灌入电流可达 450mA,输出驱动控制脉冲信号的上升、下降 时间可低至 80ns/40ns, 可以驱动容性为 1nF 的负载, 具有欠电压锁定输出控制功能, L6574 的输出驱动信号的频率可以随灯电路的预热、 点火和正常工作的要求而自动变化。 为了确保 L6574 集成电路可靠工作,在 L6574 的 VS 引脚的内部电路中添加了稳压箝位二极管,并且 将自举升压二极管也集成到了 L6574 集成电路内,从而简化了 L6574 的外围电路,L6574 可 以驱动半桥功率输出电路, 通过外接定时元件参数的选择可以获得所需的灯电路的预热和点 火时间。 同时 L6574 内部的运算放大器可以用作电子镇流器电路的闭环控制,确保电子镇流 器电路稳定、可靠工作。L6574 有 DIP16 和 SO16N 两种封装形式,外形图和引脚图分别如图 1 和图 2 所示,L6574 的工作框图如图 3 所示,L6574 的工作流程图如图 4 所示,引脚功能 如表 1 所示
(2)
(3) 通过选择不同的电阻、电容值就可以得到所需要的电路工作频率和所需要的(t 预热 )和 (t 点火 ) 时间。 L6574 的 EN1 引脚 8 和 EN2 引脚 9 是用于电子镇流器电路故障保护的引脚,EN1 和 EN2 引脚的有效控制电平均为高电平。当 EN2 的输入为高电平信号时,迫使电路按重新预热点 →火工→作的循环开始工作,而当 EN1 引脚为高电平时则关断 L6574。一般 EN2 引脚用于 灯电路的“点火”故障控制,而 EN1 引脚可以用于检测灯不在位/更换灯管的灯电路故障保 护。 在 L6574 内部有一个灯电路工作状态检测用运算放大器, 它可以用于灯电路的闭环控制 (如 图 8 所示) 。对图 8 所示电路,可以在它的同相信号输入端 7 加一个基准电压,而将一个和 灯电流成正比的信号加到它的反相信号输入端 6,通过一只二极管 VD3 和电阻 R18 将 L6574 的第 4、5 引脚连接。这样,如果灯负载的电流变化超过同相端 7 所定的基准电压值时,二 极管 VD3 导通,这样流出 L6574 引脚 4RING 的电流又加大了一部分,致使电容 CF 的充电 电流加大,即半桥驱动电路的频率上升,由于镇流电感的作用,从而使灯负载的电流下降。 所以如果变 L6574 引脚 7 的基准电压值就可以改变灯电流,达到调光的目的。
9
EN2
10 11 12 13 14 15 16
GND LVG VS N.C. OUT HVG VBOOT
2、 L6574 的内部单元电路功能简介
(1)L6574 的高、低端驱动电路 L6574 中的高、低端驱动电路用于为外接的两只半桥功率晶体管 MOSFET 提供驱动信号, 由于可以提供 450mA 的灌入电流和 250mA 的输出电流能力, 可以可靠地驱动外接的两只功 率晶体管 MOSFET。 (2)自举升压电路部分 由于采用了专门的技术,在 L6574 中集成了自举升压二极管,和外接的自举升压电容一起 可以为高端功率晶体管 MOSFET 供电。为了使 L6574 可靠工作,不允许流入 VBOOT 引脚 16 电流。 (3)有关定时电路 为了确保灯电路有适当的预热时间 (t 预热 = K 预 热 CPRE ) ,在 L6574 的 CPRE 引脚 1 外接 电容的充电电流为恒定值,在灯电路的预热工作期间(t 预热 ) ,灯电路的工作频率为f预热 , 当灯电路的预热时间结束时,L6574 的 CPRE 引脚 1 的外接电容开始放电,放完电后又重新 被充电,通过这种操作可以得到灯电路的预热到灯电路的点火这段时间 tSH,在 tSH 时间内, 灯电路的工作频率由 f预热 到 f点火变化,一般取(t SH = 0.1t预热 )。 (4)振荡电路 利用电压控制的振荡器 (VCO) 可以得到(f预热)和(f点火)的工作频率。 在环路开路的条件下, 为最高振荡工作频率, 而是最低振荡工作频率, 在灯电路进入正常工作条件下, 灯电路闭环, 这可以通过运算放大器的输出端使用一个电阻和二极管的电路与 RING 引脚 4 相连接的方法 实现,这样灯电路的工作频率可以自动由灯电路调节控制,从而完成灯电流的自动控制。 (5)运算放大器电路部分电路 L6574 内集成的运算放大器具有低输出阻抗、宽的工作频率、高的输入阻抗的宽的共模输 入电压工作范围的特点,利用它可以完成灯电流的闭环控制。 (6)EN1 和 EN2 比较器电路 EN1 和 EN2 是两个 CMOS 的比较器电路,它的典型阈值电压值为 0.6V,利用这两个比较 器可以完成灯电路的过电压和灯管不在位故障的保护。 只要在这两个比较器的输入端有大于 200ns 的触发脉冲信号输入,就可以可靠地触发比较器电路。 利用 EN1 比较器(高电平输入有效)可以在欠电压工作条件下完成 L6574 的关断控制功能 (即 LVG 和 HVG 引脚均为低电压输出, 振荡电路停振的控制) , 在 EN2 的输入为高电位或 电路又重新加电后 L6574 又恢复正常工作。同样,如果 EN2 的输入为高电位时,L6574 又 开始它的预热工作状态(参见 L部运算放大器输出引脚,该引脚和○ 构成闭环控制回路
2
RPRE
3 4 5 6 7 8
CF RING OPOUT OPIN OPIN+ EN1
内部运算放大器反向输入引脚 内部运算放大器正向输入引脚 使能引脚 1,有效输入电平为高电平。通过该引脚可以控制电路的强制关 断,灯电路有两种恢复正常工作的方法: (1) 首先降低 L6574 的电源电压,使其地域 UVLO 值,然后再升高 L6574 的电源电压使其正常工作。 (2) 使 EN2 的引脚输入有效信号。 EN1 常用于电路的严重故障(如灯电路未接灯管)及保护的状况下。 使能引脚 2,有效输入电平为高电平。可用于电路的再启动控制(灯电路 预热、点火和正常工作) ,这个控制功能对灯电路第一次点火未正常工作 的应用情况是非常有用的。 GND L6474 的低端驱动信号的输出引脚,该引脚必须接至半桥低端功率管 MOSFET 的栅极,该引脚与 MOSFET 的电阻可以降低栅极驱动电流。 IC 供电引脚,该引脚的输入电压通过内部稳压二极管钳位(典型值 15.6V) ,使用时需要在该引脚与地之间接一滤波电容。 空引脚,增大高低压之间的间距 高端驱动器的浮动基准电位点,在具体应用中, 该引脚必须接至高端半桥 MOSFET 的源极 高端驱动信号输出引脚,接于半桥高端功率管 MOSFET 的栅极,引脚与 栅极之间的电阻起到较小驱动电流的作用 自举升压电源引脚,在该引脚与 VS 之间必须接一个升压电容,L6574 中 采用了专利技术——把自举升压二极管集成到了 IC 中,这个自举升压二 极管的开关动作与半桥低端功率管同步
而连接到 CF 引脚 3 的电容的充、放电电流就可以决定外接半桥功率晶体管 MOSFET 的驱 动信号频率。在预热期间,CF 引脚 3 的外接电容的充电电流由流入、流出引脚 2 和引脚 4 的电流决定。引脚 2、引脚 4 的电压为 2V 时,流出引脚 2(RPRE)和(RING)引脚 4 的 电流反比于它们外接的电阻值。有下列的公式成立: