数电复习资料

合集下载

数电期末复习提纲

数电期末复习提纲

数据选择器应用
练习2:用数据选择器实现函数
L(A, B, C, D)=∑m(0, 3, 4, 5, 9, 10, 11, 12, 13)
算术运算电路—全加器
1、真值表: 2、逻辑表达式:
A B Ci S Co
3、逻辑图与符号:
思考:能否用74151/74138设计全加器?
第四章 组合逻辑电路
组合逻辑电路的设计—举例
2) 建立真值表。
3) 根据真值表求输出函数的最简与 或逻辑表达式。 现用卡诺图化简,F的最简表达式为 F=AB+AC
BC 00 A 0 01 11 10
A
B
C
F
1
1
1
1
0 0 0 0 1 1 1 1
0 0 1 1 0 0 1 1
0 1 0 1 0 1 0 1
0 0 0 0 0 1 1 1
第六章 时序逻辑电路
例:试分析图示时序电路逻辑功能,写出触发器驱动方程、电路的状态 方程和输出方程,列出状态表,画出状态图。
解: (1)根据给定的逻辑图写出驱动方程和输出方程 J=? K=? (驱动方程) Y=? (输出方程)
第六章 时序逻辑电路
解 :(1)根据给定的逻辑图写出驱动方程和输出方程
解:Y的卡诺图如表2.6.1所示 则最简与或式为
CD AB 00 00 01 11 表2.6.1 Y的卡诺图 01 11 10
Y D A BC
1
1
× × 1
×
× × 1 1 × 1 × ×
第三章 逻辑门电路
定性理解 二极管、三极管、MOS管的开关特性 OD门、OC门、线与的概念,三态门(总线传输) 了解正负逻辑、双向传输门; 门电路多余输入端的处理

数字电路复习资料

数字电路复习资料

数字电路复习资料数字电路复习资料数字电路作为计算机科学与工程领域中的重要基础知识,对于理解计算机硬件原理以及设计和实现数字系统至关重要。

本文将为大家提供一份数字电路复习资料,帮助大家巩固和加深对数字电路的理解。

一、数字电路基础知识1. 逻辑门逻辑门是数字电路中最基本的组件,用于实现逻辑运算。

常见的逻辑门包括与门、或门、非门、异或门等。

它们通过输入的电平状态,经过逻辑运算后产生输出。

掌握逻辑门的真值表和逻辑运算规则是理解数字电路的基础。

2. 布尔代数布尔代数是一种用于描述和分析逻辑运算的数学工具。

通过布尔代数,我们可以利用逻辑运算符号和规则对数字电路进行分析和设计。

熟练掌握布尔代数的基本运算规则和定理,对于理解数字电路的功能和性能至关重要。

3. 组合逻辑电路组合逻辑电路是由逻辑门组成的数字电路,其输出仅取决于当前输入的状态,与过去的输入状态无关。

掌握组合逻辑电路的设计原理和常见的组合逻辑电路,如译码器、多路选择器、加法器等,对于理解数字系统的功能和实现至关重要。

4. 时序逻辑电路时序逻辑电路是由组合逻辑电路和触发器组成的数字电路,其输出不仅取决于当前输入的状态,还取决于过去的输入状态。

掌握时序逻辑电路的设计原理和时钟信号的作用,对于理解数字系统的时序性和同步性至关重要。

二、数字电路设计与实现1. 数字电路设计方法数字电路的设计是指根据给定的功能要求,通过逻辑门和触发器的组合,设计出满足要求的数字电路。

常见的数字电路设计方法包括真值表法、卡诺图法和状态转换图法。

掌握这些设计方法,可以帮助我们高效地设计和实现数字电路。

2. 逻辑门的扩展与简化逻辑门的扩展与简化是数字电路设计中常用的技巧。

通过逻辑门的扩展与简化,我们可以减少逻辑门的数量和延迟,提高数字电路的性能。

掌握逻辑门的扩展与简化方法,对于设计和优化数字电路至关重要。

3. 数字系统的设计与实现数字系统是由多个数字电路组成的复杂系统。

数字系统的设计与实现需要考虑系统的功能需求、性能指标和资源约束。

数电复习知识点

数电复习知识点

数电复习知识点引言数字电子技术(Digital Electronics)是电子技术中的一个重要分支,主要涉及逻辑电路的设计、数字信号处理和数字系统的运行等方面。

对于学习数电的同学来说,了解关键的复习知识点是非常重要的。

本文将为大家整理数电的复习知识点,帮助大家更好地掌握这门学科。

一、数电基础知识1. 集成电路集成电路(Integrated Circuit,IC)是指在单个芯片上集成了大量的电子元件或器件。

它分为模拟集成电路和数字集成电路两种类型,其中数电主要涉及数字集成电路。

数电中常使用的数字集成电路包括门电路、触发器、计数器等。

2. 二进制二进制是数电中最常用的数字表示方式,以0和1两个数字表示。

在数字电子系统中,所有的数据和信号都以二进制形式存在。

掌握二进制的转换和计算方法是数电学习的基础。

3. 逻辑门电路逻辑门电路是由晶体管等电子元件组成的电子电路,用于实现逻辑运算。

常见的逻辑门有与门(AND)、或门(OR)、非门(NOT)等。

了解逻辑门的基本原理和实现方式是数电学习的重点。

二、数字系统设计1. 组合逻辑电路组合逻辑电路是由多个逻辑门组成的电路,其输出只依赖于当前的输入值。

通过逻辑门的组合和连接,可以实现不同的逻辑功能。

理解组合逻辑电路的设计与实现是数电学习的核心内容。

2. 时序逻辑电路时序逻辑电路是由组合逻辑电路和触发器(Flip-flop)组成的电路,其输出不仅依赖当前的输入值,还和过去的状态有关。

时序逻辑电路具有记忆功能,可以实现存储和状态转换等功能。

3. 计数器与寄存器计数器是时序逻辑电路中的一种常见电路,用于计算和记录输入脉冲的数量。

计数器的类型包括二进制计数器、BCD码计数器、环形计数器等。

寄存器是一种能够存储多个数据位的时序逻辑电路,常用于数据存储与传输。

三、数字信号处理1. 时域与频域时域是指信号随时间变化的特性,频域是指信号在频率上的特性。

了解时域与频域的概念和分析方法对于数字信号处理非常重要。

数电复习资料

数电复习资料

一、判断1.一个触发器可保存1位二进制数,因此,存放4位二进制数时需要4个触发器。

()2.如时序逻辑电路中的存储电路受同一个时钟脉冲控制,则为同步时序逻辑电路。

()3.对于二进制正数,原码、反码和补码都相同。

()4.在数字电路中,半导体器件都工作在开关状态。

()5.单稳态触发器可作时钟脉冲信号源使用。

()6.十进制整数转换为二进制数的方法是采用“除2取余法”。

()7.异或门两个输入相同时,输出高电平。

()8.对于或非门的闲置输入端可直接接地或低电平。

()9.同步触发器具有空翻现象。

()10.T 触发器只有翻转功能。

()11.触发器具有记忆功能。

()12.每个触发器有一个稳定状态,存放4位二进制数时需要4个触发器。

()13.和异步计数器相比,同步计数器的显著优点是工作频率高。

()14.边沿触发器输出状态的改变只发生在时钟脉冲上升沿或下降沿到达时刻,因此,边沿触发器具有很强的抗干扰能力。

()15.集电极开路门的输出端可并联实现线与逻辑。

()16.多谐振荡器只有两个暂稳态。

()17.十进制数45的8421BCD码是101101。

()18.同或门两个输入相同时,输出高电平。

()19.对于与非门的闲置输入端可直接接电源或高电平。

()20.对于二进制数负数,补码和反码相同。

()21.组合逻辑电路在结构上不存在输出到输入之间的反馈通路,因此输入状态不会影响输出状态。

()22.对于或非门,只要有一个输入为高电平,则输出就为0(低电平),所以对或非门多余输入端的处理不能接1(高电平)。

()23.如图所示电路的输出F=A+B。

()24.一个班级有45位学生,现采用二进制编码器对每位学生进行编码,则编码器输出至少5位二进制数才能满足要求。

()25.优先编码器只对优先级别高的输入信号编码,而对级别低的输入信号不予理睬。

()26.用74LS138的译码器构成的函数发生器电路如图所示,由图可知其输出所表示的函数式为L=CB A+CB A+CB A。

数电复习要点修订版

数电复习要点修订版

数字电路的组成
数字电路由逻辑门、触发 器、寄存器等基本逻辑元 件组成。
数字电路的分类与特点
组合逻辑电路
微处理器和控制器
组合逻辑电路由逻辑门组成,用于实 现逻辑函数。其特点是输出仅与当前 输入有关。
微处理器和控制器是实现计算机功能 的电路,由指令集、控制单元、运算 器等组成。
时序逻辑电路
时序逻辑电路由触发器和寄存器组成, 具有记忆功能。其特点是输出不仅与 当前输入有关,还与过去的输入有关。
组合逻辑电路的分析与设计
组合逻辑电路的分析步骤
确定输入和输出变量,列出真值表,化简逻辑表达式,根据表达式 画出逻辑图。
组合逻辑电路的设计步骤
根据实际需求确定输入和输出变量,根据功能要求列出真值表,根 据真值表写出逻辑表达式,根据逻辑表达式画出逻辑图。
组合逻辑电路的设计方法
卡诺图法、代数法、波形图法等。
数电基本门电路
与门、或门、非门
与门
当所有输入都为高电平时, 输出才为高电平;否则, 输出为低电平。
或门
当至少一个输入为高电平 时,输出就为高电平;否 则,输出为低电平。
非门
输入与输出的状态总是相 反。
与非门、或非门、异或门
与非门
当所有输入都为高电平时,输出 为低电平;否则,输出为高电平。
或非门
当至少一个输入为高电平时,输出 为低电平;否则,输出为高电平。
填空题2
在二进制数制中,最大的数是________。
3
填空题3
在逻辑代数中,与非运算可以表示为________运 算。
简答题
简答题1
简述数字电路的特点和优点。
简答题2
简述二进制数制的优点和缺点。
简答题3

数电复习资料

数电复习资料

数电复习资料数电总复习(⼀)选择1. 逻辑函数的最简结果为A. B.C. AB+D. ()解:A2.下列函数中等于A的是A. A+1B.C. D. A(A+B)()解:D3. 下列逻辑代数运算错误的是A. A+A=AB. AC. A·A = 1D. A+()解:C4. 下列逻辑代数运算错误的是:A. AB. A+1=AC. AD. A+0=A()解:B5. 在对⼗进制数进⾏的8421码编码时,对应关系错误的是:A. 1B.C. 0D. 8()解:B6.摩根定律(反演律)的正确表达式是:A. B.C. D. ()解:D7. 指出四变量A、B、C、D的最⼩项应为A. B.C. D. ()8.逻辑式A+AB+ABC+A C,化简后为A. AB. BC. ABD. 以上各项都不是()解:A9. 由开关组成的逻辑电路如图所⽰,设开关A、B分别有如图所⽰为“0”和“1”两个状态,则信号灯L亮的逻辑式为L=AB+B. L=+ABC. L=+D. 以上各项都不是()解:C10. 逻辑式F=可变换为A. F=B.C. D. 以上各项都不是()解:C11. 在数字电路中,晶体管的⼯作状态为:A. 饱和B. 放⼤C. 饱和或放⼤D. 饱和或截⽌()解:D12.逻辑电路如图所⽰,其逻辑函数Y的表达式式为:A.B.C.D. ()解:C13. 已知F=AB+CD,选出下列可以肯定使F = 0的情况:A. A = 0,BC = 1B. B = C = 1C. C = 1,D = 0D. AB = 0,CD = 0 ()解:D14. 逻辑图和输⼊A,B的波形如图所⽰,分析当输出F为“1”的时刻应是 t1t2t3D. 以上各项都不是()解:C15. 如图所⽰正逻辑TTL各电路中,电路输出处于⾼电平的有(a)(b)(c)(d)()解:(a)16. 逻辑图和输⼊A,B的波形如图所⽰,分析当输出F为“0”的时刻应是t1t2t3D. 以上各项都不是()解:C17. 逻辑图和输⼊A,B的波形如图所⽰,分析当输出F为“0”的时刻应是t1t2t3D. 以上各项都不是()解:B18逻辑图和输⼊A,B的波形如图所⽰,分析在t时刻输出F为1“1”“0”任意以上各项都不是()解:A19. 图⽰逻辑电路的逻辑式为A.B.C. A+BC20. 逻辑符号如图所⽰,其中表⽰“与⾮”门的是()解:(d)21. 逻辑电路如图所⽰,当输⼊A=“0”,输⼊B为正弦波时,则输出F应为“1”“0”正弦波D. 以上各项都不是()解:A22. 逻辑图和输⼊A,B的波形如图所⽰,分析在t时刻输出F为1“1”“0”C. 不定D. 以上各项都不是()解:B23. TTL三态输出“与⾮”门电路的输出⽐TTL“与⾮”门电路多⼀个状态是A. ⾼电平B. 低电平C. ⾼阻24. 逻辑电路如图所⽰,其功能相当于⼀个门与⾮门C. 异或门D. 以上各项都不是()解:C25.图⽰逻辑电路为“与⾮”门“与”门“或”门“或⾮”门()解:A26. 晶体管的开关作⽤是饱合时集—射极接通,截⽌时集—射极断开饱合时集—射极断开,截⽌时集—射极接通饱合和截⽌时集—射极均断开以上各项都不是()27. 图⽰逻辑符号的状态表为()A. B. C. D. 以上各表都不是()解:C28. 逻辑图如图(a)所⽰,输⼊A、B的波形如图(b),试分析在t1瞬间输出F为“1”“0”不定D. 以上各项都不是()解:B29. 图⽰逻辑电路的逻辑式为A.B.C. AB+CD. 以上各项都不是()A. B. C. D. 以上各表都不是()解:B31. 图⽰逻辑符号的状态表为以上各表都不是()解:C32. 在正逻辑条件下,如图所⽰逻辑电路为“与”门“或”门“⾮”门D. 以上各项都不是()解:A33. 在正逻辑条件下,如图所⽰门电路的逻辑式为F ABCF A+B+CFF()解:B34. 逻辑门电路的逻辑符号如图所⽰,能实现F=AB逻辑功能的是()(d)以上各项都不是()解:(a)35. TTL三态输出“与⾮”门电路的输出⽐TTL“与⾮”门电路多⼀个状态是A. ⾼电平B. 低电平C. ⾼阻D. 以上各项都不是()解:C36. 如图所⽰逻辑电路其逻辑表达式为A. Y=A+BB. Y=(C. Y=D. Y()解:D37. 组合逻辑电路任何时刻的输出信号与该时刻的输⼊信号及与电路原来所处状态的关系是A. ⽆关⽆关B. ⽆关有关C. 有关⽆关D. 有关有关()解:C38. 图⽰逻辑电路的逻辑式为A.B.C.D. 以上各项都不是()解:C39. 在函数K=AB+CD的真值表中,F=1的状态有多少个?A. 2B. 4C. 6D. 7 ()解:D40. 全加器逻辑符号如图所⽰,当A i=“1”,B i=“1”,C i-1=“1”时,C i-1和S 分别为i ?C i = 1 S i = 0C i = 0 S i = 1C i = 1 S i = 1D. 以上各项都不是()解:C41. ⼋路数据选择器如图所⽰,该电路实现的逻辑函数F等于(多项选择)A.B.C.D. A+B()解:A ; C42. 逻辑状态表如下所⽰,指出能实现该功能的逻辑部件是A.⼆进制译码器 B.⼗进制编码器C.⼆进制编码器 D. 以上各项都不是()解:C43. 全加器逻辑符号如图所⽰,当A i=“1”,B i=“1”,C i-1=“0”时,C和S i分别为iC i = 0 01 11 0以上各项都不是()解:C44. 图⽰为采⽤共阴极数码管的译码显⽰电路,若显⽰码数是2,译码器输出端应为A.a=b=d=e=“1”g=c=f=“0”B.a=b=d=e=g=“0”c=f=“1”C.a=b=c=d=e=g=“1”c=f=“0”D.a=b=d=e=g=“1” c=f=“0” ()解:D45. 采⽤共阳极数码管的译码显⽰电路如图所⽰,若显⽰数码是0,译码器输出端应为a=b=c=d=e=f=g=“0”a=b=c=d=e=f=“0”g=“1”a=b=c=d=e=f=“1”g=“0”D. 以上各项都不是()解:B46. 逻辑电路如图所⽰,其逻辑功能相当于⼀个A.“与”⾮门B.“异或”门C.“与或⾮”门D. 以上各项都不是()解:C47. ⼀个16选1的数据选择器(⼗六路数据选择器),其地址输⼊(选择控制输⼊)端有 A.1个 B.2个C.4个 D.8个()解:C48. 在下列逻辑电路中,不是组合逻辑电路的有A.译码器 B.编码器C.全加器 D.寄存器()解:D49. ⼋路数据分配器,其地址输⼊端(选择控制端)有A.1个 B.2个C.3个 D. 4个()解:C50. JK触发器的特征⽅程为:A .B .C .D . ()解:A51在以下单元电路中,具有“记忆”功能的单元电路是:A . 运算放⼤器B . 触发器C . TTL门电路D . 译码器()解:B52. 特征⽅程中含有约束条件的触发器是:A. 主从RS触发器B. 主从JK触发器C. JK边沿触发器D. D边沿触发器()解:A53. 对于JK触发器,输⼊J=0,K=1,CP脉冲作⽤后,触发器的状态应为A.1 B.0C.不定 D.以上各项都不是()解:B54. 下列触发器中,没有约束条件的是A.基本RS触发器 B.主从RS触发器G.钟控RS触发器 D.边沿D触发器()解:D55.下列电路为时序电路的是A. 译码器B. 编码器C. 全加器D. 计数器()解:D56. 下列电路中,不属于组合电路的是A. 数字⽐较器B. 寄存器C. 译码器D. 全加器()解:B57如图所⽰时序电路的逻辑功能是A.模8同步加法计数器 B.模8异步减法计数器C.模3异步加法计数器 D.模8双向(可逆)异步计数器()解:C58. 下列电路中不是时序电路的有A.计数器 B.触发器 C.寄存器 D.译码器()解:D59. ⼀位8421BCD码计数器⾄少需要触发器的数⽬A.3个 B.4个 C. 5个 D.10个()解:B60. 异步时序电路和同步时序电路⽐较,其差异在于A.没有触发器 B.没有统⼀的时钟脉冲控制C.没有稳定状态 D.输出只与内部状态有关()解:B。

数字电路复习资料.

数字电路复习资料.

数字电路复习资料.数字电路复习资料第⼀部分:基本要求和基本概念第⼀章半导体器件的基本知识⼀,基本要求1,了解半导体PN结的形成及特性,了解半导体⼆极管的开关特性及钳位作⽤。

2,了解半导体三极管的输⼊特性和输出特性,熟悉半导体三极管共发射极电路的三个⼯作区的条件及特点,掌握三极管开关电路分析的基本⽅法。

3,了解绝缘栅场效应管(MOS)的结构、符号、⼯作原理及特性。

⼆,基本概念1,按导电率可以把材料分为导体、绝缘体和半导体。

2,半导体中有空⽳和⾃由电⼦两种载流⼦。

3,纯净半导体称为本征半导体。

4,P型半导体中的多数载流⼦是空⽳;少数载流⼦是⾃由电⼦。

5,N型半导体中的多数载流⼦是⾃由电⼦;少数载流⼦是空⽳。

6,PN结是⼀个⼆极管,它具有单项导电性。

7,⼆极管电容由结电容和扩散电容构成。

8,⼆极管的截⽌条件是V D<0.5V,导通条件是V D≥0.7V。

9,三极管的截⽌条件是V BE<0.5V,截⽌的特点是I b=I c≈0;饱和条件是I b≥(E C-Vces)/(β·R C),饱和的特点是V BE≈0.7V,V CE=V CES≤0.3V。

第⼆章门电路⼀,基本要求1,熟悉分⽴元件“与”“或”“⾮”“与⾮”“或⾮”门电路的⼯作原理、逻辑符号和功能。

2,熟悉TTL集成与⾮门的结构、⼯作原理及外部特性,熟悉OC门三态门和异或门的功能及主要⽤途,掌握各种门电路输出波形的画法。

2,熟悉PMOS门NMOS门和CMOS门的结构和⼯作原理,熟悉CMOS门的外部特性及主要特点,掌握MOS门电路的逻辑功能的分析⽅法。

⼆,基本概念1,门是实现⼀些基本逻辑关系的电路。

2,三种基本逻辑是与、或、⾮。

3,与门是实现与逻辑关系的电路;或门是实现或逻辑关系的电路;⾮门是实现⾮逻辑关系的电路。

4,按集成度可以把集成电路分为⼩规模(SSI)中规模(MSI)⼤规模(LSI)和超⼤规模(VLSI)集成电路。

5,仅有⼀种载流⼦参与导电的器件叫单极型器件;有两种载流⼦参与导电的器件叫双极型器件。

数字电子技术复习资料

数字电子技术复习资料

数字电子技术复习资料数字电子技术复习资料数字电子技术是现代电子技术中的重要分支,它以数字信号的处理和传输为核心,广泛应用于计算机、通信、控制等领域。

本文将为大家提供一份数字电子技术的复习资料,希望能够帮助大家系统地回顾和巩固相关知识。

一、数字电路基础知识数字电路是数字电子技术的基础,了解数字电路的基本概念和特点对于深入理解数字电子技术至关重要。

1. 逻辑门:逻辑门是数字电路的基本构建单元,常见的逻辑门包括与门、或门、非门等。

它们通过逻辑运算实现不同的功能,如与门实现与运算,或门实现或运算。

2. 布尔代数:布尔代数是描述逻辑运算的数学工具,它通过与、或、非等逻辑运算符号表示逻辑关系。

深入理解布尔代数的基本原理和运算规则,对于设计和分析数字电路至关重要。

3. 真值表:真值表是逻辑函数的一种表示形式,它列出了逻辑函数在不同输入组合下的输出值。

通过真值表可以直观地了解逻辑函数的逻辑关系。

二、组合逻辑电路组合逻辑电路是一种由逻辑门构成的数字电路,它的输出仅依赖于当前的输入。

了解组合逻辑电路的基本原理和设计方法,对于理解和设计复杂的数字电路至关重要。

1. 真值表和逻辑函数:通过真值表可以得到逻辑函数的表达式,通过逻辑函数可以设计出对应的组合逻辑电路。

2. 卡诺图:卡诺图是一种用于简化逻辑函数的工具,通过画出逻辑函数的卡诺图,可以直观地找出逻辑函数的最简表达式。

3. 编码器和解码器:编码器和解码器是常用的组合逻辑电路。

编码器将多个输入信号转换为较少的输出信号,解码器则将较少的输入信号转换为多个输出信号。

三、时序逻辑电路时序逻辑电路是一种在组合逻辑电路的基础上加入了时钟信号的数字电路,它的输出不仅依赖于当前的输入,还依赖于过去的输入。

了解时序逻辑电路的基本原理和设计方法,对于理解和设计时序电路至关重要。

1. 触发器:触发器是时序逻辑电路的基本构建单元,它可以存储和传输信息。

常见的触发器包括RS触发器、D触发器、JK触发器等。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《数字电子技术基础》模拟试题一、填空题:1. (10101001.0110)2=( )16 2.一个一位的十进制数为8,与它对应的8421 BCD 码为 ,余3码为 。

3.逻辑函数有四种表示方法,它们分别是( )、( )、( )和( )。

n 个变量的逻辑函数应该有最小项___________个。

4.函数F=AB+CD 的反函数是( ),对偶函数是 对偶函数是( ); 5.、计数器的基本功能是 。

用三个触发器组成5进制计数器,电路有 个无效状态。

TTL 逻辑器件输入端子悬空相当于逻辑( )电平。

6,一个触发器能存储1位二进制代码,要存储4位二进制代码的寄存器 就要用 个触发器组成。

7,在TTL 三态门、与非门、或非门中,为实现总线结构,应选用___________。

8.施密特触发器的主要用途 。

9.电路如下图所示,图中555定时器构成何应用电路? ;10、最基本的逻辑关系包括______、_______、_______三种逻辑关系。

二、根据要求作题:1. 试画出用反相器和集电极开路与非门实现逻辑函数 C B AB Y +=。

2、图1、2中电路由TTL 门电路构成,图3由CMOS 门电路构成,试分别写出F1、F2、F3的表达式。

三、化简题。

1、逻辑函数ABE C A AB D A AD L ++++=,化简为最简与或式。

2、逻辑函数)1510()9,8,5,3,2,1,0(),,,(-∑+∑=d m D C B A L,化简为最简与或式。

3、逻辑函数))((BC AD C B A ABC C B A L +++=,化简为最简与或式。

(7分)4、逻辑函数)10,7,6,5()13,9,4,1(),,,(d m D C B A L ∑+∑=化简为最简与或式。

(10分) 四、分析题1,分析下图逻辑电路,写出S 、CO 的表达式,列出真值表,说明电路的逻辑功能2、分析下图逻辑电路,分别写出L1、L2、L3的最简与或式,列出真值表,说明电路的逻辑功能。

六3,分析下图逻辑电路,画出电路的状态转换图,并画出对应于CP 的Q 2、Q 1的波形。

设电路的初始状态为00。

4、集成4位二进制加法计数器74161的连接图如图8所示,LD 是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;LD 为低电平时电路开始置数,LD 为高电平时电路计数。

试分析电路的功能。

要求: (1)列出状态转换表; (2)检验自启动能力; (3) 说明计数模值。

五 设计题。

1、用尽可能少的与非门设计一个四变量的多数表决电路。

当输入变量A ,B ,C ,D ,有3个或3个以上为1时,输出L 为1,输入为其它状态时,输出L 为0。

2、某公司招聘职员,由经理和两位副经理决定,只有当两位或两位以上(必须含经理)同意之后,应聘者才被录用。

(20分)(1) 要求用或非门实现此裁决电路(2) 要求用74LS138和适当与非门实现此裁决电路3、 有A 、B 、C 三台机床,必须有两台也只允许有两台机床同时工作,但不允许B 和C同时工作。

试设计一个逻辑电路,指示机床正常工作情况。

(20分) (1) 要求用三输入端与非门实现。

(2) 若改用4选1数据选择器实现该功能,画出相应电路图。

3、用计数器74LS161构成8进制加计数器。

4,用尽可能少的与非门设计一个电路,能实现表题1所示的逻辑功能。

(15分)5,用74LS151产生逻辑函数 AB BC A L +=。

(13分) 表题1的真值表六. 选择题1. 反相器是( )。

A. 进行非运算B. 将高电平变为低电平C. 将低电平变为高电平D. 与“1”异或 2. 最小项ABCD 的相邻最小项是( )。

A. D BC AB. CD B AC. D B AD. BCD A3. 4位二进制计数器的最大模是( ).A. 4B. 16C. 32D. 8 4. 下列逻辑电路中不属于时序逻辑电路有( )。

A. 计数器B. 数据选择器C. 数值比较器D. 寄存器 5. 异或函数可表示成( )。

A. AB B A +B. )B B)(A A (++C. B A B A +D. B))(A B A (++ 6.译码器74LS138的使能控制端321S S S 在( )组合控制下,处于禁止工作状态。

A . 100 B. 011 C. 110 D. 101参考答案一、填空题1、真值表、逻辑图、逻辑表达式、卡诺图;2、1000 1011 。

3.TTL 、 CMOS ; 4.两、0 ;5、统计时钟脉冲的个数.、 36、47、能产生一定频率和幅值的矩形脉冲波或方波。

8、脉冲波形的整形与变换,幅度鉴别。

9、多谐震荡器,f=1.43/(R 1+2R 2)C 。

二、根据要求作题:1.2. C B AC F C F B A F +==+=321;;三、化简题。

1.C A L += 2.D C B L +=R+VCC3、ABCL+=ACD4、D+AL+BC四、分析题1.,CCO+A⊕(,一位二进制数全加器。

B=)⊕CBS⊕A=AB2、B===21,1位二进制数比较器。

L+,3ABLAABABL34、(1)状态转换图:(2)可以自启动;(3)模=8;2006—2007学年第1学期考试试题()卷课程名称任课教师签名出题教师签名审题教师签名考试方式(闭)卷适用专业考试时间(120)分钟一、填空、简答题。

(15分)1、一个一位的十进制数为8,与它对应的8421 BCD码为,余3码为 。

(3分)2、计数器的基本功能是 。

(2分)3、用三个触发器组成5进制计数器,电路有 个无效状态。

(2分)4、施密特触发器的主要用途 。

(3分)5、电路如下图所示,图中555定时器构成何应用电路? ;图中电路的频率f = 。

(5分)二、化简题。

(17分)1、逻辑函数ABE C A AB D A AD L ++++=,化简为最简与或式。

(7分)2、逻辑函数)1510()9,8,5,3,2,1,0(),,,(-∑+∑=d m D C B A L ,化简为最简与或式。

(10分)三、设计题。

(38分)1、用尽可能少的与非门设计一个四变量的多数表决电路。

当输入变量A ,B ,C ,D ,有3个或3个以上为1时,输出L 为1,输入为其它状态时,输出L 为0。

(15分)2、用译码器74138和逻辑门实现函数 AB C B A F +=, 画出逻辑图。

(13分)3、用计数器74161构成8进制加计数器。

(10分) 四、分析题。

(30分)1、分析下图逻辑电路,写出S 、CO的表达式,列出真值表,说明电路的逻辑功能。

(15分)2、分析下图逻辑电路,画出电路的状态转换图,并画出对应于CP 的Q 2、Q 1的波形。

设电路的初始状态为00。

(15分)一、填空题、简答题。

(10分) 1、一个一位的十进制数为6,与它对应的8421 BCD码为 、余3码为 。

(3分)2、用三个触发器组成6进制计数器,电路有 个无效状态。

(2分)3、一个触发器能存储1位二进制代码,要存储4位二进制代码的寄存器就要用 个触发器组成。

(2分)4、多谐振荡器的用途: (3分) 二、化简题(17分)1、逻辑函数))((BC AD C B A ABC C B A L +++=,化简为最简与或式。

(7分)2、逻辑函数)10,7,6,5()13,9,4,1(),,,(d m D C B A L ∑+∑=化简为最简与或式。

(10分)三、设计题。

(37分)1、用尽可能少的与非门设计一个电路,能实现表题1所示的逻辑功能。

(15分)表题1的真值表2、用74LS151产生逻辑函数 AB BC A L +=。

(12分)3、用计数器74161构成10进制加计数器。

(10分) 三、分析题。

(36分)1、分析下图逻辑电路,分别写出L1、L2、L3的最简与或式,列出真值表,说明电路的逻辑功能。

(14分)2、时序电路如下图所示,写出它的驱动方程、状态方程、输出方程;设电路的初始状态为0,已知CP 为X 的波形,画出Q 和Z 的波形。

(14分)74LS151的功能表图题3卷标准答案一、 填空、简答题。

(10分)1. 0110、1001.(3分)2. 2。

(2分)3. 4。

(2分)4. 能产生一定频率和幅值的矩形脉冲波或方波。

(3分) 二、化简题。

(17分)1.ABC ACD L += (7分)2. D C B A L ++ (10分) 三、设计题。

(37分)1.AC AB AC AB L ⋅=+=1 ,BC BC L ==2 见图1。

(15分) 2.见图2 (12分)3.见图3 (10分) 四、分析题。

(36分) 1.B A AB L BA LB A L +===23,1,1位二进制数比较器。

(14分)2.X Q Z K J Q X Z n n ===⊕=+1,,,见图4。

(14分) 3.见图5。

(8分)卷标准答案一、填空、简答题。

(15分) 1.1000 1011 。

(3分)2. 统计时钟脉冲的个数。

(2分) 3. 3。

(2分)4.脉冲波形的整形与变换,幅度鉴别。

(3分) 5.多谐震荡器,1.43/(R 1+2R 2)C 。

(5分) 二、化简题。

(17分) 1.C A L += (7分) 2.D C B L += (10分) 三、设计题(38分)1.BCD ACD ABD ABC BCD ACD ABD ABC L ⋅⋅⋅=+++=,见图1。

(15分)2.见图2。

(13分) 3.见图3。

(10分) 四、分析题。

(30分)1.,C B A S ⊕⊕= AB C B A CO +⊕=)(,一位二进制数全加器。

(15分) 2.见图4。

(15分)。

相关文档
最新文档