数字电路 练习B

合集下载

数字电子技术练习题及答案

数字电子技术练习题及答案

数字电子技术练习题及答案一、填空题1、(238)10=( 11101110 )2 =( EE )16。

(110110.01)2=( 36.4 )16=( 54.25 )10。

2、德•摩根定理表示为 B A +=( B A ⋅ ) , B A ⋅=( B A + )。

3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。

4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ⋅+=⊙ ) 。

5、组成逻辑函数的基本单元是( 最小项 )。

6、与最小项C AB 相邻的最小项有( C B A )、( C B A ⋅ ) 和 ( ABC ) 。

7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。

复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。

8、9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。

11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。

在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。

12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。

(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。

14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。

15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。

16、T TL 与非门的多余输入端不能接( 低 )电平。

17、18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。

19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。

数字电子技术基础试题及答案一

数字电子技术基础试题及答案一

数字电子技术基础试题及答案一TTA standardization office【TTA 5AB- TTAK 08- TTA 2C】数字电子技术基础期末考试试卷1. 时序逻辑电路一般由 和 两分组成。

2. 十进制数(56)10转换为二进制数为 和十六进制数为 。

3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。

4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。

5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。

1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。

2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式:(2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R1=1KΩ,R2=Ω,C=μF 。

试求脉冲宽度T ,振荡频率f 和占空比q 。

图15.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。

………………………密……………………封…………………………装…………………订………………………线……………………… 学院 专业(班级) 姓名 学号……………………6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。

图D= Q n+1=Q1=7. 已知电路如图4所示,试写出:①驱动方程;②状态方程;③输出方程;④状态表;⑤电路功能。

图41.设计一个三变量偶检验逻辑电路。

当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。

选用8选1数选器或门电路实现该逻辑电路。

要求:(1)列出该电路F(A,B,C)的真值表和表达式;(2)画出逻辑电路图。

A B C F2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。

数字电路-练习B

数字电路-练习B

数字电子技术练习一、填空题1.=⊕⊕⊕4434421K A偶数个A A A ① 。

2.逻辑函数F=A +B+C D 的反函数F = ① ,对偶式为 ②。

触发器的特征方程为 ① ,JK 触发器的特征方程为 ② 。

4.构造一个模10计数器需要 ① 个状态, ② 个触发器。

5.将JK 触发器的J 端和K 端连在一起,就得到了 ① 触发器。

6. ① 型触发器克服了空翻现象。

的清零端是异步清零,则下图构成 ① 进制计数器。

1. ① 02. ①)(D C B A +⋅⋅ ②)(D C B A +⋅⋅3. ①D Q n =+1 ②n nn Q K Q J +=+1 4.① 10 ② 4 5. ① T 6. ① 边沿 7. ① 641.进制转换(31)10 = ① 2 = ② 16。

2.逻辑函数的表示方法有 ① 、卡诺图、函数式、 ② 和波形图。

触发器的特性方程是: ① ,T 触发器的特性方程=+1n Q② 。

4.下图(a)、(b)所示的组合逻辑电路,已知(a)中为TTL 门电路,(b )中为OC 门,它们的输出表达式Y 1 = ① ,Y = ② 。

(a)(b)5.译码集成电路74LS138的地址码有 ① 个,译码输出端的个数有 ② 个。

6.某加计数器是由74LS161构成的十进制计数器,设初始状态Q 3Q 2Q 1Q 0 = 0000,当采用同步归零方式时其最后一个状态是 ① ,当采用异步归零方式时其最后一个状态是 ② 。

1. ① 11111 ② 1F2. ① 真值表 ② 逻辑图 (可对调)3. ①0,1=+=+RS Q R S Qn n ② n n Q T Q T + 4. ① A ② CD AB CD AB +⋅或5. ① 3 ② 86. ① 1001② 10101.进制转换:()10 = ① 2 ,(1F )16 = ② 2。

2.公式定理:=+B A A ① ,=++BC C A AB ② 。

数字电路习题

数字电路习题

数字电路习题第一章一、填空题(每题2分,共42分)1. (374.51)10=( ) 8421BCD2. 二进制数(1011.1001)2转换为八进制数为( ),转换为十六进制数为( )。

3. 24218421)(00111000010110=)(4. 108421)(11010110100=)(5. 将(459)10编成( )8421BCD6. 108421)(00111000010110=)(7. 54218421)(1010010100=)(8. (1011101) 2=( )10=( )89. (201)10 =( )2 = ( )1610. (65.25) 10=( )2=( )811. 210)()25.276(=12. 余3码10001000对应的2421码为( )。

13. 810)()25.76(=14. (11110.11)2=( )10=( )815. 八进制(273)8中,它的第三位数2 的位权为( )。

16. 十进制数254.75的二进制编码( ),十六进制编码 ( )。

17. (1100011.011 )2=( )8 = ( )1618. (26.125)10=( )16=( )8421BCD19. (365) 10=( )2 =( )1620. (BE) 16=( )10=( )221. 210)()75.436(=第二章一、填空题(每题2分,共62分)1. 异或门如果当作非门使用,应当让其中一个输入端固定接( )。

2. 逻辑函数式F=AB+AC 的对偶式为( )。

3. 三态门电路的输出有( )、( )和( )3种状态。

4. TTL 与非门多余的输入端应( )TTL 或非门多余的输入端应()。

5. TTL 与门多余的输入端应( )TTL 或门多余的输入端应( )。

6. 逻辑函数 F=BC B A +⋅的最小项之和表达式为( )。

7. Y=(A+B+C )A B C 对偶式为Y /=( )。

《数字电子技术基础》课后习题答案

《数字电子技术基础》课后习题答案

《数字电路与逻辑设计》作业教材:《数字电子技术基础》(高等教育出版社,第2版,2012年第7次印刷)第一章:自测题:一、1、小规模集成电路,中规模集成电路,大规模集成电路,超大规模集成电路5、各位权系数之和,1799、01100101,01100101,01100110;11100101,10011010,10011011二、1、×8、√10、×三、1、A4、B练习题:、解:(1) 十六进制转二进制: 4 5 C0100 0101 1100二进制转八进制:010 001 011 1002 13 4十六进制转十进制:(45C)16=4*162+5*161+12*160=(1116)10(2) 十六进制转二进制: 6 D E . C 80110 1101 1110 . 1100 1000 二进制转八进制:011 011 011 110 . 110 010 0003 3 3 6 . 6 2十六进制转十进制:()16=6*162+13*161+14*160+13*16-1+8*16-2=()10所以:()16=()2=()8=()10(3) 十六进制转二进制:8 F E . F D1000 1111 1110. 1111 1101二进制转八进制:100 011 111 110 . 111 111 0104 3 7 6 . 7 7 2十六进制转十进制:(8FE.FD)16=8*162+15*161+14*160+15*16-1+13*16-2=(2302.98828125)10 (4) 十六进制转二进制:7 9 E . F D0111 1001 1110 . 1111 1101二进制转八进制:011 110 011 110 . 111 111 0103 6 3 6 . 7 7 2十六进制转十进制:(79E.FD)16=7*162+9*161+14*160+15*16-1+13*16-2=(1950. 98828125)10 所以:()16.11111101)2=(363)8=(1950.98828125)10、解:(74)10 =(0111 0100)8421BCD=(1010 0111)余3BCD(45.36)10 =(0100 0101.0011 0110)8421BCD=(0111 1000.0110 1001 )余3BCD(136.45)10 =(0001 0011 0110.0100 0101)8421BCD=(0100 0110 1001.0111 1000 )余3BCD (374.51)10 =(0011 0111 0100.0101 0001)8421BCD=(0110 1010 0111.1000 0100)余3BCD、解(1)(+35)=(0 100011)原= (0 100011)补(2)(+56 )=(0 111000)原= (0 111000)补(3)(-26)=(1 11010)原= (1 11101)补(4)(-67)=(1 1000011)原= (1 1000110)补第二章:自测题:一、1、与运算、或运算、非运算3、代入规则、反演规则、对偶规则二、2、×4、×三、1、B3、D5、C练习题:2.2:(4)解:(8)解:2.3:(2)证明:左边=右式所以等式成立(4)证明:左边=右边=左边=右边,所以等式成立(1)(3)2.6:(1)2.7:(1)卡诺图如下:BCA00 01 11 100 1 11 1 1 1所以,2.8:(2)画卡诺图如下:BC A 0001 11 100 1 1 0 11 1 1 1 12.9:如下:CDAB00 01 11 1000 1 1 1 101 1 111 ×××10 1 ××2.10:(3)解:化简最小项式:最大项式:2.13:(3)技能题:2.16 解:设三种不同火灾探测器分别为A、B、C,有信号时值为1,无信号时为0,根据题意,画卡诺图如下:BC00 01 11 10A0 0 0 1 01 0 1 1 1第三章:自测题:一、1、饱和,截止7、接高电平,和有用输入端并接,悬空;二、1、√8、√;三、1、A4、D练习题:、解:(a)Ω,开门电阻3kΩ,R>R on,相当于接入高电平1,所以(e) 因为接地电阻510ΩkΩ,R<R off,相当于接入高电平0,所以、、解:(a)(c)(f)、解: (a)、解:输出高电平时,带负载的个数2020400===IH OH OH I I N G 可带20个同类反相器输出低电平时,带负载的个数78.1745.08===IL OL OL I I NG反相器可带17个同类反相器EN=1时,EN=0时,根据题意,设A为具有否决权的股东,其余两位股东为B、C,画卡诺图如下,BC00 01 11 10A0 0 0 0 01 0 1 1 1则表达结果Y的表达式为:逻辑电路如下:技能题::解:根据题意,A、B、C、D变量的卡诺图如下:CD00 01 11 10AB00 0 0 0 001 0 0 0 0 11 0 1 1 1 10 0 0 0 0电路图如下:第四章:自测题:一、2、输入信号,优先级别最高的输入信号7、用以比较两组二进制数的大小或相等的电路,A>B 二、 3、√ 4、√ 三、 5、A 7、C练习题:4.1;解:(a),所以电路为与门。

03年通信数字电路试题B

03年通信数字电路试题B

03年数字电子技术1试卷B一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分)1.下列四个数中,与十进制数(163)10不相等的是()A、(A3)16B、(10100011)2C、(000101100011)8421BCDD、(203)82.N个变量可以构成多少个最大项()A、NB、2NC、2ND、2N-13.下列功能不是二极管的常用功能的是()A、检波B、开关C、放大D、整流4.关于器件74LS02中,LS是指( )A、低电压,肖特基B、低速度,肖特基C、低功耗,肖特基D、低电压,低速度5.译码器的输入地址线为4根,那么输出线为多少根()A、8B、12C、16D、206.用或非门构成钟控R-S触发器发生竞争现象时,输入端的变化是()A、00→11B、01→10C、11→00D、10→017.一个4K赫兹的方波信号经4分频后,下列说法错误的是()A、频率变为1K赫兹B、周期为2π×10-3秒C、信号频带宽度变小D、模4同步计数器有4个有效状态8.用PROM来实现组合逻辑电路,他的可编程阵列是()A、与阵列B、或阵列C、与阵列和或阵列都可以D、以上说法都不对9.A/D转换器中,转换速度最高的为( )转换A、并联比较型B、逐次逼近型C、双积分型D、计数型10.MAXPLUS-II是哪个PLD厂家的PLD开发软件()A、LatticeB、AlteraC、XilinxD、Actel二、填空题(把正确的内容填在题后的括号内。

每小题3分,共15分。

)1.存储器按存取方式可分为三类,即:[ ,,]2.设4位逐次逼近型A/D转换器的电压转换范围为0-15V,采用四舍五入法量化,模拟输入电压为8.59V,转换的逼近过程是(其中括号中用 表示保留,×表示不保留)[ ( )→( )→( )→( )→]3.时序电路中的时序图的主要作用是:[ ,]4.施密特触发器在波形整形应用中能有效消除叠加在脉冲信号上的噪声,是因为它具有什么特性?[ ]5.既能传送模拟信号,又能传送数字信号的门电路是[ ]三、简答题(每小题5分,共10分)1.请写出RS、JK、D、T触发器的状态转移方程,并解释为什么有的触发器有约束方程。

数字电路与逻辑设计试题与答案(K12教育文档)

数字电路与逻辑设计试题与答案(K12教育文档)

数字电路与逻辑设计试题与答案(word版可编辑修改)编辑整理:尊敬的读者朋友们:这里是精品文档编辑中心,本文档内容是由我和我的同事精心编辑整理后发布的,发布之前我们对文中内容进行仔细校对,但是难免会有疏漏的地方,但是任然希望(数字电路与逻辑设计试题与答案(word版可编辑修改))的内容能够给您的工作和学习带来便利。

同时也真诚的希望收到您的建议和反馈,这将是我们进步的源泉,前进的动力。

本文可编辑可修改,如果觉得对您有帮助请收藏以便随时查阅,最后祝您生活愉快业绩进步,以下为数字电路与逻辑设计试题与答案(word版可编辑修改)的全部内容。

数字电路与逻辑设计(1)班级 学号 姓名 成绩一.单项选择题(每题1分,共10分)1.表示任意两位无符号十进制数需要( )二进制数.A .6B .7C .8D .92.余3码10001000对应的2421码为( )。

A .01010101 B.10000101 C 。

10111011 D.11101011 3.补码1.1000的真值是( )。

A . +1.0111B 。

-1。

0111 C. —0.1001 D. -0. 1000 4.标准或—与式是由( )构成的逻辑表达式。

A .与项相或 B. 最小项相或 C 。

最大项相与 D 。

或项相与 5。

根据反演规则,()()E DE C C A F ++⋅+=的反函数为( ).A. E )]E D (C C [A F ⋅++=B. E )E D (C C A F ⋅++= C 。

E )E D C C A (F ⋅++= D. E )(D A F ⋅++=E C C6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。

A 。

与门 B. 或门 C. 非门 D. 与非门7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( )。

图1A 。

或非门B 。

与非门 C. 异或门 D. 同或门8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数.A . 8 B. 9 C. 10 D 。

数字电路练习题及答案

数字电路练习题及答案

数字电路练习题及答案选择题:1.下列四个数中,与十进制数10不相等的是A、16B、2C、8421BCDD、82.N个变量可以构成多少个最小项A、NB、2NC、2ND、2N-13.下列功能不是二极管的常用功能的是A、检波B、开关C、放大D、整流4..将十进制数10转换成八进制数是A、20B、22C、21D、235.译码器的输入地址线为4根,那么输出线为多少根A、B、12C、16D、206.能把正弦信号转换成矩形脉冲信号的电路是A、多谐振荡器B、D/A转换器C、JK触发器D、施密特触发器7.三变量函数F?A,B,C??A?BC的最小项表示中不含下列哪项A、m2B、 m5C、m3D、 m78.用PROM来实现组合逻辑电路,他的可编程阵列是 A、与阵列 B、或阵列C、与阵列和或阵列都可以D、以上说法都不对9.A/D转换器中,转换速度最高的为转换A、并联比较型B、逐次逼近型C、双积分型D、计数型10.关于PAL器件与或阵列说法正确的是A、只有与阵列可编程B、都是可编程的C、只有或阵列可编程D、都是不可编程的11. 当三态门输出高阻状态时,输出电阻为A、无穷大B、约100欧姆C、无穷小D、约10欧姆12为使采样输出信号不失真地代表输入模拟信号,采样频率fs和输入模拟信号的最高频率A、fs≥C、fs≥2fImax fImax fImax的关系是 fImaxB、fs≤D、fs≤2fImax13. 下列说法不正确的是A.集电极开路的门称为OC门B.三态门输出端有可能出现三种状态C.OC门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输14. 以下错误的是A.数字比较器可以比较数字大小B.实现两个一位二进制数相加的电路叫全加器C.实现两个一位二进制数和来自低位的进位相加的电路叫全加器D.编码器可分为普通全加器和优先编码器15. 下列描述不正确的是A.触发器具有两种状态,当Q=1时触发器处于1态 B.时序电路必然存在状态循环C.异步时序电路的响应速度要比同步时序电路的响应速度慢D.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象16.离散的,不连续的信号,称为。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第 1 页 共 16 页数字电子技术练习一、填空题1.=⊕⊕⊕A偶数个A A A ① 。

2.逻辑函数F=A +B+C D 的反函数F = ① ,对偶式为 ② 。

3.D 触发器的特征方程为 ① ,JK 触发器的特征方程为 ② 。

4.构造一个模10计数器需要 ① 个状态, ② 个触发器。

5.将JK 触发器的J 端和K 端连在一起,就得到了 ① 触发器。

6. ① 型触发器克服了空翻现象。

7.74LS290的清零端是异步清零,则下图构成 ① 进制计数器。

1. ① 02. ①)(D C B A +⋅⋅ ②)(D CB A +⋅⋅ 3. ①D Q n =+1 ②n nn Q K Q J Q +=+1 4.① 10 ② 4 5. ① T 6. ① 边沿 7. ① 641.进制转换(31)10 = ① 2 = ② 16。

2.逻辑函数的表示方法有 ① 、卡诺图、函数式、 ② 和波形图。

3.RS 触发器的特性方程是: ① ,T 触发器的特性方程=+1n Q② 。

4.下图(a)、(b)所示的组合逻辑电路,已知(a)中为TTL 门电路,(b )中为OC 门,它们的输出表达式Y 1 = ① ,Y = ② 。

(a)(b)5.译码集成电路74LS138的地址码有 ① 个,译码输出端的个数有 ② 个。

6.某加计数器是由74LS161构成的十进制计数器,设初始状态Q 3Q 2Q 1Q 0 = 0000,当采用同步归零方式时其最后一个状态是 ① ,当采用异步归零方式时其最后一个状态是 ② 。

1. ① 11111 ② 1F2. ① 真值表 ② 逻辑图 (可对调)3. ①0,1=+=+RS Q R S Qn n ② n n Q T Q T + 4. ① A ② CD AB CD AB +⋅或5. ① 3 ② 86. ① 1001 ② 10101.进制转换:(13.8125)10 = ① 2 ,(1F )16 = ② 2。

2.公式定理:=+B A A ① ,=++BC C A AB ② 。

3.在组合逻辑电路中,当一个门电路同时输入两个向相反方向变化的互补信号时,可能出现 ① 现象;消除这种现象比较好的方法是 ② 。

4.代码与进制:(29)10的8421BCD 码是 ① BCD ,化成二进制数 = ② 2。

5.D 触发器的特性方程=+1n Q① ,JK 触发器的特性方程=+1n Q ② 。

6.最小项的相关定理:所有的最小项之和等于 ① ,任意两项最小项的与等于 ② 。

1. ① 1101.1101 ② 11111 2. ① A+B ②C A AB + 3. ① 竞争冒险 ② 修改逻辑设计增加冗余项 4. ① (0010 1001) ② 111015. ① D ②n n Q K Q J +6. ① 1 ② 01.代码与进制:(29)10的8421BCD 码是 ① BCD ,化成八进制数= ② 8。

2.只考虑两个一位二进制数的相加而不考虑来自低位进位数的运算电路称为 ① 。

3.在优先编码器中,是优先级别 ① 的编码输入排斥其它优先级别次之的。

4.把D 触发器转换为T ’触发器的方法是 ① 。

5.利用 ① 法可以把集成计数器设计成初态不为零的计数器。

6.驱动共阳极七段数码管的译码器的输出电平为 ① 有效。

7.N 个触发器可以记忆 ① 种不同的状态。

8.时序逻辑电路按照其触发器是否有统一的时钟控制分为 ① 时序电路和 ② 时序电路。

9.最小项的特性是:所有的最小项之和等于 ① ,任意两项最小项的与等于 ② 。

10.74LS290的清零端是异步清零,则下图构成 ① 进制计数器。

1. ① (0010 1001) ② (35)2. ① 半加器3. ① 高4. ① nQ D = 5. ① 反馈置数法6. ① 低电平有效7. ① N2 8. ① 同步 ② 异步 9. ① 1 ② 0 10.① 26 二、单项选择题1.最小项ABCD 的逻辑相邻最小项是______。

第 3 页 共 16 页A. ABCDB. ABCDC.ABCDD.ABCD2.若所设计的编码器是将31个一般信号转换成二进制代码,则输出应是一组N=______位的二进制代码。

A .3 B. 4 C. 5 D. 6 3.时序逻辑电路中一定含______。

A. 触发器B.组合逻辑电路C.移位寄存器D.译码器 4.在何种输入情况下,“或非”运算的结果是逻辑0。

______ A.全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为15.同步时序逻电路和异步时序逻电路比较,其差别在于后者______。

A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关6.某移位寄存器的时钟脉冲频率为100KHZ ,欲将存放在该寄存器中的数左移8位,完成该操作需要______时间。

A.10μSB.80μSC.100μSD.800m s7.没有置0功能的触发器是______。

A.RS-FF B.JK-FF C.D-FF D.T-FF8.一个4位二进制同步加法计数器用作分频器时,若计数脉冲的频率为=CP f 160KHZ ,现需要20KHZ 的信号,取自______。

A.0Q 端的信号B.1Q 端的信号C.2Q 端的信号D.3Q 端的信号 9.采用共阳极数码管的译码显示电路如右图所示,若显示码数是4, 译码器输出端应为______。

A.a =b =e =“0”,b =c =f =g =“1” B.a =b =e =“1”,b =c =f =g =“0” C.a =b =c =“0”,b =e =f =g =“1” D.都不是10. 8—3线优先编码器(74LS148)中,8条输入线0I ~7I 同时有效时,优先级最高为7I 线,则012Y Y Y 输出线的性质是______。

1.(75)10的八进制数和8421BCD 码分别为______。

A. (113)8 ,(01110101)BCDB. (111)8 ,(01110101)BCDC. (113)8 ,(11110111)BCDD. (115)8 ,(01110101)BCD2.已知逻辑函数: )( 1CD C B A Y ++=,则利用反演规则直接写出其反函数 =1Y ______。

A. ) ( ) (1D C BC A Y ++=B. ) ( ) (1D C C B A Y ++=ABC DC. D C C B A Y ++= ) (1D. ) ( ) (1D C C B A Y ++=3.下列选项中不属于组合逻辑电路的是______。

A. 加法器B. 数值比较器C. 计数器D. 编码器4.逻辑函数:B ) D A (DE BE ABD BC A Y ++++= ,化简的结果是______。

A. BB. BC. 0D. 15.8位的A/D 转换器,设参考电压为5V,当模拟端输入电压为2.5V 时,其转换的理论值D = ______。

A. (10000000)2B. (1000000)2C. (100000000)2D. (1111111)26.如图所示的扭环形计数器,设初始状态为:0000,则可判断出它的有效循环状态数为______。

A. 6B. 7C. 8D. 91.B A Y +=的标准与或式= ______。

A. B AB. B AC. B A B A +D. AB B A B A ++ 2.下图所示为某组合逻辑电路的逻辑符号,若1EN 1,B 1,A ===,输出=______。

A. ZB. 1C. 0D. B A ⋅3.下列4种对RS 触发器的功能描述中,错误的是______。

A. 具有置“0”功能B. 具有置“1”功能C. 具有翻转功能D. 具有保持功能 4.下列关于T 触发器的特性方程正确的是______。

A. n n Q Q =+1B. T Q n =+1C. n n Q T Q⊕=+1D. nn Q Q =+15.集电极开路的两个集成门电路,将它们的输出端短接,实现的逻辑运算是______。

A. 或B. 与C. 非D. 不能直接相连6.8选1的数据选择器74LS151,其地址码的位数有______。

D. 8位1.数字信号的特点是______。

A .在时间上和幅值上都是连续的。

B .在时间上是离散的,在幅值上是连续的。

第 5 页 共 16 页C .在时间上是连续的,在幅值上是离散的。

D .在时间上和幅值上都是不连续的。

2.逻辑函数F A B =⊕ 和 G=A ⊙B 满足关系______相等。

A. F G =B. F G '=C. F G =D. F G = 3.八选一的数据选择器,其地址输入端有______个。

A. 8B. 2C. 3D. 4 4.要用n 位二进制数为N 个对象编码,必须满足______。

A. N = 2nB. N ≥ 2nC. N ≤ 2nD. N = n 5.把一个六进制计数器与一个三进制计数器串联可得到______进制计数器。

A. 63B. 36C. 9D. 18 6.下列逻辑电路中为时序逻辑电路的是______。

A.译码器B. 加法器C. 数码寄存器D. 数据选择器 7.一位8421BCD 码计数器至少需要______个触发器。

A. 3B. 4C. 5D. 10 8.十六路数据选择器,其地址输入端有______个。

A. 16B. 2C. 4D. 89.利用集成计数器的同步清零功能构成N 进制计数器时,反馈的二进制代码的数是______。

A. 2NB. NC. N-1D. N+110.要使或非门构成的基本RS 触发器的输出Q 从1变成0,它的输入信号RS 应为______。

A. 00B. 01C. 10D. 无法确定三、化简下列函数为最简函数(每小题5分,共15分)1.用公式法将逻辑函数Y AB BD DCE AD =+++化为最简与或表达式。

2.用卡诺图化简函数:(,,,)(2,3,4,5,6,7,12,13)(10,11,14,15)F A B C D m d =+∑∑。

3.用卡诺图法化简:C B A CD B A D A B A D C AB Y ++++=。

1.将逻辑函数 D A DCE BD B A Y+++=化为最简与或表达式。

解:DCE D A AD BD B A Y ++++= =D B A DCE D BD B A +=+++ 2. 用卡诺图化简逻辑函数∑∑+=)15,14,11,10()13,12,7,6,5,4,3,2(),,,(d m D C B A F解:由卡诺图得最简逻辑表达式为: C B D C B A F +=),,,( 3. 用卡诺图法化简:C B A CD B A D A B A D C AB Y ++++= 解:由卡诺图得最简逻辑表达式为: D A B A C A D C B A F ++=),,,(三、化简下列函数为最简函数1.用公式法证明等式A B A B A AB +++B =1成立。

相关文档
最新文档