数字电子练习题
数字电子技术练习题及答案

数字电子技术练习题及答案一、填空题1、(238)10=( 11101110 )2 =( EE )16。
(110110.01)2=( 36.4 )16=( 54.25 )10。
2、德•摩根定理表示为 B A +=( B A ⋅ ) , B A ⋅=( B A + )。
3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。
4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ⋅+=⊙ ) 。
5、组成逻辑函数的基本单元是( 最小项 )。
6、与最小项C AB 相邻的最小项有( C B A )、( C B A ⋅ ) 和 ( ABC ) 。
7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。
复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。
8、9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。
11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。
在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。
12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。
(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。
14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。
15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。
16、T TL 与非门的多余输入端不能接( 低 )电平。
17、18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。
19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。
数字电子技术习题附答案

20.在一个四变量逻辑函数中,为最小项的是(C)。
A、AAC B、AB C、 D、
21.逻辑函数F(A,B,C) =AB+B C+ 的最小项标准式为(D)。
A、F(A,B,C)=∑m(0,2,4)B、F(A,B,C)=∑m(1,5,6,7)
C、F(A,B,C)=∑m (0,2,3,4)D、F(A,B,C)=∑m(3,4,6,7)
30.组合电路(C)。
A、不会出现竞争冒险 B、一定出现竞争冒险 C、在输入信号状态改变时可能出现竞争冒险
31.欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是(B)。
A、5B、6C、8D、43
32.设某函数的表达式F=A+B,若用四选一数据选择器来设计,则数据端D0D1D2D3的状态是(A)。(设A为高位)
(2003)D= (11111010011)B= (3723)O。
6.有一数码10010011,作为自然二进制数时,它相当于十进制数147,作为8421BCD码时,它相当于十进制数93。
7.(35.75)10=(100011.11)2= (00110101.01110101)8421BCD。
8.在8421BCD码中,用4位二进制数表示一位十进制数。
15.和逻辑式 相等的是(C)。
A、ABCB、1+BCC、AD、
16.若逻辑表达式 ,则下列表达式中与F相同的是(A)。
A、 B、 C、
17.若一个逻辑函数由三个变量组成,则最小项的个数共有(C)。
A、3B、4C、8
18.已知逻辑函数 ,则它的“与非—与非”表达式为(B)。
A、 B、 C、
19.已知函数F=A+B,则它的反函数表达式为(C)。
数字电子技术基础习题及答案

数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.是8421BCD 码,其十进制为 861 。
3.逻辑代数的三种基本运算是 与 , 或 和 非 。
4.三态门的工作状态是 0 , 1 , 高阻 。
5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。
6.施密特触发器的主要应用是 波形的整形 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。
8.实现A/D 转换的主要方法有 , , 。
三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15)数字电子技术试卷(2)二.填空(16)1.十进制数的二进制数是;十六进制数是。
2.逻辑代数中逻辑变量得取值为 0、1 。
3.组合逻辑电路的输出状态只与当前输入有关而与电路原状态无关。
4.三态门的输出有0、1、高阻,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意只能有1个三态门被选通。
5.触发器的基本性质有有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6.单稳态触发器的主要应用是延时。
数字电子技术习题及答案

第一章 数字逻辑基础1-1. 将下列的二进制数转换成十进制数(1)、1011,(2)、10101,(3)、11111,(4)、1000011-2. 将下列的十进制数转换成二进制数(1)、8,(2)、27,(3)、31,(4)、1001-3. 完成下列的数制转换(1)、(255)10=( )2=( )16=( )8421BCD(2)、(11010)2=( )16=( )10=( )8421BCD(3)、(3FF )16=( )2=( )10=( )8421BCD(4)、(1000 0011 0111)8421BCD =()10=()2=()161-4. 完成下列二进制的算术运算(1)、1011+111,(2)、1000-11,(3)、1101×101,(4)、1100÷100 1-5. 设:AB Y 1=,B A Y 1+=,B A Y 1⊕=。
已知A 、B 的波形如图题1-5所示。
试画出Y 1、Y 2、Y 3对应A 、B 的波形。
图题1-51-6选择题1.以下代码中为无权码的为 。
A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码2.以下代码中为恒权码的为 。
A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码3.一位十六进制数可以用 位二进制数来表示。
A . 1B . 2C . 4D . 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。
A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29. 常用的BCD码有。
数字电子技术基础习题

数字逻辑复习资料一、单选题1、A⊕1⊕0⊕1⊕1⊕0⊕1 = ()。
A. AB.AC. 0D. 12、AB C+A D在四变量卡诺图中有()个小格是“1”。
A.13B.12C.6D.53、完全确定原始状态表中的五个状态A、B、C、D、E,若有效对A和B,B和D,C和E,则最简状态表中只含()个状态。
A.2B.3C.1D.44、十进制数555的余三码为()。
A.101101101B.010*********C.100010001000D.010*********5、下列逻辑门中,()不属于通用逻辑门。
A.与非门B.或非门C.或门D.与或非门6、下列触发器中,()一般不能作为同步时序逻辑电路的记忆元件。
A. D触发器B. J-K触发C. T触发器D. 基本RS触发器7、同步时序电路设计中,状态编码采用相邻编码法的目的是()。
A.减少电路中的触发器B.提高电路速度C.提高电路可靠性D.减少电路中的逻辑门8、设计一个8421码加1计数器,至少需要()个触发器。
A.3B.4C.6D.109、三极管作为开关时工作区域是()。
A. 饱和区+放大区B. 击穿区+截止区C. 放大区+击穿区D. 饱和区+截止区10、()触发器可以用来构成移位寄存器。
A. 基本R-SB. 同步R-SC. 同步DD. 边沿D二、填空题1、数字逻辑电路可分为()和()两大类。
2、在定点计算机中,“0”的原码有()种形式,补码有()种形式。
3、对由与非门组成的基本R-S触发器,当R =()、S =()时,触发器保持原有状态不变。
4、全加器是一种实现两个一位二进制数以及来自低位的进位相加,产生本位“和”及()功能的逻辑电路。
5、化简不完全确定原始状态表引用了状态()的概念。
6、一个Mealy型“0011”序列检测器的最简状态表中包含()个状态,电路中有()个触发器。
7、二进制数10111111对应的八进制数为(),十进制数为()。
8、两输入与非门的输入为01时,输出为()。
《数字电子技术》各章练习题题库

6.下述BCD码中,属于有权码的是________。()
A.余3码B.循环码C.格雷码D.8421码
7.若变量A,B,C,D,E取值为10011时,某最小项的值为1,则此最小项是____。()
A. B. C. D.
8.在下列电路中,不是组合逻辑电路的是________。()
D.FPGA基于SRAM技术的体系结构是可变的。
26.下面器件中,属于复杂可编程逻辑器件的是_______。
A.PLAB.PALC.FPGAD.GAL
27.ISP技术的特点是________。
A.必须用编程器 B.不可反复编程
C.成为产品后不可再改变 D.系统在线工作过程中可以编程
28. 卡诺图如图1-1所示,电路描述的逻辑表达式F=________。
14.在________情况下,“与非”运算的结果是“0”
A.全部输入项是0 B.任一输入项是0
C.仅一输入项是0 D.全部输入项是1
15._______电路在任何时刻只能有一个输入端有效。 ( )
A.普通二进制编码 B.优先编码器
C.七段显示译码器 D. 二进制译码器
16.TTL集成电路74LS138是3线8线译码器,当输入信号A2A1A0=110时,输出端 信号为。 ( )
A. 01000000 B.10111111
C.111111101 D. 00000010
17.逻辑函数 ,当变量的取值为______时,不出现冒险现象。()
A.B=C=1 B.B=C=0 C.A=1 C=0 D.A=0,B=0
18.有S1,S2两个状态,在相同输入条件下_____,可确定S1和S2等价。()
A. B. , C. , D. ,
数字电子技术练习题第1、2章 习题

第1、2章 习题一、填空题1.由二值变量所构成的因果关系称为 关系。
能够反映和处理 关系的数学工具称为逻辑代数。
2.在正逻辑的约定下,“1”表示 电平,“0”表示 电平。
3.数字电路中,输入信号和输出信号之间的关系是 关系,所以数字电路也称为 电路。
在 关系中,最基本的关系是 、 和 。
4.计数制中的数码个数称为 ,计数制中的每一位数都对应该位上的数码乘以一个固定的数,这个固定的数称作 。
5. 十进制整数转换成二进制整数时需采用 法;十进制小数转换成二进制小数时需采用 法。
十进制数转换为八进制和十六进制时,应先转换成 制,然后再根据转换的 数,按照 一组转换成八进制;按 一组转换成十六进制。
6. 将八进制数(47.5)8转换为十六进制数的结果是 ;将十六进制数(FD )16转换为二进制数的结果是 。
7. 1+1=2是在 数制中成立的,1+1=1是在 代数中成立的。
8. 逻辑代数的基本定律有 律、 律、 律、 律和 律。
9. 在化简的过程中,约束项可以根据需要看作 或 。
最简与或表达式是指在表达式中 最少,且 也最少。
10. 卡诺图是将代表 的小方格按 原则排列而构成的方块图。
卡诺图的画图规则:任意两个几何位置相邻的 之间,只允许 的取值不同。
二、判断正误题1.奇偶校验码是最基本的检错码,用来使用PCM 方法传送讯号时避免出错。
( )2.异或函数与同或函数在逻辑上互为反函数。
( )3.8421BCD 码、2421BCD 码和余3码都属于有权码。
( )4.逻辑函数有多种描述形式,惟独真值表是惟一的。
( )5.每个最小项都是各变量相“与”构成的,即n 个变量的最小项含有n 个因子。
( )6.因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。
( )7.逻辑函数F =A B +A B+B C+B C 已是最简与或表达式。
( )8.利用约束项化简时,将全部约束项都画入卡诺图,可得到函数的最简形式。
数字电子技术基础—习题—选择

精心整理二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C)图。
图12.下列几种TTL电路中,输出端可实现线与功能的电路是(D)。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是(D)。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接VCC4.图2所示电路为由555定时器构成的(A)。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C)。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A)。
A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形uI和输出波形uO如图3所示,则该电路为(C)。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C)。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为(D)。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有(C)个数据信号输出。
A、4B、6C、8D、161、在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D)A、m1与m3B、m4与m6C、m5与m13D、m2与m82、L=AB+C的对偶式为:(B)A、A+BC;B、(A+B)C;C、A+B+C;D、ABC;3、半加器和的输出端与输入端的逻辑关系是(D)A 、与非B 、或非C 、与或非D 、异或4、TTL 集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出:为(B )。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电路练习题第一部分门电路一、填空题1. 数字集成电路按开关元件不同,可分为TTL集成电路和CMOS集成电路两大类。
2. 数字电路中的三种基本逻辑门电路是与门、或门、非门。
3.三态门是在普通门的基础上增加控制电路构成的,它的三种输出状态是高电平、低电平和高阻态。
4. 与门、与非门的闲置输入端应接高电平;或门、或非门的闲置输入端应接低电平。
5. 图1所示三态门在1EN=时,Y的输出状态是高阻态。
6. 利用TTL与非门实现输出线与应采用OC 门,实现总线传输应采用三态门。
7. 图2为几种常见逻辑门电路的逻辑符号,试分别写出其名称和逻辑表达式。
名称逻辑表达式名称(a)与门(b)非门(c)与非门(d)或非门8.系称为或逻辑关系。
二、选择题1. 下列几种逻辑门中,能用作反相器的是 C 。
A. 与门B. 或门C. 与非门2. 下列几种逻辑门中,不能将输出端直接并联的是 B 。
A. 三态门B. 与非门C. OC门3. TTL与非门的输入端在以下四种接法中,在逻辑上属于输入高电平的是 C 。
A. 输入端接地B. 输入端接同类与非门的输出电压0.3VC. 输入端经10kΩ电阻接地D. 输入端经51Ω电阻接地4. TTL与非门的输入端在以下4种接法中,在逻辑上属于输入低电平的是 D 。
A. 输入端经10kΩ电阻接地B. 输入端接同类与非门的输出电压3.6VC. 输入端悬空D. 输入端经51Ω电阻接地5. 逻辑电路如图3所示,该电路实现的逻辑关系为 C 。
A. Y AB= B. Y AB= C. Y AB=D. Y A B=+6. 图4为TTL逻辑门,其输出Y为 D 。
A. AB C+B. A BC+C. A B C++ D. ABENYAB图1 填空题5用图&ABY(a)YABYA(d)(c)图2 填空题7用图(b)图3 选择题5用图YA图4 选择题6用图Y7. 图5电路实现的逻辑功能是C 。
A. Y AB = B. =+Y A B C. =⊕Y A B D. ⊙=Y A B8. 门电路使用时需要外接负载电阻和电源的是 D 。
A. 与门B. 与非门C. 异或门D. OC 门9. 以下各种接法不正确的是 D 。
A. 与非门闲置输入端接1B. 或非门闲置输入端接地C. TTL 与非门闲置输入端悬空D. CMOS 门闲置输入端悬空10. 图6中能实现Y AB =功能的TTL 门是 B 。
11. 图7中,能实现=+Y AB AB 的逻辑门是 C 。
12. 图8中电路连接和给定逻辑功能都正确的是 C 。
YY(B)(A)图6 选择题10用图YYA(B)(A)(C)图7 选择题11用图YA (D)A A BY=1六、画图题先写出图12所示各门电路的逻辑表达式,再根据输入信号A 、B 的波形,对应画出各个门的输出波形。
AB Y 1 Y 2 =1Y 3Y 4 图12 题六用图Y 3Y 12A BY 4=1图8 选择题12用图(D)Y AB CD =+YYY(B)(A)(C)YV解:波形如图12第二部分 组合逻辑电路一、 填空题1. 逻辑代数的三种基本逻辑运算是 与 、 或 和 非 ,在电路上,分别用 与 门、 或 门和 非 门来实现。
2. 逻辑变量和逻辑函数的取值只有 0 和 1 两种可能。
3. 逻辑函数的表示方法有 真值表 、 逻辑表达式 、 逻辑图 、 波形图 、 卡诺图五种。
4.“全1出0,有0出1”描述的逻辑关系是 与非逻辑 。
5. 11+1100+⋅ 1 。
6. A B +A AB += A+B ,AB AB += A 。
7. ABC C B +之值为Y = 1 。
8. 二进制的基数是 2 ,其第i 位的权值是 2i-1 。
9. 在二-十进制码中,1位十进制数用 4 位二进制码表示,8421BCD 码从高位到低位的权值依次为 8、4、2、1 。
10.(93)10=( 101 1101 )2,(93)10=( 1001 0011 )8421BCD 11. 最简与或式的标准有两个,即 与项数最少 、 每个与项中变量数最少 。
12. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。
13. 编码器的功能是将输入信号转化为 二进制代码输出 。
14. 编码器可分为 二进制编码器 和 二-十进制编码器 ,又可分为 普通编码器和 优先编码器 。
15. 常用的译码器电路有 二进制译码器、 二-十进制译码器 和 显示译码器 等。
16. 七段显示译码器74LS48输出高电平有效,用以驱动共阴极LED 显示器。
当输入01010123=A A A A 时,输出abcdefg = 1011011 ,显示字形 5 。
17. 数据选择器的逻辑功能是 从2n 个输入信号中选择一个送到唯一输出端 ;数据分配器Y 2=1的逻辑功能是 根据地址信号的要求将公共总线上的一路输入数据分配到指定输出通道上去 。
二、 选择题1.“入1出0,入0出1”的逻辑运算关系属于 C 。
A. 与运算B. 或运算C. 非运算D. 与非运算2. 使函数Y AB AB =+的值为0的变量取值组合为AB = C 。
A. 00、11B. 00、10C. 01、10D. 01、113. 使函数CD AB Y +=之值为1的变量取值组合是 A 。
A. AB =00 ,CD 至少有一个0B. AB =01 ,CD 至少有一个1C. AB =10 ,CD =11D. AB =11 ,CD 任意组合4. Y ABC AC BC =++,当1A C ==时, D 。
A. Y B =B. B Y =C. 0=YD. 1=Y5. 3个逻辑变量的取值组合共有 C 种。
A. 3B. 6C. 8D. 166. 下列逻辑函数属于与非式的是 B 。
A. Y AB =B. Y AB =C. Y ABC =D. Y ABC =7. 与++AB AC BC 相等的式子是 A 。
A. +AB CB. +AB ACC. +AB BCD. +AB AB8. 图1所示波形关系的逻辑函数表达式为 C 。
A. =Y ABB. =+Y A BC. =⊕Y A BD. ⊙=Y A B9. 表1所示的真值表,其函数式为 C 。
A. =(⊕)Y A A BB. =⋅⊕Y A A BC. =(⊕)Y A A BD. =⋅⊕Y A A B10. 余3码的0011对应的十进制数是 C 。
A. 3B. 6C. 0D. 911. 二进制数1001 0110转换为十进制,应得 A 。
A. 150B. 151C. 96D. 9812. 十进制数35转换为二进制数得 A ,转换为8421BCD 码得 C 。
A. 100011B. 100001C. 00110101D. 0101001113. 属于无权码的是 B 。
A. 8421码B. 余3码C. 2421码D. 自然二进制码图1 选择题8用图14. 组合逻辑电路通常由 A 组成。
A. 门电路B. 编码器C. 译码器D. 数据选择器15. 8线-3线优先编码器74LS148,低电平输入有效,反码输出。
当对5I 编码时,输出210Y Y Y 为 C 。
A. 000B. 101C. 010D. 10016.优先编码器同时有两个或两个以上信号输入时,是按 D 给输入信号编码。
A. 高电平B. 低电平C. 高频率D. 高优先级17. 8421BCD 译码器74LS42输出低电平有效,当输入32101000A A A A =时,其输出09Y Y ~等于 D 。
A. 0000000010B. 1011111111C. 010*******D. 111111110118. 4选1数据选择器构成逻辑函数产生器的电路连接如图2所示,该电路实现的逻辑函数是 C 。
A. Y AB =B. Y AB AB =+C. Y AB AB =+D. Y A B =+四、计算题1. 将下列十进制数转换为二进制数。
(1)(25)10=(11001)2 (2)(53.25)10=(110101.01)22. 将下列二进制数转换为十进制数。
(1)(1001)2 =(9)10 (2)(1001011)=(75)103. 将下列各数转换为8421BCD 码。
(1)(100011)2 =(0011 0101)8421BCD (2)(231)10=(0010 0011 0001)8421BCD4. 将下列数码分别看作自然二进制数和8421BCD 码,求出相应的十进制数。
(1) 10010111 (2) 0101 0110 0011(10010111)2=(151)10 (0101 0110 0011)2=(1379)10 (10010111)8421BCD =(97)10 (0101 0110 0011)8421BCD =(563)10图2 选择题18用图五、组合逻辑电路设计题1. 某产品有A 、B 、C 、D 四项指标。
其中规定主要指标A 、B 必须满足要求,其余指标C 、D 只要有一个达标即可判定产品Y 为合格。
试设计一个逻辑电路实现此产品合格判定功能,要求:(1)列出真值表,(2)写出输出函数的最简与或式,(3)画出用与非门实现该电路的逻辑图。
解: (1)(2)(3)2. 现有三个车间,每个车间各需10kW 电力,这三个车间由两台发电机组供电,一台功率为10kW ,另一台功率为20kW 。
三个车间经常不同时工作。
试用与非门和异或门设计一个逻辑电路,能够根据各车间的工作情况,以最节约电能的方式自动完成配电任务。
解: (1)(2)(3)3. 用集成译码器74LS138和4输入与非门实现表2所示真值表的逻辑功能。
先写出逻辑表达式,再画出逻辑电路图。
解: (1)(2)S 2 S 14. 分别用8选1数据选择器和4选1数据选择器实现逻辑函数Y AC BC =+,画出逻辑图。
解: (1)(2)5. 设计一个电路实现图3所示的逻辑功能。
要求:(1)列出真值表,(2)写出函数表达式,(3)用4选1数据选择器实现电路。
AB CC解: (1)(2)(3)六、组合逻辑电路分析题1. 试分析图4所示电路的逻辑功能。
图4 电路分析题1用图A B CA BY图3 组合逻辑电路设计题5用图解:(1)(2)(3)三人表决器电路2. 试分析图5所示电路的逻辑功能。
解: 图5 电路分析题2用图②③二变量同或电路3. 图6是BCD-七段显示译码/驱动器74LS48驱动一位数码管的连接方法。
请问,当输入8421BCD 码为32100011A A A A =时,图中发光二极管a g LED LED ~的亮灭情况如何?数码管显示的字形是什么?解:a 、b 、c 、d 、g 亮,e 、f 灭。
显示“3”。
4. 二-十进制译码器74LS42按图7连接。