数字电路基础试题及答案4
《数字电子技术基础》试题

《数字电子技术基础》试题1.考试时间为90分钟。
2.试卷满分100分。
试卷提交分两部分,一部分(70分)在此提交;另一部分(30分)是计算和画图题,在作业处提交。
1. 日常生活中的语音信号属于() [单选题] *A、模拟信号(正确答案)B、数字信号C、电子信号D、语言信号2. 组合逻辑电路通常由()组成 [单选题] *A、门电路(正确答案)B、编码器C、译码器D、数据选择器3. 数字电路中机器识别和常用的数制是()。
[单选题] *A、二进制(正确答案)B、八进制C、十进制D、十六进制4. 一块数据选择器有三个选择输入(地址输入)端,则它的数据输入端有()个。
[单选题] *A、 3B、 6C、 8(正确答案)D、 15. 触发器输出的状态取决于()。
[单选题] *A、输入信号B、电路的原始状态C、输入信号和电路的原始状态(正确答案)D、外界的信号干扰6. 优先编码器同时有两个或两个以上信号输入时,是按()给输入信号编码。
[单选题] *A、高电平B、低电平C、高频率D、高优先级(正确答案)7. 8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出的值是()。
[单选题] *A、 111B、 010C、 000(正确答案)D、 1018. 时序逻辑电路的特点是输出状态()。
[单选题] *A、只和电路这一时刻的输入有关B、只和电路原来的状态有关C、不仅和电路这一时刻的输入有关,而且和电路原来的状态有关(正确答案)D、和输入和原来状态都无关9. 在RD=SD=“1”时,基本RS触发器()。
[单选题] *A、置“0”B、置“1”C、保持原状态(正确答案)D、反转10. 下列几种逻辑门,能做反相器的是()。
[单选题] *A、与非门(正确答案)B、与门C、或门D、或非门11. 对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是()。
[单选题] *A、 5B、 6(正确答案)C、 8D、 4312. 寄存器与计数器的主要区别是()。
数字电子技术基础试卷及答案套

数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-1图5-2七.八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C 、V 01、A 、B 、C 的波形。
并计算出V 01波形的周期T=?。
数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。
(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势. 二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。
三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X 1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y 1、Y 2、Y 3。
《数字电子技术基础》试题及参考答案_shijuan1

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。
(全1出0,有0出1)2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。
3、三态门的“三态”指,和。
4、逻辑代数的三个重要规则是、、。
5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。
二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。
A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。
A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。
A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、十二进制加法计数器需要()个触发器构成。
A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。
A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。
8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。
(×)2、对于MOS门电路多余端可以悬空。
(×)3、计数器的模是指对输入的计数脉冲的个数。
(×)4、JK触发器的输入端J 悬空,则相当于J = 0。
(×)5、时序电路的输出状态仅与此刻输入变量有关。
数字电路与逻辑设计习题_4第四章组合逻辑电路剖析

数字电路与逻辑设计习题_4第四章组合逻辑电路剖析第四章组合逻辑电路一、选择题1.下列表达式中不存在竞争冒险的有。
A.Y=B +A BB.Y=A B+B CC.Y =A B C +ABD.Y =(A+B )A D 2.若在编码器中有50个编码对象,则要求输出二进制代码位数为位。
A.5B.6C.10D.503.一个16选一的数据选择器,其地址输入(选择控制输入)端有个。
A.1B.2C.4D.16 4.下列各函数等式中无冒险现象的函数式有。
A.B A AC C B F ++= B.B A BC C A F ++=C.B A B A BC C A F +++=D.C A B A BC B A AC C B F +++++=E.B A B A AC C B F +++= 5.函数C B AB C A F ++=,当变量的取值为时,将出现冒险现象。
A.B=C=1B.B =C=0C.A =1,C=0D.A =0,B=0 6.四选一数据选择器的数据输出Y 与数据输入X i 和地址码A i 之间的逻辑表达式为Y = 。
A.3X A A X A A X A A X A A 01201101001+++B.001X A AC.101X A AD.3X A A 017.一个8选一数据选择器的数据输入端有个。
A.1 B.2 C.3 D.4 E.8 8.在下列逻辑电路中,不是组合逻辑电路的有。
A.译码器B.编码器C.全加器 D.寄存器9.八路数据分配器,其地址输入端有个。
A.1B.2C.3D.4E.8 10.组合逻辑电路消除竞争冒险的方法有。
A. 修改逻辑设计B.在输出端接入滤波电容C.后级加缓冲电路D.屏蔽输入信号的尖峰干扰 11.101键盘的编码器输出位二进制代码。
A.2B.6C.7D.812.用三线-八线译码器74LS 138实现原码输出的8路数据分配器,应。
A.A ST =1,B ST =D ,C ST =0 B. A ST =1,B ST =D ,C ST =D C.A ST =1,BST =0,CST =D D.A ST =D ,BST =0,CST =013.以下电路中,加以适当辅助门电路,适于实现单输出组合逻辑电路。
《数字电子技术基础》试题及参考答案_shijuan1

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。
(全1出0,有0出1)2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。
3、三态门的“三态”指,和。
4、逻辑代数的三个重要规则是、、。
5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。
二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。
A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。
A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。
A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、十二进制加法计数器需要()个触发器构成。
A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。
A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。
8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。
(×)2、对于MOS门电路多余端可以悬空。
(×)3、计数器的模是指对输入的计数脉冲的个数。
(×)4、JK触发器的输入端J 悬空,则相当于J = 0。
(×)5、时序电路的输出状态仅与此刻输入变量有关。
数字电路试题及答案

《数字电路》试卷及答案一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为()。
[A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X2、以下各电路中,()可以产生脉冲定时。
[A] 多谐振荡器[B] 单稳态触发器[C] 施密特触发器[D] 石英晶体多谐振荡器3、下列逻辑电路中为时序逻辑电路的是()。
[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器4、同步时序电路和异步时序电路比较,其差异在于后者()。
[A] 没有触发器[B] 没有统一的时钟脉冲控制[C] 没有稳定状态[D] 输出只与内部状态有关5、当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有()。
[A] 触发器[B] 晶体管[C] MOS管[D] 电容6、能将输出端直接相接完成线与的电路有()。
[A] TTL与门[B] 或门[C] 三态门[D] 三极管非门7、TTL与非门的多余脚悬空等效于( A )。
[A] 1 [B] 0 [C] Vcc [D] Vee8、以下哪一条不是消除竟争冒险的措施()。
[A] 接入滤波电路[B] 利用触发器[C] 加入选通脉冲[D] 修改逻辑设计9、主从触发器的触发方式是()。
[A] CP=1 [B] CP上升沿[C] CP下降沿[D] 分两次处理10、组合型PLA是由()构成。
[A] 与门阵列和或门阵列[B] 一个计数器[C] 一个或阵列[D] 一个寄存器11、下列四个数中,最大的数是()。
[A] (AF)16[B] (001010000010)8421BCD[C] (10100000)2[D] (198)1012、触发器有两个稳态,存储8位二进制信息要()个触发器。
[A] 2 [B] 8 [C] 16 [D] 3213、下列门电路属于双极型的是()。
数字电子技术基础试卷及答案

三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y1、Y2、Y3。设各触发器初始状态为“0”态。
四.(8分)判断下面电路中的极间交流反馈的极性(要求在图上标出瞬时极性符号)。如为负反馈,则进一步指明反馈的组态。
附:
555功能表
复位端(4)
触发端(2)
阈值端(6)
放电端
(7)
输出端
(3)
0
×
×
对地短路
0
1
>1/3Vcc
>2/3Vcc
对地短路
0
1
<1/3Vcc
<2/3Vcc
对地开路
1
1
>1/3Vcc
<2/3Vcc
保持原态
保持原态
数字电子技术基础3
一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v。
七.(16分)设图示电路初始状态是“000”,要求完成以下各问:
(1)写出各触发器的驱动方程;
(2)写出各触发器的状态方程;
(3)列出状态转换表;
(4)试分析图示电路是几进制计数器。
八.(12分)下图为由555定时器构成的多谐振荡器电路。
(1)对应画出图中Vc和Vo的波形(要求标出对应电压值);
(2)设图中二极管为理想器件,计算Vo波形的周期T及占空比q(%)。
若将负反馈支路上的电阻R1改为可稳幅的热敏电阻,问R1应有怎样的温度系数?
利用相位平衡条件判断图(b)电路能否产生振荡(标出瞬时极性),如能,求振荡频率(其中C1=C2=47pF,L=1.6mH)。
数字电子技术基础第一章练习题及参考答案

第一章数字电路基础第一部分基础知识一、选择题1.以下代码中为无权码的为。
A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。
A .8421BCD码B. 5421BCD码C.余三码D.格雷码3. 一位十六进制数可以用位二进制数来表示。
A. 1B.2C. 4D.164.十进制数25用8421BCD码表示为。
A .10 101B .0010 0101 C. 100101 D .101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A. (256) 10B. (127) 10C. (FF) 16D. (255) 106.与十进制数(53.5) 10等值的数或代码为。
A.(0101 0011. 0101)8421BCDB.(35. 8)16C.(110101. 1)2D.(65. 4)87.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47. 3) 8等值的数为:A. (100111 . 011 )2B. (27. 6)16C. (27. 3 )16D. (1 00111 . 11 )29. 常用的BCD码有。
A.奇偶校验码B.格雷码C. 8421码D.余三码10 .与模拟电路相比,数字电路主要的优点有。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打,,错误的打X)1.方波的占空比为0. 5。
()2. 8421 码1001 比0001 大。
( )3.数字电路中用“ 1”和“ 0”分别表示两种状态,二者无大小之分。
()4.格雷码具有任何相邻码只有一位码元不同的特性。
()5.八进制数(18) 8比十进制数(18) 10小。
()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。
( )7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。