广东海洋大学计算机组成原理复习提纲(完善版)

合集下载

计算机组成原理复习提纲(最终版)

计算机组成原理复习提纲(最终版)

一、题型:1.填空题(10*1分)2.选择题(10*2分)3.计算题(2*6分)4.简答题(从以下4道题目中任选3题做,多做题则以题号小的为准)(3×6分)5.综合题(从以下7道题目中任选5题做,多做题则以题号小的为准) (5×8分)简答题:1.请写出浮点数加减法运算的四个步骤第一步,0操作数检查;第二步,比较阶码大小并完成对阶(小阶向大阶看齐);第三步,尾数进行加或减运算;第四步,结果规格化并进行舍入处理。

2.请写出浮点数乘除法运算的四个步骤第一步,0操作数检查,如果被除数为x为0,则商为0,如果除数y为0,则商为无穷大;第二步,阶码加/减操作;第三步,尾数乘/初操作;第四步,结果规格化;第五步,舍入处理;第六步,确定积的符号。

3.程序、机器指令、微程序、微指令之间的关系计算机的程序是由一系列的机器指令组成的。

微指令是微程序级的命令,它属于硬件;宏指令是由若干条机器指令组成的软件指令,它属于软件;而机器指令则介于微指令与宏指令之间,通常简称为指令,每一条指令可以完成一个独立的算术运算或逻辑运算操作。

4.试分析指令格式的特点和寻址方式。

三地址指令, 单地址指令,零地址指令,可变地址数指令方式有顺序和跳跃5.(精简指令系统计算机)RISC指令系统的三个最大特点1.使用频率最高的一些简单指令,指令条数少;2.指令长度固定,指令格式种类少,寻址方式种类少;3.只有取数/存数指令访问存储器,其余指令的操作都在寄存器之间进行;6.CPU周期、指令周期、微指令周期定义以及之间关系。

指令周期:CPU每取出一条指令并执行这条指令,都要完成一系列的操作,这一系列操作所需的时间通常叫做一个指令周期。

CPU周期:指令周期常常用若干个CPU周期数来表示,CPU周期称为机器周期,又称时钟周期。

微指令周期:在串行方式的微程序控制器中,微指令周期等于读出微指令的时间加上执行该条微指令的时间。

为了保证整个机器的控制信号的同步,可以将一个微指令周期设计的恰好和CPU周期时间相等。

(完整word版)计算机组成原理复习要点(复习必过)

(完整word版)计算机组成原理复习要点(复习必过)

计算机组成原理复习要点一、 题型分布选择题 20分;填空题 30分;判断题 10分;计算题 20/25分;简答题 20/15分二、 每章重点内容 第一章 概述1、什么是计算机组成2、诺依曼体系结构计算机的特点(1)硬件由五大部份组成(运算器、控制器、存储器、输入设备、输出设备). (2)软件以2#表示。

(3)采用存储程序所有的程序预先存放在存储器中,此为计算机高速自动的基础; 存储器采用一维线性结构; 指令采用串行执行方式。

控制流(指令流)驱动方式;(4)非诺依曼体系结构计算机数据流计算机多核(芯)处理机的计算机3、计算机系统的层次结构(1)从软、硬件组成角度划分层次结构(2)从语言功能角度划分的层次结构虚拟机:通过软件配置扩充机器功能后,所形成的计算机,实际硬件并不具备相应语言的功能.第二章数据表示1、各种码制间的转换及定点小数和定点整数的表示范围(1)原码:计算规则:最高位表示符号位;其余有效值部分以2#的绝对值表示。

如:(+0.1011)原=0.1011; (—0。

1001)原=1。

1001(+1011)原 = 01011; (—1001)原 =11001注意:在书面表示中须写出小数点,实际上在计算机中并不表示和存储小数点。

原码的数学定义若定点小数原码序列为X0。

X1X2...Xn共n+1位数,则:X原=X 当 1 >X≥0X原=1-X=1+|x| 当 0≥X>-1若定点整数原码序列为X0X1X2.。

Xn共n+1位数,则:X原=X 当 2n >X≥0X原=2n—X=2n+|x| 当 0≥X>—2n说明:在各种码制(包括原码)的表示中需注意表示位数的约定,即不同的位数表示结果不同,如:以5位表示,则(—0。

1011)原=1。

1011以8位表示,则(-0。

1011)原=1。

10110000的原码有二种表示方式:小数:(+0.0000)原=0.0000,(-0。

0000)原=1.0000整数:(+00000)原 =00000,(-00000)原=10000符号位不是数值的一部分,不能直接参与运算,需单独处理.约定数据位数的目的是约定数据的表示范围,即:小数:-1 〈 X 〈 1整数:-2n 〈 X 〈 2n(2)反码:计算规则:正数的反码与原码同;负数的反码是原码除最高位(符号位)外,各位求反.如:正数:(+0。

《计算机组成原理》—复习提纲

《计算机组成原理》—复习提纲

《计算机组成原理》—复习提纲《计算机组成原理》复习提纲第⼀章:绪论1、存储程序概念(基本含义)。

------即为冯诺依曼型计算机1、计算机应该由运算器,存储器,控制器、输⼊设备和输出设备5⼤基本部件组成2、计算机内部采⽤2进制来表⽰指令和数据3、将编好的程序和原始数据事先存⼊存储器中,然后再启动计算机⼯作,2、冯·诺依曼计算机结构的核⼼思想是什么?A】3、主机的概念(组成部件是哪些?)运算器,存储器、控制器4、计算机的五⼤基本部件有哪些?运算器,存储器,控制器、输⼊设备和输出设备5、冯·诺依曼结构和哈佛结构的存储器的设计思想各是什么?Cache和主存储器分别是采⽤的哪种设计思想?a)冯诺依曼的设计思想是:指令和数据是不假区别的混合存储在同⼀个存储器中的,共享数据总线b)哈弗:指令和数据是分开的,分为程序存储器和数据存储器。

6、计算机系统是由软件系统和硬件系统组成的。

7、现代个⼈PC机在总线结构上基本上都采⽤的是单总线结构,根据所传送的信息类型不同⼜可分为哪三类总线?地址总线,数据总线控制总线第⼆章:数据的机器层表⽰1、定点⼩数表⽰范围(原码、补码)原码:=(1-2^-n)全部为1 [-127/128~127/128]补码:-1 XS=1,其他为零[-1~127/128]2、定点整数表⽰范围(原码、补码)原码表⽰:2^n-1~-(2^n-1)补码表⽰:2^n-1~-2^n3、浮点数表⽰范围a)N=M*R^E R=2 m是尾数e是阶码4、规格化的浮点数5、阶码的移码表⽰6、IEEE 754浮点数标准本章复习范围为ftp上第⼆章的作业题的1、2、3、4题。

第三章:指令系统1、指令的基本格式(OP字段和地址字段组成)。

操作码字段+ 地址码字段2、指令的地址码结构(3、2、1、0地址指令的区别)a)第⼀操作数地址b)第⼆操作数地址c)操作结果存放地址d)下条将要执⾏指令的地址3、⾮规整型指令的操作码(扩展操作码)在规整型⾥⾯,OP字段的长度是⼀样的,如IBM 370 ⽤了8位,总共有256条指令,但是其实他有183条,冗余的编码,称为:⾮法操作码⾮规整型,操作码字段的位数不固定,切分散地放在指令字的不同位置上。

计算机组成原理与系统结构复习提纲

计算机组成原理与系统结构复习提纲

复习资料目录第一章概论 (2)复习题及参考答案 (2)第二章计算机硬件基础(基本不考) (2)第三章信息编码与数据表示 (2)知识点 (2)复习题及参考答案 (3)第四章运算方法和运算器 (3)知识点 (3)复习题及参考答案 (4)第五章存储体系 (5)知识点 (5)复习题及参考答案 (6)第六章指令系统 (8)知识点 (8)复习题及参考答案 (8)第七章控制器 (9)知识点 (9)复习题及参考答案 (10)第八章输入输出接口 (12)知识点 (12)复习题及参考答案 (13)第九章总线 (13)知识点 (13)复习题及参考答案 (14)第十章流水线 (16)知识点 (16)复习题及参考答案 (16)第一章概论复习题及参考答案1.冯·诺依曼计算机的特点(1) 计算机由运算器、存储器、控制器和输入设备、输出设备五大部件组成(2) 指令和数据用二进制代码表示,指令由操作码和地址码组成(3) 程序存储,指令在存储器内按顺序存放(4) 机器以运算器为中心。

2. 计算机硬件的主要技术指标:机器字长、存储容量、运算速度等3.计算机的软件系统分类:系统软件、应用软件计算机的5级软件层次:微程序级、机器指令级、操作系统级、系统软件级、应用软件级4. 解释下列概念:主机、CPU、主存、存储单元、存储元件、存储基元、存储元、存储字、存储字长、存储容量、机器字长、指令字长。

主机——是计算机硬件的主体部分,由CPU+MM(主存或内存)组成;CPU——中央处理器,是计算机硬件的核心部件,由运算器+控制器组成;存储字长——存储器一次存取操作的最大位数;存储容量——存储器中可存二进制代码的总量;机器字长——CPU能同时处理的数据位数;等于处理器内部寄存器位数指令字长——一条指令包含的二进制代码位数;第二章计算机硬件基础(基本不考)逻辑电平与半导体开关器件特性(三极管饱和状态输出低电平,三极管截止状态输出高电平),TTL门和MOS门电路性能差异(速度、功耗),特殊的TTL门(OC门和三态门),计算机常用的组合逻辑电路有哪些?时序逻辑电路有哪些?串行加法器与并行加法器进位方法区别,速度快慢?第三章信息编码与数据表示知识点1、原码、反码、补码和移码的求法,已知[x]补,求[-x]补2、IEEE754标准的单精度浮点数:S(符号1位) + E(带阶符的阶码8位)+M(23位小数) ,符号位s:正数1负数0;8位带阶符的阶码E=指数移码-1=e+127;M隐藏整数1. 。

计算机组成原理复习提纲

计算机组成原理复习提纲

计算机组成原理复习提纲1.计算机经历的变化及计算机结构分类。

2.磁盘存贮器的工作原理,其转速、记录面、毫米道数,每道记录信息字节数,最小磁道直径、磁道数、磁盘数据传输率之间的关系,以及在已知其他参数的情况下如何求出磁盘数据传输率。

3.各种数制(2、8、10、16)之间的相互转换。

4.用容量小的SRAM芯片(例如8k×8位)构成的大容量存储器(例如32K×16位),并画出该存储器的组成逻辑框图。

5.有关运算器的功能及特点。

6.指令和数据都以二进制代码存放在内存中,CPU如何区分它们是指令还是数据?7.ROM、EPROM、EEPROM、RAM各自的用途及特点。

8.分析常用的指令格式的特点。

9.常用的虚拟存储系统的组成,及其辅存构成。

10.在微程序控制的计算机中,下一条要执行的微指令地址都有哪些可能的来源?各发生在什么场合?11.二地址指令中,操作数的物理位置的安排。

12.CPU响应中断应具备哪些条件?13.根据数据通路,画出数据指令的指令周期流程图,并标出各微操作信号序列。

14.CPU主要包括什么功能模块。

15.二进制数补码的表示及补码加减法计算。

16.浮点数中的阶码如何表示。

17.DRAM存储器为什么要刷新?如何进行刷新?18.在集中式总线仲裁中,各种方式的特点及优缺点。

19.什么叫指令?什么叫指令系统?20.CRT的分辨率为、像素的颜色数、刷新存储器的容量三者之间的关系法及计算方法。

21.按半字和字编址,那么的寻址范围各是多少?22.双端口存储器能高速进行读/写的原因。

23.什么叫指令?什么叫指令系统?24.寄存器直接寻址方式的原理与特点。

25.在计算机中,CPU管理外围设备有几种方式?26.指令的寻址方式采用跳跃寻址方式的特点及其能实现的功能。

27.RISC指令系统的基本概念。

28.中断处理过程包括哪些操作步骤?29.同步控制的概念。

30.在CPU中如何进行指令暂存?31.DRAM芯片采用异步刷新时单元刷新间隔时间和刷新信号周期之间的关系。

计算机组成原理复习提纲

计算机组成原理复习提纲

《计算机组成原理》课程复习Ch.1 绪论1.冯.诺依曼计算机的主要思想.12.计算机系统的定义、计算机系统的层次结构.13. 计算机的性能指标.14. 计算机输入/输出设备。

15. 区分指令字和数据字的两种方法。

1Ch.2 运算方法和运算器1. 定点数的表示:有符号数、无符号数、最大数、最小数12. 浮点数表示:IEEE754的32表示方法,真值与IEEE754间的转换13.机器数:原码、反码、补码、移码的转换与计算,奇偶校验。

14.[x]补+[y]补=[x+y]补,[x]补+[-y]补=[x-y]补公式的证明和具体计算.15. 溢出?溢出的两种检测方法—双符号位和单符号位.16. 行波进位补码加减法器的原理,延时时间的计算;一位补码加减法器5T延时进位与2T延时进位的逻辑关系。

17.74ls181的性质、进位的计算,证明Xi.Yi=Yi,Xi+Yi=Xi,先行进位的原理;由2个74ls181和1个74ls182组成一个8位二级先行进位的运算器。

??????8.三种内部总线?总线?9.浮点数计算中的阶的表示、对阶的方法、左规格化和右规格化、舍入。

10.P58的公式2.40和例题32。

11.定点数的双符号表示和计算。

????????????Ch.3 多层次的存储器1.计算机系统中多层次存贮器的组成。

12. 存储器的重要指标,特别是存取时间、存储周期和存储器带宽定义和关系。

13. 动态存储器的刷新方式。

14. 存储器的字、位和字位扩展方法,主要是地址线、选片线和数据线的连接。

15. 双端口存储器工作原理和冲突消解方法。

16. 多模块交叉存储器的结构、交叉存取度、带宽、加速比。

17. Cache工作原理、地址映射方式的比较、替换策略(LFU和LRU)和写策略。

????????8. Cache命中率、效率和平均访问时间的计算方法。

1Ch.4 指令系统1. 指令和指令系统的定义。

2. 指令的格式,以及各部分的意义。

计算机组成原理复习提纲

计算机组成原理复习提纲

计算机组成原理复习提纲一、计算机系统概述二、(一)计算机发展历程三、(二)计算机系统层次结构四、 1. 计算机硬件的基本组成五、 2. 计算机软件的分类六、 3. 计算机的工作过程七、(三)计算机性能指标八、吞吐量、响应时间;cpu时钟周期、主频、CPI、cpu执行时间;MIPS、MFLOPS。

九、二、数据的表示和运算十、(一)数制与编码十一、 1. 进位计数制及其相互转换十二、 2. 真值和机器数十三、 3. BCD码十四、 4. 字符与字符串十五、 5. 三种数据校验码及其特点:十六、(二)定点数的表示和运算十七、 1. 定点数的表示十八、无符号数的表示;有符号数的表示。

十九、 2. 定点数的运算二十、定点数的位移运算;原码定点数的加/减运算;补码定点数的加/减运算;定点数的乘/除运算;溢出概念和判别方法。

3.数字电路的三种状态三、存储器层次机构(一)存储器的分类(二)存储系统的概念和分类、结构层次和特点(三)半导体随机存取存储器1. SRAM存储器的工作原理、特点、2. DRAM存储器的工作原理(四)主存储器与cpu的连接:存储器系统设计3.存储器模块的交叉编码:存储器带宽的计算(五)高速缓冲存储器(Cache)1. 程序访问的局部2. Cache的基本工作原理和命中率、平均存取时间、加速比、Cache的效率3. Cache和主存之间的映射方式4. Cache中主存块的替换算法:5. Cache写策略(八)虚拟存储器1. 虚拟存储器的基本概念、工作原理、2. 页式虚拟存储器3. 段式虚拟存储器4. 段页式虚拟存储器5. TLB(快表)6、FIFO、LRU的替换算法四、指令系统(一)指令格式1. 指令的基本格式2. 定长操作码指令格式3. 扩展操作码指令格式(二)指令的寻址方式1. 有效地址的概念2. 数据寻址和指令寻址3.常见的七种寻址方式(三) CISC和RISC的基本概念五、中央处理器(cpu)(一) cpu的功能和基本结构1.指令周期、机器周期、时钟周期的概念和三者的关系(二)指令执行过程(三)数据通路的功能和基本结构(四)控制器的分类、功能和工作原理1. 硬布线控制器的特点2. 微程序控制器的特点和工作原理微程序、微指令和微命令;微指令的格式、分类、编码方式3.可编程逻辑控制器的特点(五)指令流水线引起流水线阻塞的因素:三种相关及三种数据相关六、总线(一)总线概述1. 总线的基本概念2.总线的分类和总线结构的分类3. 总线的组成及性能指标(二)总线仲裁1. 集中仲裁方式的分类:菊花链、优先级编码、计数器2. 分布仲裁方式(三)总线操作和定时1. 同步定时方式2. 异步定时方式(四)总线标准七、输入输出(I/O)系统(一) I/O系统基本概念(二)外部设备1. 输入设备:键盘、鼠标2. 输出设备:显示器(VRAM)的容量与速度的计算、打印机3. 外存储器:硬盘存储器的容量与速度的计算、磁盘阵列、光盘存储器多种磁记录方式与自同步能力二十一、二十二、(三) I/O接口(I/O控制器)二十三、 1. I/O接口的功能和基本结构二十四、 2. I/O端口及其编址二十五、(四) I/O方式二十六、 1. 程序查询方式二十七、 2. 程序中断方式二十八、中断的基本概念;中断响应过程;中断处理过程;多重中断和中断屏蔽的概念。

计算机组成原理复习提纲

计算机组成原理复习提纲

《计算机组成原理》复习提纲第1章计算机系统概论1.冯〃诺依曼型计算机的主要设计思想,这种类型的计算机包括存储器、运算器、控制器、接口通道与I/O设备等部分。

2.计算机系统包括硬件和软件两大部分,硬件是物质基础,软件是解题的灵魂;计算机的工作过程主要是周而复始地取出指令、解释指令和执行指令的过程。

3.指令和数据均以二进制代码存于内存中,计算机如何区分出指令和数据?4.计算机系统的主要性能指标:字长,存储容量,运算速度等。

5.认识和分析计算机系统的一种观点是按功能划分的多级层次结构,通常划分为五级的层次结构。

6.合理分配软硬件之功能是计算机总体结构的重要内容,软、硬件逻辑功能的等效性。

7.本章主要的术语及概念:运算器、控制器、中央处理器CPU、主机、存储器、接口通道、I/O设备、总线、存储程序、程序控制、硬件、软件、固件、运算速度、存储容量、单元地址、存储单元、程序、指令。

第2章运算方法和运算器1.进位计数制的两要素是基数R和位权R i,不同进位制之间数的转换方法。

2.数值数据的定点与浮点表示法,表数范围及数的表示精度。

3.规格化浮点数的表数范围(以R=2为例):×2-1×(1-2-n)式中:m,n为不包括符号位在内的阶码位数和尾数位数。

4.十进制数串在计算机中的两种表示形式:字符串形式和压缩的十进制数串形式。

5.机器数(机器码)的形式:原码、反码、补码和移码四种,他们的特点。

重点是原码和补码。

6.字符的ASCII码与字符串的表示方法,汉字的表示方法有汉字的输入编码、汉字的机内码和汉字的字形码。

数据校验码-奇偶检错码和循环冗余码。

7.补码定点加减运算的规则,双符号位补码的运算步骤及溢出判断。

[x±y]补=[x]补+[±y]补(mod 2)8.常规定点乘法运算掌握原码一位乘法的算法及运算过程。

9.常规定点除法运算掌握原码加减交替法除法的算法及运算过程。

10. 浮点运算的方法,浮点四则运算,重点是浮点加减法运算过程。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

注:广东海洋大学计算机组成原理复习提纲,文档及答案由阿稻想洋洋完善上传提供,如有疑问或不妥之处,请自行解决或联系师兄我。

题目虽好,但好像与真题有所偏差,仅供参考,作为补充,建议主要还是看2016九成真题。

一、选择题1.指令周期是指____C_。

A.CPU从主存取出一条指令的时间。

B.CPU执行一条指令的时间C.CPU从主存取出一条指令加上执行这条指令的时间D.时钟周期时间2.以下四种类型指令中,执行时间最长的是_C_____。

A.RR型B.RS型C.SS型D.程序控制指令3.某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为____D_。

A.8,512B.512,8C.18,8D.19,84.某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为_____D_。

A64,16B16,64C64,8D16,16 5.描述PCI总线中基本概念不正确的句子是_C_____。

A HOST总线不仅连接主存,还可以连接多个CPUB PCI总线体系中有三种桥,它们都是PCI设备C以桥连接实现的PCI总线结构不允许许多条总线并行工作D桥的作用可使所有的存取都按CPU的需要出现在总线上6.若[X]补=11010011,则X的十进制数真值是____B__。

A.71B.-45C.65D.-637.存贮单元是指___B___。

A.存放一个二进制信息位的存贮元B.存放一个机器字的所有存贮元集合 C.存放一个字节的所有存贮元集合 D.存放两个字节的所有存贮元集合8.以下叙述中正确描述的句子是:___A___。

A同一个CPU周期中,可以并行执行的微操作叫相容性微操作B同一个CPU周期中,不可以并行执行的微操作叫相容性微操作C同一个CPU周期中,可以并行执行的微操作叫相斥性微操作9.寄存器间接寻址方式中,操作数处在_____B_。

A.通用寄存器B.主存单元C.程序计数器D.堆栈10.如果浮点数尾数用补码表示,则判断下列哪一项的运算结果是规格化数C______。

A 1.11000B0.01110C1.00010D0.0101011.CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量是___B___。

A.512KBB.1MBC.256KBD.2MB12.计算机的外围设备是指____D__。

A.输入/输出设备B.外存储器C.远程通信设备D.除了CPU和内存以外的其它设备13.计算机系统中的存贮器系统是指_D_____。

A RAM存贮器B ROM存贮器C主存贮器D cache、主存贮器和外存贮器14.下列数中最大的数是__A____。

A.(10011001)2B.(227)8C.(98)16D.(152)1015.为确定下一条微指令的地址,通常采用断定方式,其基本思想是__C____。

A.用程序计数器PC来产生后继微指令地址B.用微程序计数器μPC来产生后继微指令地址C.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址D.通过指令中指定一个专门字段来控制产生后继微指令地址16.某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范围是C______。

A0—4MB B0—2MB C0—2M D0—1MB若按半字就是16位了4MB=32Mb也就是说这个存储器能存放的位是32Mb现在一个地址就是16b显然32/16=2M。

不要认为32位就能寻找2的32次方就是4G的地址空间那是错的。

17.主存贮器和CPU之间增加cache的目的是___A___。

A.解决CPU和主存之间的速度匹配问题B.扩大主存贮器的容量C.扩大CPU中通用寄存器的数量D.扩大外存的容量18.采用串行接口进行7位ASCII码传送,带有1位奇校验位,l 位起始位和1位停止位,当字符传送速率为500字符/s时,波特率为____A__。

A.5000波特B.9000波特C.1000波特D.4800波特500*(7+1+1+1)=500019.寄存器间接寻址方式中,操作数处在_____B_。

A.通用寄存器B.主存单元C.程序计数器D.堆栈20.在集中式总线仲裁中,_B___方式响应时间最快,_A___方式对_C___最敏感。

A.菊花链方式B.独立请求方式C.电路故障D.计数器定时查询方式21.设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为_____A_。

A.EA=(X)+DB.EA=(X)+(D)C.EA=((X)+D)D.EA=((X)+(D))22.中断向量地址是:___B___。

A.子程序入口地址B.中断服务例行程序入口地址C.中断服务例行程序入口地址的指示器D.中断返回地址23.对计算机的软、硬件资源进行管理的是____A___。

A.操作系统B.数据库管理系统C.语言处理系统D.用户程序24.以下有关RISC的描述中,正确的是______。

A.RISC的主要目标是减少指令数,提高指令执行效率B.为了实现兼容,新设计的RISC,是从原来CISC系统的指令系统中挑选一部分实现的。

C.采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况。

D.RISC设有乘、除法指令和浮点运算指令。

25.____D__表示法主要用于表示浮点数中的阶码。

A.原码B.补码C.反码D.移码二、填空题1.计算机系统中的存储器分为指令内存___和__外存____。

在CPU执行程序时,必须将指令存放在_内存____中。

2.总线仲裁部件通过采用_优先级_____策略或_公平_____策略,选择其中一个主设备作为总线的下一次主方,接管_总线控制权。

3.当代流行的标准总线追求与_结构__、_CPU__、__技术__无关的开发标准。

4.Cache是一种____高速缓冲__存储器,是为了解决CPU和主存之间_速度_____不匹配而采用的一项重要硬件技术。

现发展为多级cache体系,_指令cache与数据cache___分设体系。

5.计算机系统中,下列部件都能够存储信息:①主存②CPU 内的通用寄存器③cache④磁带⑤磁盘。

按照CPU存取速度排列,由快到慢依次为②③①⑤④,其中,内存包括___①③___;属于外存的是_④⑤____。

6.一般来讲,取指周期中从内存读出的信息流是___指令流_____,一定送往____指令___寄存器;在执行周期中从内存读出的信息流是__数据流_____。

7.一个较完善的指令系统应包含_数据__类指令,_算术__类指令,_逻辑__类指令,程序控制类指令,I/O类指令,字符串类指令,系统控制类指令。

8.PCI是一个与处理器无关的_高速外围总线_____,它采用___同步__时序协议和__集中____式仲裁策略。

9.根据操作数所在位置,操作数在寄存器中,为_寄存器_____寻址方式;操作数地址在寄存器,为__寄存器间接____寻址方式;操作数在指令中,为__立即____寻址方式。

10.计算机硬件包括A.存储器______,B.__控制器____,C.__运算器____,适配器,输入/输出设备。

11.存储器的技术指标是A._容量_____、B.___存取时间___、C.__存取周期____和存储器带宽。

12.用16K×8位EPROM芯片组成128K×32位的只读存储器,则数据寄存器A._32___位、地址寄存器B.__17____位、共需EPROM芯片C.___32___个。

13.主存与cache的地址映射有____全相联映射_____、___直接映射______、___组相联映射______三种方式。

三、简答题1.指令和数据均存放在内存中,计算机如何从时间和空间上区分它们是指令还是数据。

从时间上讲,取指令事件发生在“取指周期”,取数据事件发生在“执行周期”。

从空间上讲,从内存读出指令流流向控制器(指令寄存器)。

从内存读出数据流流向运算器(通用寄存器)2.什么是指令周期?什么是机器周期?什么是时钟周期?三者之间的关系如何?答:指令周期:取出一条指令并且执行这条指令的时间;机器周期:又称cpu周期,cpu一次访问内存的时间,通常用内存中读取一个指令字的最短时间来规定CPU周期时钟周期:处理操作的最基本单位。

(CPU的主频)指令周期、机器周期和时钟周期之间的关系:指令周期通常用若干个机器周期表示,而机器周期时间又包含有若干个时钟周期。

3.PCI总线中三种桥的名称是什么?桥的功能是什么?4.在寄存器—寄存器型,寄存器—存储器型和存储器—存储器型三类指令中,哪类指令的执行时间最长?哪类指令的执行时间最短?为什么?答:存储器-存储器型时间最长,寄存器-寄存器型时间最短,因为前者要两次访问内存,而后者不用访问内存!(寄存器-寄存器型执行速度最快,存储器-存储器型执行速度最慢。

因为前者操作数在寄存器中,后者操作数在存储器中,而访问一次存储器所需的时间一般比访问一次寄存器所需时间长。

)5.流水线中存在哪三种数据相关冲突会使流水线发生断流?如何解决数据相关冲突?流水线中有三类数据相关冲突:写后读(RAW)相关;读后写(WAR)相关;写后写(WAW)相关。

解决数据相关冲突的办法:在流水CPU的运算器中设置若干运算结果缓冲寄存器,暂时保留运算结果,以便于后继指令直接使用,这称为“向前”或定向传送技术6.简述cache的基本原理。

1.CPU与Cache之间的数据交换是以字为单位,而Cache与主存之间的数据交换是以块为单位。

一个块由通常若干定长的字组成。

2.因此Cache的基本原理是当CPU要读取主存中一个字时,总是将存放该字的内存地址同时发给Cache和主存。

此时Cache控制逻辑立即依据地址判断该字当前是否已在Cache中若是将此字立即传送给CPU,CPU无需再访问主存让主存访问失效,若非,则用主存读周期把此字从主存读出送到CPU 与此同时把含有这个字的数据块从主存读出并装入到Cache中Cache中较旧的内容块替换掉。

这种替换控制由始终管理Cache使用情况的硬件逻辑电路来实现最常用的替换算法为LRU最近最少使用策略。

8.已知某8位机的主存采用半导体存储器,地址码为18位,采用4K×4位的SRAM芯片组成该机所允许的最大主存空间,并选用模块条形式,问:a.若每个模块条为32K×8位,共需几个模块条?(182*8)/(32k*8)=8(个)b.每个模块条内有多少片RAM芯片?(152/122)*(8位/4位)=16即(32K X8)/4K X4=16(片)c.主存共需多少RAM芯片?8*16=128(片)9.什么是刷新?刷新操作有哪两种方式,各有什么特点?对DRAM定期进行的全部重写过程;集中式刷新、分布式刷新集中式刷新:DRAM的所有行在每一个刷新周期中都被刷新分布式刷新:每一行的刷新插入到正常的读、写周期之中10.求十进制数-113的原码表示,反码表示,补码表示表示(用8位二进制表示,并设最高位为符号位,真值为7位)。

相关文档
最新文档