华师网络2014年9月课程考试《数字电路》练习测试题库及答案

合集下载

(完整版)数字电路基础考试题(附参考答案)

(完整版)数字电路基础考试题(附参考答案)

数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。

(a) 二进制数 (b) 十进制数 (c)八进制数 (d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门3.用不同数制的数字来表示2007,位数最少的是 。

(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。

(a )26 (b )24 (c )22 (d )20 5.8421BCD 码10000111表示的十进制数是 。

(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( ) (a) 1=++B A B A (b)B A B A A +=+(c)B A B A B A AB +=+ (d) B A AB +=8. 下列电路中,属于时序逻辑电路的是( ). (a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。

(a) 4 (b) 8 (c) 16 (d) 无法确定10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。

(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11.十进制数24转换为二进制数,结果为 。

(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O )275(( )D , 。

(a )275 (b) 629 (c) 2750 (d) 220013.三态门的第三态是 。

(a )低电平 (b )高电平(c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案一、选择题(每题10分,共20分)1. 下列数字电路元件中,属于组合逻辑的是A. 集线器B. 隧道二极管C. 寄存器D. D触发器答案:A2. 十进制数 8 的二进制表示形式为A. 1010B. 1110C. 1000D. 1001答案:C3. 十六进制数 B 的二进制表示形式为A. 1010B. 1101C. 1111D. 1011答案:D4. 以下哪个逻辑门的输出是其他逻辑门输出的非A. 与门B. 或门C. 非门D. 异或门答案:C二、填空题(每题10分,共20分)1. 使用 2 输入 AND 门,将 A 和 B 两个开关输入,如果 A 和 B 均为高电平时,输出为________答案:高电平2. 使用 2 输入 OR 门,将 A 和 B 两个开关输入,如果 A 和 B 中有一个或两个为高电平时,输出为________答案:高电平3. 使用 2 输入 XOR 门,将 A 和 B 两个开关输入,如果 A 和 B 中只有一个为高电平时,输出为________答案:高电平4. 使用 2 输入 NAND 门时,输出为低电平的条件是________答案:A 和 B 均为高电平三、简答题(每题20分,共40分)1. 请简述组合逻辑和时序逻辑的区别。

答案:组合逻辑是指电路的输出仅由当前时刻的输入确定,与之前的输入无关。

组合逻辑电路的输出仅取决于输入信号的组合,对于相同的输入,始终保持相同的输出。

而时序逻辑是指电路的输出除了与当前输入有关外,还与之前的输入和输出有关。

时序逻辑电路的输出不仅取决于输入信号的组合,还受到电路之前状态的影响。

2. 请简述二进制和十六进制之间的转换原理。

答案:二进制是一种基于2的数制,只有两个数位 0 和 1。

而十六进制是一种基于16的数制,包含了 0 到 9 的数字和 A 到 F 的六个字母。

进行二进制到十六进制的转换时,将二进制数按照每四位分组,然后将每个四位二进制数转换为相应的十六进制数,最终得到的十六进制数就是对应的表示。

华师网络2014年9月课程考试《模拟电路》练习测试题库及答案

华师网络2014年9月课程考试《模拟电路》练习测试题库及答案

华中师范大学网络教育学院《模拟电路》练习测试题库及答案一、填空题1、在电容滤波和电感滤波中,_______适用于大电流负载。

2、共模信号通常称为________信号,通常要求共模放大倍数越_______越好。

3、正弦振荡器的幅度平衡条件为_________, 相位平衡条件为 ___________。

4、差动放大电路可以抑制_________信号、克服共模干扰。

5、某放大电路输入信号为10pA时,输出为500 mV,它的增益是__________,属于___________放大电路。

6、在同相输入比例放大器中引入了深度电压__________。

7、为了提高功率放大器的输出功率和效率,三极管应工作在乙类状态,而要避免交越失真,则应工作在______状态。

8、负反馈放大器互导增益的定义为:__________。

9、在稳定放大器输出电压的同时,放大器的输出电阻要减少,输入电阻要增加,应选用________。

10、集成运放在线性应用时,有“虚短”和______。

11、串联负反馈使电压增益下降,________不变。

12、串联负反馈使电压增益_____,电流增益_____。

13、电流源有________________的特点,在模拟电路中常把它作为负载使用。

14、差模电压增益与共模电压增益之比称为__________。

15、某电路要求在稳定放大器输出电流的同时,放大器的输出电阻要增加,输入电阻要减小,应选用_____负反馈型电路。

16、差分放大器双端输出时,对________信号有较强的抑制能力,而对__________信号有较强的放大作用。

17、两个射级输出器组成的乙类互补对称电路,输出波形会产生交越失真,为了消除这种失真,可以给电路添加 ______电路。

18、电感三点式振荡器是从 ________支路引出负反馈电压的。

19、L C正弦波振荡器的基本形式有__________、__________、__________。

(完整版)数字电路试题及参考答案

(完整版)数字电路试题及参考答案

《数字电路》试卷及答案一、【单项选择题】 ( 本大题共20 小题,每题 2 分,共40 分) 在每题列出的四个选项中只有一个选项是切合题目要求的,请将正确选项前的字母填在答题卷相应题号处。

1、关于钟控 RS触发器,若要求其输出“ 0”状态不变,则输入的RS信号应为( A)。

[A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X2、以下各电路中,( B)能够产生脉冲准时。

[A]多谐振荡器[B]单稳态触发器[C]施密特触发器[D]石英晶体多谐振荡器3、以下逻辑电路中为时序逻辑电路的是(C)。

[A]变量译码器[B]加法器[C]数码存放器[D]数据选择器4、同步时序电路和异步时序电路比较,其差别在于后者(B)。

[A]没有触发器[B]没有一致的时钟脉冲控制[C]没有稳固状态[D]输出只与内部状态相关5、当用专用输出构造的PAL设计时序逻辑电路时,一定还要具备有(A)。

[A]触发器[B]晶体管[C] MOS 管[D]电容6、能将输出端直接相接达成线与的电路有(C)。

[A] TTL 与门[B]或门[C]三态门[D]三极管非门7、 TTL 与非门的剩余脚悬空等效于(A)。

[A] 1[B] 0[C] Vcc[D] Vee8、以下哪一条不是除去竟争冒险的举措(B)。

[A]接入滤波电路[B]利用触发器[C]加当选通脉冲[D]改正逻辑设计9、主从触发器的触发方式是(D)。

[A] CP=1[B] CP上涨沿[C] CP 降落沿[D]分两次办理10、组合型 PLA 是由( A)组成。

[A]与门阵列和或门阵列[B]一个计数器[C]一个或阵列[D]一个存放器11、以下四个数中,最大的数是(B)。

[A] (AF) 16[B] (001010000010)8421BCD[C] (10100000) 2[D] (198) 1012、触发器有两个稳态,储存8 位二进制信息要(B)个触发器。

[A] 2[B] 8[C] 16[D] 3213、以下门电路属于双极型的是(A)。

华中师大《数字电路》练习测试题库及答案

华中师大《数字电路》练习测试题库及答案

华中师范大学网络教育学院《数字电路》练习测试题库及答案一、单项选择题。

1、在下列逻辑电路中,不是组合逻辑电路的是------ 。

A. 译码器B. 编码器C. 全加器D. 寄存器2、时序电路可以由____________组成。

A.门电路B. 触发器或门电路C. 触发器或触发器和门电路的组合3、时序电路输出状态的改变____________。

A. 仅与该时刻输入信号的状态有关B. 仅与时序电路的原状态有关C. 与以上两者皆有关4、组合电路的竞争和险象是指___________。

A. 输入信号有干扰时,在输出端产生了干扰脉冲B. 输入信号改变状态时,输出端可能出现的虚假信号C. 输入信号不变时,输出端可能出现的虚假信号5、仅具有“置0” “置1”功能的触发器叫___________。

A. JK触发器B. RS触发器C. D触发器6、译码电路的输入量是____________。

A. 二进制B. 十进制C. 某个特定的输入信号7、由n个JK触发器构成的扭环形计数器,其有效计数状态共有___________个A.n;B.2的n次方;C.2n8、编码电路和译码电路中,____________电路的输出是二进制代码。

A. 编码B. 译码C. 编码和译码9、ROM是指_____________。

A. 随机读写存储器B. 只读存储器C. 不可擦除式只读存储器D. 可擦可编程只读存储器10、寄存器在电路组成上的特点是____________。

A. 有CP输入端,无数据输入端B. 有CP输入端和数据输入端C. 无CP输入端,有数据输入端11、组合电路的竞争和险象是指___________。

A. 输入信号有干扰时,在输出端产生了干扰脉冲B. 输入信号改变状态时,输出端可能出现的虚假信号C. 输入信号不变时,输出端可能出现的虚假信号12、若使JK 触发器仅有翻转功能,控制端J 、K 正确接法是___________。

A .J= K= Q nB .J=K=1C .J=K=013、逻辑函数中的最小项_______________。

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案一、选择题(每题2分,共20分)1. 数字电路中最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 以下哪个不是数字电路的优点?A. 高速度B. 低功耗C. 可编程性D. 易于制造3. 一个3输入的与门,当所有输入都为1时,输出为:A. 0B. 1C. 2D. 34. 触发器的主要用途是:A. 存储一位二进制信息B. 进行算术运算C. 执行逻辑判断D. 放大信号5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出可以延迟输入C. 没有记忆功能D. 可以进行复杂的逻辑运算二、填空题(每空2分,共20分)6. 一个典型的数字电路由________、________和输出三部分组成。

7. 一个4位二进制计数器可以计数的最大数值是________。

8. 一个D触发器的两个主要输入端是________和________。

9. 在数字电路中,________是一种常用的同步信号,用于协调电路的时序。

10. 一个3-8译码器可以将3位二进制信号转换为________种可能的输出状态。

三、简答题(每题15分,共30分)11. 简述数字电路与模拟电路的主要区别。

12. 解释什么是时钟信号,并说明它在数字电路中的作用。

四、计算题(每题15分,共30分)13. 给定一个逻辑表达式 Y = A'B + AB',使用卡诺图化简该表达式,并画出相应的逻辑电路图。

14. 设计一个2位二进制计数器,使用D触发器实现,并说明其工作原理。

答案一、选择题1. 答案:A(与逻辑)2. 答案:D(易于制造)3. 答案:B(1)4. 答案:A(存储一位二进制信息)5. 答案:B(输出可以延迟输入)二、填空题6. 答案:输入、处理7. 答案:15(2^4 - 1)8. 答案:数据输入(D)、时钟输入(CLK)9. 答案:时钟信号(Clock Signal)10. 答案:8三、简答题11. 数字电路与模拟电路的主要区别在于:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。

华师网络2014年9月课程考试《初等数论》练习题库及答案

华师网络2014年9月课程考试《初等数论》练习题库及答案

华中师范大学职业与继续教育学院《初等数论》练习题库及答案一 填空题(每空2分)1.写出30以内的所有素数 .考查章节:第2、3课时; 难易程度: 较易; 答题时间: 0.5分钟 2.,(,)(,)(,)a b a b a b a b =设是任意两个不为零的整数,则 . 考查章节:第6、7课时; 难易程度: 易; 答题时间: 0.5分钟3.若,a b 是非零整数,则a 与b 互素的充要条件是存在整数,x y ,适合 .考查章节:第10、11课时; 难易程度: 较易; 答题时间: 0.5分钟4.写出180的标准分解式是 ,其正约数个数有 个.考查章节:第12、13课时; 难易程度: 一般; 答题时间: 1分钟 5.,1,2,,a b a b 设与是正整数则在中能被整除的整数恰有 个.考查章节:第14、15课时; 难易程度: 易; 答题时间: 0.5分钟6.设,a b 是非零整数,c 是整数,方程ax by c +=有整数解(,x y )的充要条件是 .考查章节:第16、17课时; 难易程度: 易; 答题时间: 0.5分钟7. 若整数集合A 是模m 的完全剩余系,则A 中含有 个整数. 考查章节:第23、24课时; 难易程度: 一般; 答题时间: 1分钟 8.ϕ(3)= ;ϕ(4)= .9.当p 素数时,(1)()p ϕ= ;(2)()k p ϕ= .考查章节:第25、26课时; 难易程度: 较难; 答题时间: 1.5分钟10.(),(,)1,1m m a m a ϕ=-≡设是正整数则 (mod ).m考查章节:第27、28课时; 难易程度: 较难; 答题时间: 1.5分钟11.,,p p a a a -≡设是素数则对于任意的整数有 (mod ).p考查章节:第27、28课时; 难易程度: 较难; 答题时间: 1.5分钟12.已知235(mod7)x +≡,则x ≡ (mod 7).考查章节:第29、30课时; 难易程度: 较难; 答题时间: 1.5分钟13.同余方程22(mod7)x ≡的解是 .考查章节:第1、2课时; 难易程度: 一般; 答题时间: 1分钟14.同余方程2310120(mod9)x x ++≡的解是 .考查章节:第33、34课时; 难易程度: 较难; 答题时间: 1.5分钟15.(,)1n p =若,n p 是模的二次剩余的充要条件是 .考查章节:第37、38课时; 难易程度: 一般; 答题时间: 1分钟 16.(,)1n p =若,n p 是模的二次非剩余的充要条件是 .考查章节:第37、38课时; 难易程度: 一般; 答题时间: 1分钟 17.3()=5 ; 4()=5.考查章节:第39、40课时; 难易程度: 较难; 答题时间: 1.5分钟 18.,p 设是奇素数则2()p= .19.,p 设是奇素数则1()p = ;-1()p = .考查章节:第39、40课时; 难易程度: 一般; 答题时间: 1分钟 20. 5()=9 ; 2()=45. 考查章节:第43、44课时; 难易程度: 较难; 答题时间: 1.5分钟二 判断题(判断下列结论是否成立,每题2分). 1. ||,|a b a c x y Z a bx cy ⇒∈+且对任意的有.考查章节:第2、3课时; 难易程度: 易; 答题时间: 0.5分钟2. (,)(,),[,][,]a b a c a b a c ==若则.考查章节:第8、9课时; 难易程度: 较难; 答题时间: 1分钟3. 23|,|a b a b 若则.考查章节:第8、9课时; 难易程度: 较难; 答题时间: 1分钟 4.(mod ),0,(mod ).a b m k k N ak bk mk ≡>∈⇒≡考查章节:第21、22课时; 难易程度: 一般; 答题时间: 1分钟 5.(mod )(mod ).ac bc m a b m ≡⇒≡考查章节:第21、22课时; 难易程度: 一般; 答题时间: 1分钟6. 22(mod ),(mod )(mod )a b m a b m a b m ≡≡≡-若则或至少有一个成立.考查章节:第21、22课时; 难易程度: 较难; 答题时间: 1分钟7. 222(mod ),(mod )a b m a b m ≡≡若则.考查章节:第21、22课时; 难易程度: 较难; 答题时间: 1分钟 8. 若x 通过模m 的完全剩余系,则x b +(b 是整数)通过模m 的完全剩余系.9. 1212{,,,}{,,,}.m m a a a b b b 若与都是模m 的完全剩余系1122{,,,}.m m a b a b a b m +++则也是模的完全剩余系考查章节:第23、24课时; 难易程度: 一般; 答题时间: 1分钟10.若(,)1a m =,x 通过模m 的简化剩余系,则ax b +也通过模m 的简化剩余系.考查章节:第23、24课时; 难易程度: 一般; 答题时间: 1分钟 11.12121212,,(,)1,()()().m m N m m m m m m ϕϕϕ∈==若则考查章节:第25、26课时; 难易程度: 易; 答题时间: 0.5分钟 12. 同余方程24330(mod15)x x -+≡和同余方程2412120(mod15)x x +-≡是同解的.考查章节:第29、30课时; 难易程度: 较难; 答题时间: 1.5分钟13. (mod ).ax b m ax my b ≡+=同余方程等价于不定方程考查章节:第29、30课时; 难易程度: 较难; 答题时间: 1分钟 14. 2,(mod ),() 1.a m x a m m ≡=当是奇素数时若有解则考查章节:第43、44课时; 难易程度: 较难; 答题时间: 1.5分钟15. 2,()1,(mod ).am x a m m=≡当不是奇素数时若则方程一定有解 考查章节:第43、44课时; 难易程度: 较难; 答题时间: 1.5分钟21.σ(288)=_______________;ϕ(288)=________________。

数字电路练习题及答案

数字电路练习题及答案

数字电路练习题及答案选择题:1.下列四个数中,与十进制数10不相等的是A、16B、2C、8421BCDD、82.N个变量可以构成多少个最小项A、NB、2NC、2ND、2N-13.下列功能不是二极管的常用功能的是A、检波B、开关C、放大D、整流4..将十进制数10转换成八进制数是A、20B、22C、21D、235.译码器的输入地址线为4根,那么输出线为多少根A、B、12C、16D、206.能把正弦信号转换成矩形脉冲信号的电路是A、多谐振荡器B、D/A转换器C、JK触发器D、施密特触发器7.三变量函数F?A,B,C??A?BC的最小项表示中不含下列哪项A、m2B、 m5C、m3D、 m78.用PROM来实现组合逻辑电路,他的可编程阵列是 A、与阵列 B、或阵列C、与阵列和或阵列都可以D、以上说法都不对9.A/D转换器中,转换速度最高的为转换A、并联比较型B、逐次逼近型C、双积分型D、计数型10.关于PAL器件与或阵列说法正确的是A、只有与阵列可编程B、都是可编程的C、只有或阵列可编程D、都是不可编程的11. 当三态门输出高阻状态时,输出电阻为A、无穷大B、约100欧姆C、无穷小D、约10欧姆12为使采样输出信号不失真地代表输入模拟信号,采样频率fs和输入模拟信号的最高频率A、fs≥C、fs≥2fImax fImax fImax的关系是 fImaxB、fs≤D、fs≤2fImax13. 下列说法不正确的是A.集电极开路的门称为OC门B.三态门输出端有可能出现三种状态C.OC门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输14. 以下错误的是A.数字比较器可以比较数字大小B.实现两个一位二进制数相加的电路叫全加器C.实现两个一位二进制数和来自低位的进位相加的电路叫全加器D.编码器可分为普通全加器和优先编码器15. 下列描述不正确的是A.触发器具有两种状态,当Q=1时触发器处于1态 B.时序电路必然存在状态循环C.异步时序电路的响应速度要比同步时序电路的响应速度慢D.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象16.离散的,不连续的信号,称为。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

华中师范大学网络教育学院《数字电路》练习测试题库及答案一、单项选择题。

1、在下列逻辑电路中,不是组合逻辑电路的是------ 。

A. 译码器B. 编码器C. 全加器D. 寄存器2、时序电路可以由____________组成。

A.门电路B. 触发器或门电路C. 触发器或触发器和门电路的组合3、时序电路输出状态的改变____________。

A. 仅与该时刻输入信号的状态有关B. 仅与时序电路的原状态有关C. 与以上两者皆有关4、组合电路的竞争和险象是指___________。

A. 输入信号有干扰时,在输出端产生了干扰脉冲B. 输入信号改变状态时,输出端可能出现的虚假信号C. 输入信号不变时,输出端可能出现的虚假信号5、仅具有“置0” “置1”功能的触发器叫___________。

A. JK触发器B. RS触发器C. D触发器6、译码电路的输入量是____________。

A. 二进制B. 十进制C. 某个特定的输入信号7、由n个JK触发器构成的扭环形计数器,其有效计数状态共有___________个A.n;B.2的n次方;C.2n8、编码电路和译码电路中,____________电路的输出是二进制代码。

A. 编码B. 译码C. 编码和译码9、ROM是指_____________。

A. 随机读写存储器B. 只读存储器C. 不可擦除式只读存储器D. 可擦可编程只读存储器10、寄存器在电路组成上的特点是____________。

A. 有CP输入端,无数据输入端B. 有CP输入端和数据输入端C. 无CP输入端,有数据输入端11、组合电路的竞争和险象是指___________。

A. 输入信号有干扰时,在输出端产生了干扰脉冲B. 输入信号改变状态时,输出端可能出现的虚假信号C. 输入信号不变时,输出端可能出现的虚假信号12、若使JK触发器仅有翻转功能,控制端J、K正确接法是___________。

A.J= K= Q n B.J=K=1 C.J=K=013、逻辑函数中的最小项_______________。

A. 任何两个不同的最小项乘积为1B. 任何两个不同的最小项乘积为0C. 任何两个不同的最小项乘积为1或014、下列触发器中,没有约束条件的是_________ 。

A.基本RS触发器B.主从RS触发器C.钟控RS触发器 D. 边沿D触发器15、译码电路的输出量是____________。

A. 二进制代码B. 十进制数C. 某个对应的输出信号16、七段数码显示译码电路应有____________个输出端。

A. 8个B. 7个C. 16个17、通常计数器应具有___________功能。

A. 清零、置数、累计CP个数B. 存取数据C. 两者皆有18、二进制译码器是指____________。

A. 将二进制代码转换成某个对应的输出信号B. 将某个特定的输入信号转换成二进制数C. 具有以上两种功能19、译码电路的输入量是____________。

A. 二进制B. 十进制C. 某个特定的输入信号20.某逻辑函数F = ABC ,它的反函数F应是________________。

a .ABCb .A+B+Cc .C B A ++21.下列等式正确的是______________。

a .A(AB )=A+B b. AB+ A B =A+ BA+AB+B=A +B d. A C B A ++=B C22.组合逻辑电路的设计是指____________。

a .已知逻辑要求,求解逻辑表达式并画逻辑图的过程b .已知逻辑要求,列真值表的过程c .已知逻辑图,求解逻辑功能的过程23.以下错误的是_____________。

a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器24. 组合逻辑电路的特点是_____________。

a . 含有记忆元件b .输出、输入间有反馈通路c .电路输出与以前状态有关d .全部由门电路构成。

25.仅具有“置0”、“置1”功能的触发器称为____________。

a .JK 触发器b .RS 触发器c .D 触发器d .T 触发器26.函数C B AB C A F ⋅++=,当变量取值为______________时,不会出现冒险现象。

a .B = C = 1 b. B = C = 0A= 1,C = 0 d. A = B = 027.下列_____________方法可以消除组合逻辑电路的竞争冒险现象。

a .输入状态不变b .加精密的电源c .接滤波电容28.按各触发器的状态转换和与CP 的分类,计数器可分为____________计数器。

a .加法、减法和可逆b .同步和异步c .二、十和N 进制29.单稳态触发器具有____________功能。

a .计数b .定时、延时c .定时、延时、整形30.逻辑函数=⊕⊕=)(B A A F _______________。

a .Bb .B A ⊕c .B A AB +31.下列器件中,属于组合电路的是_____________。

a .计数器和全加器b .寄存器和比较器c .全加器和比较器d .计数器和寄存器32.下列描述不正确的是_____________。

a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。

b .寄存器只能存储小量数据,存储器可存储大量数据。

c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确33.下列_____________方法可以消除组合逻辑电路的竞争冒险现象。

a .输入状态不变b .加精密的电源c .接滤波电容34.仅具有“置0”、“置1”功能的触发器称为____________。

a .JK 触发器b .RS 触发器c .D 触发器35.下列各门电路中____________的输出端可直接相连,实现线与。

a .一般TTL 与非门b .集电极开路TTL 与非门c .一般CMOS 与非门d .一般TTL 或非门36.已知B A B B A Y ++=下列结果中正确的是____________。

a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=37.以下式子中不正确的是___________。

a .1•A =Ab .A +A=Ac .B A B A +=+d .1+A =138.全加器是指_____________。

a .两个同位的二进制数相加b .不带进位的两个同位二进制数相加c .两个同位的二进制数和来自低位的进位三者相加39.正逻辑体制是指______________ 。

a .高电平用1 表示、低电平用0表示b .高电平用0 表示、低电平用1表示c.高、低电平均用1或0表示40.在逻辑函数的卡诺图化简中,若每个圈中被合并的最小项个数越多,则说明化简后__________________ 。

a.乘积项个数越少b.该乘积项含变量少c.实现该功能的门电路少41.不能将减法运算转换为加法运算。

a.原码b.反码c.补码 d.其他42.小数“0”的反码可以写为a.0.0...0 b.1.0...0 c.0.1...1 d.1.1 (1)43.逻辑函数F=A B和G=A⊙B满足关系。

a.F= b.F’=G c.F’=d.F=G 144.要使JK触发器在时钟脉冲作用下,实现输出,则输入端信号应为。

a.J=K=0 b.J=K=1 c.J=1,K=0 d.J=0,K=145.设计一个同步10进制计数器,需要触发器。

a.3个b.4个c.5个d.10个46.对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为。

a. RS=X0b. RS=0Xc.RS=X1d.RS=1X47.以下各电路中,可以产生脉冲定时。

a.多谐振荡器b.单稳态触发器c.施密特触发器d.石英晶体多谐振荡器48.当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有a. 触发器b. 晶体管c. MOS管d. 电容二、判断题。

1、若A+B=A+0 则B=02、AB=AC 则B=C3、二极管的外加电压小于0.5v时管子截止,相当于断开的开关4、三极管Ube<0.5v时管子处于截止状态,CE间相当于断开的开关5、NMOS管当UGS>VTN时,管子截止,相当于断开的开关6、二极管与门中,当输入端悬空时,输出为高电平7、CMOS门电路的电源工作电压越高,则其抗干扰能力越强。

8、CMOS门电路正常工作时,输入电流为0,串接电阻不影响输入状态CMOS 门电路输入端悬空时,相当于高电平状态。

9、CMOS门电路输入端悬空时,相当于高电平状态。

10、CMOS门电路闲置输入端不允许悬空。

11、CMOS门电路静态功耗小,抗干扰能力强。

12、CMOS门电电源电压只能是5V 。

13、CMOS门电电源电压只能是5V 。

14、CMOS传输,具有双向传输模拟信号的功能.15、CMOS门电路的传输时间较长。

16、CMOS门电路输出端不能直接接电源。

17、TTL反相器和CMOS反相器具有一样的功能和电气特性18、TTL反相器具有比CMOS反相器更强的带负载能力19、TTL反相器输入端悬空时,输出为低电平20、TTL反相器经过电阻接地,输出为高电平21、TTL反相器灌电流负载大于拉电流负载能力22、TTL反相器正常工作时输入电流等于023、TTL反相器采用推拉输出结构,主要是为了提高带负载能力24、A与A异或的结果是025、触发器是构成时序电路的基本单元;26、按触发方式分类:触发器可分为RS、JK、D、T触发器。

27、二进制变为十进制的编码称为BCD,一般常用的BCD码有格雷码.28、数字信号是离散的、模拟信号是连续的。

29、编码电路和译码电路中,译码电路的输出是二进制代码。

30、组合电路没有记忆功能,它由基本门电路组成。

31、静态RAM需要定时刷新,而动态RAM则不需要自动刷新。

32、施密特触发器常用于对脉冲波形的计数与寄存。

33、0”的补码只有一种形式。

34、卡诺图中,两个相邻的最小项至少有一个变量互反。

35、用或非门可以实现3种基本的逻辑运算。

36、三极管饱和越深,关断时间越短。

37、在数字电路中,逻辑功能相同的TTL门和CMOS门芯片可以互相替代使用。

38、多个三态门电路的输出可以直接并接,实现逻辑与。

39、时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。

40、采用奇偶校验电路可以发现代码传送过程中的所有错误。

三、填空题。

1、(10011101)2的八进制数码是(_________)8,十六进制数码是(_________)16 。

相关文档
最新文档