第4章_组合逻辑电路习题解答

合集下载

数字电路与逻辑设计习题_4第四章组合逻辑电路剖析

数字电路与逻辑设计习题_4第四章组合逻辑电路剖析

数字电路与逻辑设计习题_4第四章组合逻辑电路剖析第四章组合逻辑电路一、选择题1.下列表达式中不存在竞争冒险的有。

A.Y=B +A BB.Y=A B+B CC.Y =A B C +ABD.Y =(A+B )A D 2.若在编码器中有50个编码对象,则要求输出二进制代码位数为位。

A.5B.6C.10D.503.一个16选一的数据选择器,其地址输入(选择控制输入)端有个。

A.1B.2C.4D.16 4.下列各函数等式中无冒险现象的函数式有。

A.B A AC C B F ++= B.B A BC C A F ++=C.B A B A BC C A F +++=D.C A B A BC B A AC C B F +++++=E.B A B A AC C B F +++= 5.函数C B AB C A F ++=,当变量的取值为时,将出现冒险现象。

A.B=C=1B.B =C=0C.A =1,C=0D.A =0,B=0 6.四选一数据选择器的数据输出Y 与数据输入X i 和地址码A i 之间的逻辑表达式为Y = 。

A.3X A A X A A X A A X A A 01201101001+++B.001X A AC.101X A AD.3X A A 017.一个8选一数据选择器的数据输入端有个。

A.1 B.2 C.3 D.4 E.8 8.在下列逻辑电路中,不是组合逻辑电路的有。

A.译码器B.编码器C.全加器 D.寄存器9.八路数据分配器,其地址输入端有个。

A.1B.2C.3D.4E.8 10.组合逻辑电路消除竞争冒险的方法有。

A. 修改逻辑设计B.在输出端接入滤波电容C.后级加缓冲电路D.屏蔽输入信号的尖峰干扰 11.101键盘的编码器输出位二进制代码。

A.2B.6C.7D.812.用三线-八线译码器74LS 138实现原码输出的8路数据分配器,应。

A.A ST =1,B ST =D ,C ST =0 B. A ST =1,B ST =D ,C ST =D C.A ST =1,BST =0,CST =D D.A ST =D ,BST =0,CST =013.以下电路中,加以适当辅助门电路,适于实现单输出组合逻辑电路。

数字电子技术第四章课后习题答案(江晓安等编)

数字电子技术第四章课后习题答案(江晓安等编)

第四章组合逻辑电路‎1. 解: (a)(b)是相同的电路‎,均为同或电路‎。

2. 解:分析结果表明‎图(a)、(b)是相同的电路‎,均为同或电路‎。

同或电路的功‎能:输入相同输出‎为“1”;输入相异输出‎为“0”。

因此,输出为“0”(低电平)时,输入状态为A‎B=01或103. 由真值表可看‎出,该电路是一位‎二进制数的全‎加电路,A为被加数,B为加数,C为低位向本‎位的进位,F1为本位向‎高位的进位,F2为本位的‎和位。

4. 解:函数关系如下‎:SF++⊕=+ABSABS BABS将具体的S值‎代入,求得F 312值,填入表中。

A A FB A B A B A A F B A B A A F A A F AB AB F B B A AB F AB B A B A B A AB F B A A AB F B A B A B A F B A AB AB B A B A F B B A B A B A B A B A B A F AB BA A A B A A B A F F B A B A F B A B A F A A F S S S S =⊕==+==+⊕===+⊕===⊕===⊕===+⊕===+=+⊕===⊕==+==⊕==Θ=+=+⊕===+++=+⊕===+=⊕===⊕==+=+⊕==+=+⊕===⊕==01111111011010110001011101010011000001110110)(01010100101001110010100011000001235. (1)用异或门实现‎,电路图如图(a)所示。

(2) 用与或门实现‎,电路图如图(b)所示。

6. 解因为一天24‎小时,所以需要5个‎变量。

P变量表示上‎午或下午,P=0为上午,P=1为下午;ABCD表示‎时间数值。

真值表如表所‎示。

利用卡诺图化‎简如图(a)所示。

化简后的函数‎表达式为D C A P D B A P C B A P A P DC A PD B A P C B A P A P F =+++=用与非门实现‎的逻辑图如图‎(b )所示。

第四章(组合逻辑电路)习题解答

第四章(组合逻辑电路)习题解答

第四章 组合逻辑门电路4.2 试分析图中所示电路的逻辑功能。

解:Y AB AB AB AB A B ==+=⊕可知,图中所示电路为异或门电路。

4.3 试分析图中所示电路是否合理,并写出其最简与-或表达式。

A CB DB C D图4.3解:(1)由图写出逻辑表达式:Y AC B BD BC BC D =(2)化为与-或表达式:()()()Y AC B BD BC BC DAC B BD BC BC D AC B BD BC B C D ABCD ABC BC BD CD==+=++++=++++(3)由与-或表达式作出图示卡诺图:(4)由卡诺图得出最简逻辑表达式: Y A C B C D =++ 可见,图示电路不合理。

4.7 路灯由安装在三个不同地方的开关A 、B 、C 控制。

当总电源开关闭合时,三个开关可控制路灯的点亮和熄灭,这时,一个开关动作时灯亮,另一个开关动作时灯熄灭。

当总电源开关S 断开时,路灯不会亮。

试用与非门设计该路灯控制电路。

解:(1)分析设计要求并列出真值表:设总电源开关S 闭合时为1,断开时为0;路灯控制开关A 、B 、C 动作时为1,不动作时为0; 灯用Y 表示,灯灭为0,灯亮为1。

由此可列出真值表,如表题4.7所示:(2)求出最简与-或表达式 由真值表作出卡诺图,如图题4.7(a)所示。

由图可知,该逻辑函数已不能进一步化简。

因此,可直接写出逻辑表达式: Y A BC AB C A B C AB C =+++ 由真值表可知,S=0,Y=0;S=1时,Y 受A 、B 、C 的控制。

因此,符合题意要求的逻辑表达式应为:()Y S ABC ABC ABC ABC =+++ 将上式变换为与-非表达式:Y S ABC SABC SABC SABC = (3)画出逻辑图:如图题4.7(b)所示。

图题4.7C S(a )(b )4.8 由与非门设计一个数值范围判别电路。

设电路输入A 、B 、C 、D 为表示1位十进制数X 的8421BCD 码,当X 符合下列条件时,输出Y=1,否则输出为0。

第4章-组合逻辑电路---课后答案

第4章-组合逻辑电路---课后答案

第4章[题4.1].分析图P4.1电路的逻辑功能,写出输出的逻辑函数式,列出真值表,说明电路逻辑功能的特点。

图P4.1B YAP 56P P =图P4.2解:(1)逻辑表达式()()()5623442344232323232323Y P P P P P CP P P P CP P P C CP P P P C C P P P P C P PC ===+=+=++=+ 2311P P BP AP BABAAB AB AB ===+()()()2323Y P P C P P CAB AB C AB ABC AB AB C AB AB CABC ABC ABC ABC=+=+++=+++=+++(2)真值表(3)功能从真值表看出,这是一个三变量的奇偶检测电路,当输入变量中有偶数个1和全为0时,Y =1,否则Y=0。

[题4.3]分析图P4.3电路的逻辑功能,写出Y 1、、Y 2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。

图P4.3B1Y 2[解]解:2Y AB BC AC =++12Y ABC A B C Y ABC A B C AB BC AC ABC ABC ABC ABC =+++=+++++=+++()())B 、C 为加数、被加数和低位的进位,Y 1为“和”,Y 2为“进位”。

[题4.4] 图P4.4是对十进制数9求补的集成电路CC14561的逻辑图,写出当COMP=1、Z=0、和COMP=0、Z=0时,Y 1~Y 4的逻辑式,列出真值表。

图P4.4[解](1)COMP=1、Z=0时,TG 1、TG 3、TG 5导通,TG 2、TG 4、TG 6关断。

3232211 , ,A A Y A Y A Y ⊕===,4324A A A Y ++=(2)COMP=0、Z=0时,Y 1=A 1,Y 2=A 2,Y 3=A 3,Y 4=A 4。

、COMP=0、Z=0的真值表从略。

[题4.5] 用与非门设计四变量的多数表决电路。

第四章 组合逻辑电路 习题参考答案

第四章 组合逻辑电路  习题参考答案

第四章 组合逻辑电路 习题解答【题4.2】 写出图P4.2电路的逻辑函数式,列出真值表,说明电路能实现什么功能。

提示:多输入、多输出问题,不要单独看某个输出和输入的关系,而应该把几个输出综合起来看输入输出关系。

解:)()(1BC AC AB C B A ABC Y ++•+++==ABC C B A C B A C B A +++BC AC AB Y ++=21Y 、的真值表如右表所示:2Y 由真值表可见,这是一个全加器电 路。

A 、B 、C 分别为加数、被加数 和来自低位的进位,是输出和,1Y 2Y 是进位输出。

【题4.3】 试用两个3线—8线译码器74HC138接成一个4线—16线译码器。

可以附加必要的门电路。

74HC138的逻辑框图如图P4.3所示。

输出端的逻辑函数式为' '0'1'2'0)(A A GA Y =''0'12'4)(A A GA Y ='0'1'2'1)(A A GA Y = '0'12'5)(A A GA Y =''01'2'2)(A A GA Y = ''012'6)(A A GA Y ='01'2'3)(A A GA Y = '012'7)(A A GA Y =解:所求电路图出下:Y 0Y 1Y 2Y 3Y 4Y 5Y 6Y 7Y 8Y 9Y 10Y 12Y 13Y 14Y 15Y 11【题 4.17】 用译码器和门电路设计一个多输出组合逻辑电路,输出与输入间的逻辑关系式为:(译码器限用74138) ABC BC A C B A Z ++=''''1 ABC C B A C AB Z ++=''''2 '3BC Z =解:提示:具体芯片,必须明确所有输入控制引脚(如本题中的G 1、G 2、G 3)的接法。

数字电路与逻辑设计第三版侯建军答案第四章

数字电路与逻辑设计第三版侯建军答案第四章

数字电路与逻辑设计第三版侯建军答案第四章1.什么是组合逻辑电路? 组合逻辑电路的结构有什么特点?答:如果一个逻辑电路在任何时刻产生的稳定输出仅取决于该时刻各输入取值的组合,而与过去的输入取值无关,则称该电路为组合逻辑电路。

从电路结构看,组合逻辑电路具有如下两个特点:①电路由逻辑门电路组成,不包含任何记忆原件。

②电路中信号是单向传输的,不存在任何反馈回路。

2.组合逻辑电路中的竞争现象是什么原因引起的? 竞争可以分为哪几种类型?答:组合逻辑电路中的竞争现象可以广义的定义为多个信号到达某一点有时差所引起的现象。

把不产生错误输出的竞争称为非临界竞争,而导致错误输出的竞争称为临界竞争。

3.组合逻辑电路中的险象一般以什么形式出现? 有哪些常用的处理方法?答:组合电路中的险象是一种瞬态现象, 它表现为在输出端产生不应有的尖脉冲, 暂时地破坏正常逻辑关系。

处理方法有:①增加冗余项消除险象②增加惯性延时环节滤除险象③引入选通脉冲避开险象4.二进制并行加法器按其进位方式的不同可分为哪两种类型?答:按其进位方式的不同, 可分为串行进位二进制并行加法器和超前进位二进制并行加法器两种类型。

5.二进制并行加法器采用超前进位的目的是什么?答:简化电路结构,提高加法器的运算速度。

6.二进制译码器的基本功能是什么? 74138 的输出与输入构成何种关系?答:二进制译码器的基本功能是将 n个输入变量变换成2n个输出函数,且输出函数与输入变量构成的最小项具有对应关系。

74138是一种3输入8输出译码器,其输出为输入变量构成的最小项之非。

7.多路选择器的基本功能是什么?答:多路选择器(Multiplexer)又称为数据选择器或多路开关, 常用 MUX 表示。

它是一种多路输入、单路输出的组合逻辑电路, 其逻辑功能是从多路输人数据中选中一路送至数据输出端, 输出对输入的选择受选择控制变量控制。

8.判断图4.44所示逻辑电路, 请问当输人变量取何值时 3 个电路输出取值相同?答:由输出函数表达式可知,当输入变量取值相同时,3个电路输出取值相同。

数电习题解答_杨志忠_第四章练习题_部分

数电习题解答_杨志忠_第四章练习题_部分

教材:数字电子技术基础(“十五”国家级规划教材) 杨志忠 卫桦林 郭顺华 编著高等教育出版社2009年7月第2版; 2010年1月 北京 第2次印刷;第四章 组合逻辑电路(部分练习题答案)练习题P172【4.1】、试分析图P4.1所示电路的逻辑功能。

解题思路:根据逻辑图依次写出函数表达式、化简表达式、列写真值表、分析逻辑功能。

(b )、Y AB AB A B =+=:;(同或功能) 真值表略; 【4.2】、试分析图P4.2所示电路的逻辑功能。

解题思路:根据逻辑图依次写出函数表达式、化简表达式、列写真值表、分析逻辑功能。

(a )、Y AB AB AB AB A B =⋅=+=⊕;(异或功能) 真值表略; 【4.3】、试分析图P4.3所示电路的逻辑功能。

解题思路:根据逻辑图从输入到输出逐级依次写出函数表达式、化简表达式、列写真值表、分析逻辑功能。

(a )、()Y ABC A ABC B ABC C ABC A B C ABC ABC =⋅+⋅+⋅=⋅++=+; 真值表略; 【4.4】、试分析图P4.4所示电路的逻辑功能。

解题思路:根据逻辑图从输入到输出逐级依次写出函数表达式、化简表达式、列写真值表、分析逻辑功能。

解:12 Y A B C Y AB A B C AB A B C =⊕⊕=⋅⊕⋅=+⊕⋅;该逻辑电路实现一位全加运算。

Y1表示本位和数,Y2是进位输出。

mi A B C Y1 Y2 0 0 0 0 0 0 1 0 0 1 1 02 0 1 0 1 03 0 1 1 0 14 1 0 0 1 05 1 0 1 0 16 1 1 0 0 17 1 1 1 1 1【4.6】、写出图P4.6所示电路的逻辑函数表达式,并且把它化成最简与或表达式。

解题思路:变量译码器实现逻辑函数是把逻辑变量输入译码器地址码,译码器输出i i m Y =,再用与非门(输出低电平有效)变换就可以得到所需的逻辑函数,输出函数具有下列的表达形式:(,,)0356m(0,3,5,6)A B C F Y Y Y Y ==∑。

数字电子技术_第四章课后习题答案_(江晓安等编)

数字电子技术_第四章课后习题答案_(江晓安等编)

第四章组合逻辑电路1. 解: (a)(b)是相同的电路,均为同或电路。

2. 解:分析结果表明图(a)、(b)是相同的电路,均为同或电路。

同或电路的功能:输入相同输出为“1”;输入相异输出为“0”。

因此,输出为“0”(低电平)时,输入状态为AB=01或103. 由真值表可看出,该电路是一位二进制数的全加电路,A为被加数,B为加数,C为低位向本位的进位,F1为本位向高位的进位,F2为本位的和位。

4. 解:函数关系如下:ABSF+⊕=++ABSSSABB将具体的S值代入,求得F 312值,填入表中。

A A FB A B A B A A F B A B A A F A A F AB AB F B B A AB F AB B A B A B A AB F B A A AB F B A B A B A F B A AB AB B A B A F B B A B A B A B A B A B A F AB BA A A B A A B A F F B A B A F B A B A F A A F S S S S =⊕==+==+⊕===+⊕===⊕===⊕===+⊕===+=+⊕===⊕==+==⊕==Θ=+=+⊕===+++=+⊕===+=⊕===⊕==+=+⊕==+=+⊕===⊕==01111111011010110001011101010011000001110110)(01010100101001110010100011000001235. (1)用异或门实现,电路图如图(a)所示。

(2) 用与或门实现,电路图如图(b)所示。

6. 解因为一天24小时,所以需要5个变量。

P变量表示上午或下午,P=0为上午,P=1为下午;ABCD表示时间数值。

真值表如表所示。

利用卡诺图化简如图(a)所示。

化简后的函数表达式为D C A P D B A P C B A P A P DC A PD B A P C B A P A P F =+++=用与非门实现的逻辑图如图(b)所示。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

习题写出图所示电路的逻辑表达式,并说明电路实现哪种逻辑门的功能。

习题图解:B A B A B A B A B A F ⊕=+=+= 该电路实现异或门的功能分析图所示电路,写出输出函数F 。

习题图 解:[]B A B BB A F ⊕=⊕⊕⊕=)(已知图示电路及输入A 、B 的波形,试画出相应的输出波形F ,不计门的延迟.解:B A B A B A AB B AB A AB B AB A F ⊕=•=•••=•••=由与非门构成的某表决电路如图所示。

其中A 、B 、C 、D 表示4个人,L=1时表示决议通过。

(1) 试分析电路,说明决议通过的情况有几种。

(2) 分析A 、B 、C 、D 四个人中,谁的权利最大。

习题图解:(1)ABD BC CD ABD BC CD L ++=••= (2)A C & && & L B A =1 =1 =1FF A BF B A(3)根据真值表可知,四个人当中C 的权利最大。

分析图所示逻辑电路,已知S 1﹑S 0为功能控制输入,A ﹑B 为输入信号,L 为输出,求电路所具有的功能。

习题图解:(1)011011)(S S B S A S S B S A L ⊕⊕+⊕=⊕⊕•⊕= (2)(3)当S 1S 0=00和S 1S 0=11S 1S 0=01时,该电路实现两输入或非门,当S 1S 0=10时,该电路实现两输入与非门。

(2)A 10电路逻辑功能为:“判输入ABC 是否相同”电路。

已知某组合电路的输入A 、B 、C 和输出F 的波形如下图所示,试写出F 的最简与或表达式。

习题图 解:(1)根据波形图得到真值表:C AB BC A C B A F ++=、设∑=)14,12,10,9,8,4,2(),,,(m D C B A F ,要求用最简单的方法,实现的电路最简单。

1)用与非门实现。

2)用或非门实现。

3) 用与或非门实现。

解:1)(1)将逻辑函数化成最简与或式并转换成最简与非与非式。

FC B AFD C B D A D C B D C B D A D C B D C B D A D C B F ••=++=++=(2)根据最简与非与非式画出用与非门实现的最简逻辑电路。

2)(1) 将逻辑函数的反函数化成最简与或式。

ACD BC A BD D A C B A F ++++=(2) 利用反演规则将逻辑函数化成最简或与式并转换成最简或非或非式。

DC A C B AD B D A C B A D C A C B A D B D A C B A D C A C B A D B D A C B A F ++++++++++++=++++++++=++++++++=))()()()(())()()()(((3)根据最简或非或非式画出用或非门实现的最简逻辑电路。

(图略) 3)(1)由上步可知逻辑函数的反函数化成最简与或式。

ACD BC A BD D A C B A F ++++=(2)则逻辑函数的最简与或非式为。

ACD BC A BD D A C B A F ++++=(3)根据最简与或非式画出用与或非门实现的最简逻辑电路。

(图略)、设计一个由三个输入端、一个输出端组成的判奇电路,其逻辑功能为:当奇数个输入信号为高电平时,输出为高电平,否则为低电平。

要求画出真值表和电路图。

L F解:(1)根据题意,设输入逻辑变量为A 、B 、C ,输出逻辑变量为F ,列出真值表为:(2)由真值表得到逻辑函数表达式为:C B A ABC C B A C B A C B A F ⊕⊕=+++=(3)画出逻辑电路图、试设计一个8421BCD 码的检码电路。

要求当输入量ABCD ≤4,或≥8时,电路输出L 为高电平,否则为低电平。

用与非门设计该电路。

解:(1(2)15,14,13,12,11,10()9,8,4,3,2,1,0()(0123m m D D D D L ∑+∑=(3)将输出逻辑函数表达式化简并转换为与非与非式为:0120120123)(D D D D D D D D D D L •=+=(4)画出逻辑电路图B A =1 =1C FD L、一个组合逻辑电路有两个功能选择输入信号C 1、C 0,A 、B 作为其两个输入变量,F 为电路的输出。

当C 1C 0取不同组合时,电路实现如下功能:1.C 1C 0=00时,F=A 2.C 1C 0=01时,F= A ⊕B 3.C 1C 0=10时,F=AB 4.C 1C 0=11时,F=A+B试用门电路设计符合上述要求的逻辑电路。

解:(1)根据题意,列出真值表(2)由真值表列出逻辑函数表达式为:B AC AB C B A C A C C m B A C C F 0100101)15,14,13,11,6,5,1,0(),,,(+++=∑=(3)根据逻辑函数表达式画出逻辑电路图。

、 8-3线优先编码器74LS148(1) 6=0,3=0,其余为1;(2) EI=0,6=0,其余为1(3) EI=0,6=0,7=0,其余为1; (4) EI=0,0~7全为0; (5) EI=0,0~7全为1。

F解:(1)74LS148在输入6=0,3=0,其余为1时,输出所有端均为1。

(2)74LS148在输入EI=0,6=0,其余为1时,输出A 2 A 1 A 0 =001,CS=0,EO=1。

(3)74LS148在输入EI=0,6=0,7=0,其余为1时,输出A 2 A 1 A 0 =000,CS=0,EO=1。

(4)74LS148在输入EI=0,0~7全为0时,输出A 2 A 1 A 0 =000,CS=0,EO=1。

(5)74LS148在输入EI=0,0~7全为1时,输出A 2 A 1 A 0 =111,CS=1,EO=0。

、试用8-3线优先编码器74LS148连成32-5线的优先编码器。

解:、4-16线译码器74LS154接成如习题图所示电路。

图中S 0、S 1为选通输入端,芯片译码时,S 0、S 1同时为0,芯片才被选通,实现译码操作。

芯片输出端为低电平有效。

(1) 写出电路的输出函数F 1(A,B,C,D)和F 2(A,B,C,D)的表达式,当ABCD 为何种取值时,函数F 1=F 2=1;(2) 若要用74LS154芯片实现两个二位二进制数A 1A 0,B 1B 0的大小比较电路,即A >B 时,F 1=1;A <B 时,F 2=1。

试画出其接线图。

习题图 解:(1)∑=)14,13,9,7,4,0(),,,(1m D C B A F∑=)15,13,9,8,7,5(),,,(2m D C B A F当ABCD=0111或ABCD=1001或ABCD=1101时,F 1=F 2=1。

(2)由题意得到真值表如下:Y 0Y 1Y 2Y 3Y 4Y 5Y 6Y 7Y 8Y 9Y 10Y 11Y 12Y 13Y 14Y 15&& S 1 S 0 F 1 A 3 A 2 A 1 A 0 F 2A 1A 0B 1B 0 F 1F 2A 1A 0B 1B 0 F 1F 2 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 10 0 0 1 0 1 0 1 1 0 0 0 0 1 0 11 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 11 0 1 0 0 0 0 1 1 0 1 0 1 0 0 0∑=)14,13,12,9,8,4(),,,(1m D C B A F ∑=)11,7,6,3,2,1(),,,(2m D C B A F画出逻辑电路图为:4、16用74LS138译码器构成如习题图所示电路,写出输出F 的逻辑表达式,列出真值表并说明电路功能。

习题图解:(1)由题可得逻辑函数表达式为:∑=)7,421(),,(,,m C B A F(2)列出真值表如下:电路的逻辑功能为:奇偶判别电路。

4、17试用74LS138译码器和最少的与非门实现逻辑函数1)∑=)7,6,2,0(C)B,(A,F 1m2)F 2(A,B,C)=A ⊙B ⊙C 解:(1)(2)F 2(A,B,C)=A ⊙B ⊙C ∑=)7,4,2,1(m、试用3线-8线译码器74LS138设计一个能对32个地址进行译码的译码器。

解:用3线-8线译码器74LS138设计一个能对32个地址进行译码的译码器如图所示。

A B C F0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 01111Y 24~Y 31A 3Y 8~Y 15 A 4、已知8421BCD 可用7段译码器,驱动日字LED 管,显示出十进制数字。

指出下列变换真值解:第二行4的显示是正确的。

、已知某仪器面板有10只LED 构成的条式显示器。

它受8421BCD 码驱动,经译码而点亮,如图所示。

当输入DCBA=0111时,试说明该条式显示器点亮的情况。

习题图解:由图可知,二极管0~7均为亮的,8、9为熄灭的。

、74LS138芯片构成的数据分配器电路和脉冲分配器电路如习题图所示。

(1) 图(a)电路中,数据从G 1端输入,分配器的输出端得到的是什么信号。

(2)图(b)电路中,G 2A 端加脉冲,芯片的输出端应得到什么信号。

10(a )(b)习题图解:图(a)电路中,数据从G 1端输入,分配器的输出端得到的是G 1的分配信号的非。

图(b)电路中,G 2A 端加脉冲,芯片的输出端应得到的是G 2A 的分配信号。

、 用8选1数据选择器74LS151构成如习题图所示电路,(1)写出输出F 的逻辑表达式,(2)用与非门实现该电路;(3)用译码器74LS138和与非门实现该电路。

习题图 解:(1)由图可知输出F 的逻辑函数表达式为:ACDD C A D B A D B A ,,,m D C B A F +++==∑)15,12,11,86,431(),,,((2)略(3)当D=1时,),,()7,5,1,0(1C B A F m AC B A F ==+=∑当D=0时,),,()6,4,3,2(2C B A F m C A B A F ==+=∑用两片译码器和与非门实现如下:D、试用74LS151数据选择器实现逻辑函数。

1)∑=)7,4,2,1(C)B ,(A,F 1m2)∑=)14,13,12,11,9,7,6,5,1(D)C,B ,(A,F 2m 。

3)∑∑+=)15,14,13,12,11,10()9,8,7,6,5,3,2,0(D)C,B ,(A,F 3d m 。

相关文档
最新文档