(整理)《数字逻辑电路》试题2.

合集下载

《数字逻辑电路》试题及参考答案

《数字逻辑电路》试题及参考答案

《数字逻辑电路》在线作业参考资料一、单选题1. 一位8421BCD计数器,至少需要(B)个触发器A 3B 4C 5D 102. 在(A)的情况下,函数运算的结果是逻辑“1”A全部输入是“0” B任一输入是“0” C任一输入是“1” D全部输入是“1”3. 表示两个相邻脉冲重复出现的时间间隔的参数叫(A )A.脉冲周期B.脉冲宽度C.脉冲前沿D.脉冲后沿4. 只能读出不能写入,但信息可永久保存的存储器是(A)A.ROMB.RAMC.RPROMD.PROM5. 在(D)的情况下,函数Y=AB运算的结果不是逻辑“0”。

A全部输入是“0”B任一输入是“0”C任一输入是“1”D全部输入是“1”6. 下列哪些信号一定不属于数字信号(A)A.正弦波信号B.时钟脉冲信号C.音频信号D.视频图像信号7. 在(B)的情况下,函数Y=/(AB)运算的结果不是逻辑“0”。

A全部输入是“0”B任一输入是“0”C任一输入是“1”D全部输入是“1”8. 符合六变量m5的相邻最小项,有下列(C )说法成立A. 共有5 个相邻最小项B. m0、m4、m7、m13是它的相邻项C. 共有6 个相邻最小项D. m4、m21、m13、m38是它的相邻项9. 下列器件中,属于时序部件的是(A)A.计数器B.译码器C.加法器D.多路选择器10. 在n变量的逻辑函数F中,有(C )A. 若mi为1,则Mi也为1B. 若F所有mi为0,则F为1C. 若F所有Mi为1,则F为1D. F的任一最小项标记为mni( i = 1~2n )11. 半加器的逻辑功能是(A)A. 两个同位的二进制数相加B. 两个二进制数相加C. 两个同位的二进制数及来自低位的进位三者相加D. 两个二进制数的和的一半12. 1路—4路数据分配器有(A)A.一个数据输入端,两个选择控制端,四个数据输出端B.四个数据输入端,两个选择控制端,一个数据输出端C.一个数据输入端,一个选择控制端,四个数据输出端D.四个数据输入端,一个选择控制端,一个数据输出端13. 全部的最小项之和恒为(B)A.0B.1C.0或1D.非0非114. 对于四变量逻辑函数,最小项有(D)个A.0B.1C.4D.1615. 逻辑表达式A+BC=( C )A. ABB. A+CC. (A+B)(A+C)D. B+C16.在(A)的情况下,函数运算的结果不是逻辑“1”A全部输入是“0” B 任一输入是“0”C任一输入是“1” D全部输入是“1”17. 十进制数25用8421BCD码表示为(B )。

《数字逻辑电路》试题及答案

《数字逻辑电路》试题及答案

、填空题( 1-5小题每空 1分, 6-10 小题每空 2分,共20分)1.(16.25) 10 = ( _____________________ ) 2 = ( ) 8 = ( ) 162.三态门输出的三种状态分别为:、和。

3.基本 RS 触发器的约束条件是______________ 。

4.多谐振荡器是一种波形_______ 电路,它没有稳态,只有两个_______ 。

5.把 JK 触发器改成 T 触发器的方法是____________ 。

6.F(A,B,C,D) A (B C (D E) ) 的对偶式为________________________________ 7.十进制数( -12 )的补码形式为_____________________ 。

8.某信号采集系统要求一片 A/D 转换器集成芯片在 1S内对 16 个热电偶的输出电压分时进行 A/D 转换。

已知热电偶输出电压范围为 0~0.025V(对应 0~450 o C温度范围),需要分辨的温度为 0.1 o C,试问选用位的 A/D 转换器。

9.RAM 存储器地址线 4 条,数据线 8 条,其存储容量为_______ 。

10.写出下图有 ROM 构成的组合逻辑函数式 Y2= ____________________ 。

二、逻辑函数化简证明题(共 3题,共 20 分)1.(6 分)用公式法化简下面逻辑函数为最简与或式F(A,B,C) (ABC) (AB )2.(6 分)证明下面逻辑恒等式,方法不限。

(A C )(B D)(B D ) AB BC3.(8 分)用卡诺图法求下面逻辑函数的反函数,用最简与或式表示。

F(A,B,C,D) ABC ABD C D ABC ACD ACD三、电路分析题(共 4题,共 30 分)1.(6 分)分析如图所示组合逻辑电路的功能。

(1)写出 Y 的输出表达式;( 2)列出输入 A、B、C 和输出 Y 之间关系的真值表;(3)说明电路的逻辑功能。

数字逻辑电路习题与答案

数字逻辑电路习题与答案

1、在数字系统中,下列哪种不是数的小数点表示法?A.定点整数表示法B.记阶表示法C.浮点表示法D.定点小数表示法正确答案:B2、下列哪种代码是自补码?A.格雷码B.步进码C.8421码D.2421码正确答案:D3、下列哪种不是可靠性编码?A.8421海明码B.余三码C.格雷码D.奇偶校验码正确答案:B4、下列哪个不是逻辑代数的基本运算?A.与B.与非C.或D.非5、下列逻辑函数的表示方法中哪种不是唯一的?A.卡诺图B.最小项标准式C.逻辑表达式D.真值表正确答案:C6、下列哪个不是逻辑门的符号标准?A.长方形符号B.数字符号C.等效符号D.变形符号正确答案:B7、下列哪个叙述是正确的?A.竞争是同一个信号或同时变化的某些信号经过不同路径到达某一点有时差的这种现象B.产生错误输出的竞争是非临界竞争C.竞争一定是同一个信号经过不同路径到达某一点有时差的这种现象D.竞争一定是同时变化的某些信号经过不同路径到达某一点有时差的这种现象正确答案:B8、下列哪个叙述是正确的?A.险象分为静态险象和动态险象B.险象分为功能险象和静态险象C.险象分为功能险象和逻辑险象D.险象不一定是竞争的结果正确答案:A9、下列叙述哪个是正确的?A.RC延迟电路不能用于消除险象B.RC延迟电路在实际运行的数字电路中起到了很重要的作用C.RC延迟电路在电路中很少存在D.RC延迟电路在电路的使用中不会起到好的作用正确答案:B10、在广义上,组合电路可以看作是下列哪个器件?A.译码器B.选择器C.分配器D.编码器正确答案:A11、下列逻辑电路中为时序逻辑电路的是()。

A.译码器B.寄存器C.数据选择器D.加法器正确答案:B12、对于D触发器,欲使=,应使输入D=()。

A.0B.QC.D.1正确答案:B13、有一T触发器,在T=1时加上时钟脉冲,则触发器()。

A.状态反转B.保持原态C.置0D.置1正确答案:A14、现欲将一个数据串延时4个CP(时钟周期)的时间,则最简单的办法采用()。

(2021年整理)数电1-10章自测题及答案(2)

(2021年整理)数电1-10章自测题及答案(2)

(完整)数电1-10章自测题及答案(2)编辑整理:尊敬的读者朋友们:这里是精品文档编辑中心,本文档内容是由我和我的同事精心编辑整理后发布的,发布之前我们对文中内容进行仔细校对,但是难免会有疏漏的地方,但是任然希望((完整)数电1-10章自测题及答案(2))的内容能够给您的工作和学习带来便利。

同时也真诚的希望收到您的建议和反馈,这将是我们进步的源泉,前进的动力。

本文可编辑可修改,如果觉得对您有帮助请收藏以便随时查阅,最后祝您生活愉快业绩进步,以下为(完整)数电1-10章自测题及答案(2)的全部内容。

第一章绪论一、填空题1、根据集成度的不同,数字集成电路分位以下四类:小规模集成电路、中规模集成电路、大规模集成电路、超大规模集成电路.2、二进制数是以2为基数的计数体制,十六体制数是以16为基数的计数体制。

3、二进制数只有0和1两个数码,其计数的基数是2,加法运算的进位规则为逢二进一.4、十进制数转换为二进制数的方法是:整数部分用除2取余法,小数部分用乘2取整法,十进制数23.75对应的二进制数为10111.11。

5、二进制数转换为十进制数的方法是各位加权系数之和,二进制数10110011对应的十进制数为179。

6、用8421BCD码表示十进制时,则每位十进制数可用四位二进制代码表示,其位权值从高位到低位依次为8、4、2、1.7、十进制数25的二进制数是11001,其对应的8421BCD码是00100101。

8、负数补码和反码的关系式是:补码=反码+1.9、二进制数+1100101的原码为01100101,反码为01100101,补码为01100101。

-1100101的原码为11100101,反码为10011010,补码为10011011。

10、负数-35的二进制数是—100011,反码是1011100,补码是1011101。

二、判断题1、二进制数有0~9是个数码,进位关系为逢十进一。

()2、格雷码为无权码,8421BCD码为有权码。

数字逻辑10套题

数字逻辑10套题

《数字逻辑电路》试题一一、填空题1.()10=()2=()8=()16。

2.()2=()10。

3.()10=( ) 8421-BCD。

4.A⊕0= 。

5.大体门电路包括、、。

6.A⊙B= 。

7.N各逻辑变量组成某个逻辑函数,那么其完整的真值表应有种不同的组合。

8.数字逻辑电路包括两类,别离是电路和电路。

9.JK触发器的特性方程是。

10.任何时刻,电路的输出,不仅与该时刻电路的输入有关,而且还与电途经去的输入有关的电路,称为电路。

11.F(A,B,C,D)=CD,它包括了个最小项。

12.A(A+B)= 。

13.F=AB+AC,这种形式的逻辑函数表达式称为。

14.F=A·B·A·C这种形式的逻辑函数表达式称为。

15.有18个信息需用二进制代码来表示它们,那么最少需要位二进制。

16.与将JK触发器作成T’(翻转)触发器,应使其J= , K= 。

17.设计一个25进制计数器,最少需要个触发器。

二、选择题1.已知字符T的ASCII码值的十进制数表示为84,若是将最高位设置为奇校验位,那么字符T的ASCⅡ码值设置奇校验位后,它的二进制表示为( )A 01001101B 11001101C 01101011 D2. 以下个数中最大的是()A (.0101) 2B 16C 10 C 83. 在一个逻辑电路中,有两个输入信号X、Y和一个输出信号V。

当且仅当X=一、Y=0时,V=0,那么V的逻辑表达式为()A X+YB X·YC X·YD X+Y4. A·A·B·B·C=( )A ABC C 1D 05. A+BC+AB+A=( )A AB AC 1D 06. F(A,B,C)=ABC+ABC+ABC=( )A ∑m(0,2,4)B ∑m(3,5,7)C ∑m(1,3,5)D ∑m(4,5,7)7. A⊕B=( )A AB+ AB B AB + ABC A BD A B8. 对正逻辑而言,某电路是与门,那么对负逻辑而言是()A 与门B 与非门C 或非门D 或门触发器在同步工作时,假设现态Q n=0,要求抵达次态Q n+1=1,那么应使JK=( )A 00B 01C 1XD X110.图(1)中要求输出F=B,那么A应为( )A 0B 1 A =1 FC B BD B 图(1)三、化简以下函数表达式一、代数化简:Y=(AB+A B+A B)(A+B+D+A B D)二、Y=AB+A B+A B3、卡诺图化简:F=(A,B,C,D)=∑m(0,1,2,3,4,6,8,9,10,11,12,14)四、芯片的应用1.别离用74138和74153实现逻辑函数表达式F=AB+BC+AC2.用1.用与非门设计一个组合电路,用来检测并行输入的四位二进制数B4B3B2B1当其值大于或等于5时,输出F=1,反之F=0。

《数字逻辑电路》试题及参考答案

《数字逻辑电路》试题及参考答案

一、填空题(共15空,每空2分,共30分)1.二进制数(1110.0111)2对应的等值十六进制数为____E.7_______。

2. 十进制数 -13的8位二进制补码为____11110011________。

3.与普通二进制代码相比,格雷码最大优点是相邻两个代码之间有___1_____位发生变化。

4. 逻辑表达式''=++()Y AB C D 的反演式为(())Y A B C D '''''=+。

5. 若使JK 触发器的J=K ,构成的新触发器称为____T_____触发器。

6. 基本RS 触发器的约束条件是_____RS=0____。

7. 写出两个逻辑变量A 、B 的全部最小项,,,AB A B AB A B ''''。

8. 三态门逻辑符号如下图,写出输出Y 与输入A 和EN '之间的关系01A E N Y EN ''=⎧=⎨'=⎩高阻态。

9. 下图所示由T 触发器构成的电路中,初始状态为Q=0,写出在连续4个时钟信号作用下,Q 的4个输出结果依次为___1 0 1 0____。

8题图 9题图10.如下面真值表所示,写出Y 与A 、B 逻辑表达式的最简与或形式:Y(A,B)=+A B ''。

11.8线-3线优先编码器输入为I 0-I 7,当优先级别最高的I 7有效时,输出210Y Y Y '''=__000__。

12.一个四输入端或非门,使其输出为1的输入变量取值组合有__15___种。

13.四位左移寄存器预置1011,其串行输入端固定接0,在2个移位脉冲作用下,得新的四位数据为__1100__。

14. A/D 转换过程中,量化级越多,电路越复杂,转换精度越__高___。

15. 若10位D/A 转换器的V REF =-10V ,输入数字量最高位为1,其它位均为0,求输出模拟电压值___5V___。

数字逻辑考题及答案

数字逻辑考题及答案

数字逻辑试题1答案一、填空:(每空1分,共20分)1、(20.57)8=(10.BC)162、(63.25)10=(111111.01)23、(FF)16=(255)104、[X]原=1.1101,真值X=-0.1101,[X]补=1.0011。

5、[X]反=0.1111,[X]补=0.1111。

6、-9/16的补码为1.0111,反码为1.0110。

7、已知葛莱码1000,其二进制码为1111,已知十进制数为92,余三码为110001018、时序逻辑电路的输出不仅取决于当时的输入,还取决于电路的状态。

9、逻辑代数的基本运算有三种,它们是_与_、_或__、_非_。

10、FAB1,其最小项之和形式为_。

FA B AB11、RS触发器的状态方程为_Q n1SRQ n_,约束条件为SR0。

12、已知F1AB、F2ABAB,则两式之间的逻辑关系相等。

13、将触发器的CP时钟端不连接在一起的时序逻辑电路称之为_异_步时序逻辑电路。

二、简答题(20分)1、列出设计同步时序逻辑电路的步骤。

(5分)答:(1)、由实际问题列状态图(2)、状态化简、编码(3)、状态转换真值表、驱动表求驱动方程、输出方程(4)、画逻辑图(5)、检查自起动2、化简FABABCA(BAB)(5分)答:F03、分析以下电路,其中RCO为进位输出。

(5分)答:7进制计数器。

4、下图为PLD电路,在正确的位置添*,设计出FAB函数。

(5分)15分注:答案之一。

三、分析题(30分)1、分析以下电路,说明电路功能。

(10分)解:XY m(3,5,6,7)m(1,2,4,7)2分ABCiXY0000000101010010111010001101101101011111该组合逻辑电路是全加器。

以上8分2、分析以下电路,其中X为控制端,说明电路功能。

(10分)解:FXA B C XABCXABCXABCXABCXABC4分FX(ABC)X(A B C ABC)4分所以:X=0完成判奇功能。

《数字逻辑电路》试题及参考答案

《数字逻辑电路》试题及参考答案

一、 填空题(40分,每空2分,除非特殊声明)1、(57.25)10=(111001.01 )2 = ( 71.2 )8; -26的二进制反码为(100101 ),补码为( 100110 )。

(每空一分)2、为了给345位同学进行2进制编码,至少需要( 9 )位编码位数3、写出图1中Y=( 同或 )图14. 在图2中,当输入为高电平,C 端接地,则输出为( 高阻抗 )图25. Y=(A+(BC)’)’+D, 则 Y ’=(( A+B ’+C ’)D ’ )6. 在图3中,T1属于 P 沟道增强 型三极管。

当输入U i 为高电平时,___T2___导通,输出U o 为__低电平_____。

图37. 组合逻辑电路和时序逻辑电路的根本区别在于_组合电路无记忆功能,时序电路有记忆T1T2功能,_ 体现在电路上为:___组合电路无反馈,时序电路有反馈____。

8. 请写出JK 触发器的特性方程___Q*=JQ ’+K ’Q_______________.9. 用JK 触发器转换为T 触发器功能,那么J= T ;K= T 。

(每空一分) 10. 为构成4096×8的RAM ,需要 8 片1024×4的RAM 。

11. 状态机分为米利和摩尔两种类型,某状态机电路,输入为X 、状态变量为Q 0Q 1Q 2,若输出为Y= X’Q 0Q 2’,则该状态机属于 米利 型。

12. 施密特触发器、单稳态触发器和多谐振荡器中,__施密特触发器_____的稳态数最多。

13. 10位倒T 电阻网络DA 转换器。

如图4,当输入为10 0000 0000时,输出电压为V o =5V 则 V REF 为 10 V 。

14. 某D/A 转换器中,输入的数字量为8位,则其理论转换精度为___1/255_______。

9、图2中,用555定时器组成的多谐振荡器电路中,若R1= 10k Ω,R2=5k Ω, C=0.01μF ,Vcc=10V ,则该电路的震荡频率为 5/ln2= 7.2 kHz 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、选择题(每小题1.5分)第一章:1. 带符号位二进制数10011010的反码是( )。

A. 11100101B. 10011010C. 10011011D. 111001102. 十进制数5对应的余3码是( )。

A. 0101B. 1000C. 1010D. 11003. 二进制代码1011对应的格雷码是( )。

A. 1011B. 1010C. 1110D. 0001第二章:1. 下列公式中哪一个是错误的? ( )A. A A 0=+B. A A A =+C. B A )B A ('+'='+D. )C A )(B A (BC A ++=+2. 下列各式中哪个是三变量A 、B 、C 的最小项? ( )A. B A ''B. C B A +'+'C.ABCD. C B '+'3. 下列函数中不等于A 的是( )。

A. A +1B. A +AC. A +ABD. A (A +B )4. 在逻辑代数的加法运算中,1+1=( )。

A. 2B. 1C. 10D. 05. A ⊕1=( )。

A. AB. 1C. A 'D. 06. 含有A 、B 、C 、D 四个逻辑变量的函数Y=A+B+D 中所含最小项的个数是()。

A. 3 B. 8 C. 14 D. 167. 下列函数中等于AB 的是( )。

A. (A +1)BB. (A +B )BC. A +ABD. A (AB )8. 为了将600份文件顺序编码,如果采用二进制代码,最少需要用( )位。

A. 3B. 10C. 1024D. 6009. 为了将600个运动员顺序编码,如果采用八进制代码,最少需要用( )位。

A. 3B. 4C. 10D. 75第三章:1. 采用漏极开路输出门电路(OD 门)主要解决了( )。

A. CMOS 门不能相“与”的问题B. CMOS 门的输出端不能“线与”的问题C. CMOS 门的输出端不能相“或”的问题2. 下列哪个特点不属于CMOS 传输门?( )A. CMOS 传输门属于双向器件。

B. CMOS 的输入端和输出端可以互易使用。

C. CMOS 传输门很容易将输入的高、低电平0/V 1DD V 变换为输出的高、低电平0/V 2DD V 。

3. 晶体三极管是( ),场效应管是( )。

A. 电压控制器件B. 电流控制器件C. 其它物理量控制器件4. 如果将与非门当作反相器使用,各输入端应如何连接? ( )A. 与非门的一个输入端当作反相器的输入端,其它输入端都接高电平B. 与非门的一个输入端当作反相器的输入端,其它输入端都接低电平C. 与非门的一个输入端当作反相器的输出端,其它输入端都接高电平D. 与非门的一个输入端当作反相器的输出端,其它输入端都接低电平5. 下列哪种门电路不能实现数据的双向传输? ( )A. OD 门B. CMOS 传输门C. 三态门6. 如果将异或门当作反相器使用,各输入端应如何连接? ( )A. 异或门的一个输入端当作反相器的输入端,另一个输入端都接高电平B. 异或门的一个输入端当作反相器的输入端,另一个输入端都接低电平C. 异或门的一个输入端当作反相器的输出端,另一个输入端都接高电平D. 异或门的一个输入端当作反相器的输出端,另一个输入端都接低电平第四章:1. 编码电路和译码电路中,( )电路的输出是二进制代码。

A. 编码B. 译码C. 编码和译码2. 在下列逻辑电路中,不是组合逻辑电路的有( )。

A. 译码器B. 数据选择器C. 计数器D. 数值比较器3. ( )是构成组合逻辑电路的基本单元。

A. 触发器B. 门电路C. 门电路和触发器4. 下列说法错误的是( )。

A. 74HC148的输入和输出均以低电平作为有效信号。

B. 74HC138的输出以低电平作为有效信号。

C. 7448的输出以低电平为有效信号。

5. 对于3位二进制译码器,其相应的输出端共有( )个。

A. 3B. 8C. 6D. 106. 一个8选1数据选择器的地址端有( )个。

A. 8B. 1C. 3D. 27. 用7448可以直接驱动( )的半导体数码管。

A. 共阴极B. 共阳极8. 两个1位二进制数A 和B 相比较,可以用( )作为A > B 的输出信号Y (A>B )。

A. B A 'B. B A 'C. B A ⊕D. )('⊕B A9. 两个1位二进制数A 和B 相比较,可以用( )作为A < B 的输出信号Y (A<B )。

A. B A 'B. B A 'C. B A ⊕D. )('⊕B A10. 两个1位二进制数A 和B 相比较,可以用( )作为A = B 的输出信号Y (A=B )。

A. B A 'B. B A 'C. B A ⊕D. )('⊕B A11. 一个4选1数据选择器的地址端有( )个。

A. 8B. 1C. 3D. 212. 在8线-3线优先编码器74HC148中,扩展端EX Y '的低电平输出信号表示( )。

A. “电路工作,但无编码输入”B. “电路工作,而且有编码输入”第五章:1. 为实现将D 触发器转换成T '触发器,应使( )。

A. D=QB. D=Q 'C. D=T2. 为实现将D 触发器转换成T 触发器,应使( )。

A. D=QB. D=Q 'C. D=TD. Q T Q T D '+'=3. 为实现将JK 触发器转换成T '触发器,应使( )。

A. J=K=TB. J=K=1C. T K T J =,'=D. T K T J '==,4. JK 触发器,在J=K=1时,加上时钟脉冲,则触发器( )A. 保持原态B. 置0C. 置1D. 翻转5. 一个触发器可记录一位二进制代码,它有( )个稳态。

A. 0B. 1C. 2D.46. 存储8位二进制信息需要()个触发器。

A. 2B. 3C. 4D. 87. JK触发器,在J=0,K=1时,加上时钟脉冲,则触发器( )A. 保持原态B. 置0C. 置1D. 翻转Q*=,应使输入端T=()。

8. 对于T触发器,若原态Q=0,欲使次态1A. 0B. 1C. QD. Q'Q*=,应使输入端T=()。

9. 对于T触发器,若原态Q=1,欲使次态1A. 0B. 1C. QD. Q'第六章:1. 下列说法正确的是()。

A. 编码器是时序逻辑电路。

B. 计数器是时序逻辑电路。

C. 单稳态触发器有两个稳定状态。

D. 寄存器是组合逻辑电路。

2. 以下集成电路属于计数器的是()。

A. 74LS138B. 74LS148C. 74LS160D. 74LS1513. Moore型时序逻辑电路的输出是( )的函数。

A.输入B.系统状态C输入和系统状态4. 某计数器的输出波形如下图所示,该计数器是()进制计数器。

A. 4B. 5C. 6D. 75. 4位移位寄存器作环形计数器时,会有()个无效状态。

A. 8B. 10C. 12D. 166. 一个4位的二进制减法计数器,由0000状态开始,经过25个时钟脉冲后,此计数器的状态为( )。

A. 1100B. 1000C. 0111D. 10107. 一位8421BCD码计数器至少需要()个触发器。

A. 3B. 4C. 5D. 108. 用同步二进制计数器从0做加法,计到十进制数178,则最少需要()个触发器。

A. 10B. 6C. 7D. 89. 4位移位寄存器,串行输入时经()个脉冲后,4位数码全部移入寄存器中。

A. 2B. 4C. 10D. 16第七章:1. 要构成容量为4K×8的RAM,需要()片容量为256×8的RAM。

A. 4B. 8C. 16D. 322. 寻址容量为256K×4的RAM需要()根地址线。

A. 4B. 8C. 16D. 183. 一个容量为512×1的静态RAM具有()。

A. 地址线9根,数据线1根B. 地址线1根,数据线9根C. 地址线512根,数据线9根D. 地址线9根,数据线512根第十章:1. 石英晶体多谐振荡器的突出优点是()。

A. 速度高B. 电路简单C. 振荡频率稳定D. 输出波形边沿陡峭2. TTL单定时器型号的最后几位数字为()。

A. 555B. 556C. 7555D. 75563. CMOS双定时器型号的最后几位数字为()。

A. 555B. 556C. 7555D. 75564. 以下各电路中,()可以产生脉冲定时。

A. 多谐振荡器B. 单稳态触发器C. 施密特触发器D. 石英晶体多谐振荡器5. 用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为()V。

A. 3.33VB. 5VC. 6.66VD. 10V6. 多谐振荡器可产生()。

A. 正弦波B. 矩形脉冲C. 三角波D. 锯齿波第十一章:1. 4位倒T型电阻网络DAC的电阻网络的电阻取值有()种。

A. 1B. 2C. 4D. 82. 将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称为()。

A. 采样B. 量化C. 保持D. 编码3. 一个无符号8位数字量输入的DAC,其分辨率为()。

A. 1B. 3C. 4D. 8二、填空题(每题3分)第一章:1. (5.375)10=( )2(3D.4)16=( )10=( )82. (54.375)10=( )2(8F.4)16=( )10=( )83. (37.375)10=( )2(2C.4)16=( )10=( )8第二章:1. 逻辑代数的基本运算有、和三种。

2. 逻辑代数的三种基本定理是、和。

3. 函数Y=AB+BC的最小项表达式为。

第六章:1. 数字电路按照是否有记忆功能通常可分为两类:和。

2. 欲设计七进制计数器,如果设计合理,采用同步二进制计数器,最少应使用个触发器。

3. 欲设计一个37进制的计数器至少需要用片74LS160。

第七章:1. 某台计算机的内存储器设置有32位的地址线,16位并行数据输入/输出端,则它的最大存储量是。

2. 若存储器的容量为512K×8位,则地址代码应取位。

3. 一个容量为1024×8位的静态RAM有根地址线,根数据线。

第十一章:1. 和是衡量A/D转换器和D/A转换器性能优劣的主要标志。

2. 权电阻网络D/A转换器的优点,缺点是。

3. 在D/A转换器和A/D转换器中通常用和来描述转换精度。

三、化简题(每小题4分)1. D C A ABD CD B A Y '++'=2. ))(()('+'+'+'+'=CE AD B BC B A D C AC Y3. CD D AC ABC C A Y +'++'=4. ∑=)14,11,10,9,8,6,4,3,2,1,0(),,,(m D C B A Y 5. ∑=)7,3,2,1(),,(m C B A Y 6. ∑=)7,6,5,2,1,0(),,(m C B A Y 7. ∑+=)6,5()4,2,1,0(),,(d m C B A Y 8. ∑+=)6,3()7,4,2,1(),,(d m C B A Y 9. ∑+=)8,4,2,1,0()10,7,6,5,3(),,(d m C B A Y10. C B A C B A ABC C B A Y ''+''++''=,给定约束条件为0='+'''BC A C B A 。

相关文档
最新文档