数字电子期末考试练习题

合集下载

数电期末考试题库及答案

数电期末考试题库及答案

数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 下列哪个不是TTL逻辑门的类型?A. 与非门B. 或非门C. 与门D. 异或门答案:D3. 一个D触发器的输出Q在时钟脉冲的上升沿时:A. 翻转B. 保持不变C. 变为高电平D. 变为低电平答案:A4. 在数字电路中,一个4位二进制计数器的最大计数是:A. 8B. 16C. 15D. 145. 一个简单的RS触发器具有:A. 一个稳定的输出B. 两个稳定的输出C. 一个不稳定的输出D. 两个不稳定的输出答案:A6. 以下哪个是同步时序电路的特点?A. 存储单元的时钟输入是独立的B. 存储单元的时钟输入是共享的C. 存储单元的时钟输入是异步的D. 存储单元的时钟输入是随机的答案:B7. 在数字电路设计中,使用布尔代数的目的是:A. 简化逻辑表达式B. 增加电路复杂性C. 减少电路的功耗D. 提高电路的可靠性答案:A8. 一个8位移位寄存器可以存储多少位二进制数?A. 4B. 8C. 16D. 32答案:B9. 在数字电路中,一个三态输出门可以处于以下哪种状态?B. 低电平C. 高阻态D. 所有上述状态答案:D10. 一个二进制计数器在计数过程中,如果遇到一个无效的输入,它将:A. 停止计数B. 继续计数C. 重置为零D. 跳转到下一个有效状态答案:A二、多项选择题(每题3分,共15分)1. 下列哪些是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 数字电路中的触发器可以用于:A. 存储数据B. 计数C. 产生时钟信号D. 作为逻辑门E. 以上都不是答案:ABC3. 下列哪些是数字电路的优点?A. 高速度B. 高可靠性C. 易于集成D. 低功耗E. 以上都不是答案:ABCD4. 在数字电路中,同步电路与异步电路的区别在于:A. 同步电路的时钟信号是共享的B. 异步电路的时钟信号是独立的C. 同步电路的时钟信号是独立的D. 异步电路的时钟信号是共享的E. 以上都不是答案:AB5. 以下哪些因素会影响数字电路的性能?A. 温度B. 电源电压C. 信号传输延迟D. 噪声E. 以上都不是答案:ABCD三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。

数字电子技术期末考试题含答案

数字电子技术期末考试题含答案

.z."数字电子技术"考试试卷〔第一套〕课程号2904025035考试时间 100 分钟一、填空题〔共28分〕1、〔2分〕〔5E.8〕H =〔 94.5 〕D =〔 10010100.0101 〕8421BCD 。

2、〔2分〕逻辑函数L =+ A+ B+ C +D =〔 1 〕。

3、〔2分〕由传输门构成的电路如以下图所示,当A=0时,输出L= B 。

4、〔2分〕三态门可能输出的三种状态是 低电平 、高电平和 高阻态_。

5、〔3分〕A/D 转换器一般要经过_ 采样__、保持、量化和__编码__这4个步骤,A/D 转换器的转换速度主要取决于转换类型。

对双积分型A/D 转换器、并行比拟型A/D 转换器和逐次比拟型A/D 转换器的相对速度进展比拟,转换速度最快的是_并行比拟型A/D 转换器__。

6、〔2分〕集成优先编码器CD4532〔功能表见后〕正常接电源和地,且待编码信号输入端I 0 =I 2 = I 6 = I 7 = 1,输入使能端EI=1,其余输入端为0,其输出Y 2Y 1Y 0为 111 。

7、〔3分〕集成数据选择器74HC151构成的电路如以下图所示,则其输出Y= ABC BC A C B A ++⋅⋅ 。

〔注:不需化简〕8、〔3分〕*PLA 电路如以下图所示,其输出逻辑函数表达式*=适用专业年级〔方向〕: 应用物理、电信科技2010级考试方式及要求:闭卷笔试题 号 一二三四五六七 总分 得 分 阅卷人. z. 6分L D ABC=+4分四、〔16分〕在举重比赛中有A、B、C三名裁判,A为主裁判,B、C 为副裁判。

当两名或两名以上裁判〔且必须包括A在〕认为运发动上举杠铃合格时,按动电钮可发出裁决合格信号〔即输出Z为1〕。

请设计该三输入的组合逻辑电路。

要求:〔1〕列出真值表;〔2〕写出逻辑函数的最简与或式;〔3〕用与非门实现该电路,画出电路图;〔4〕用3线8线译码器74HC138实现该电路,画出电路图。

数电期末试卷及答案(共4套)

数电期末试卷及答案(共4套)

##大学信息院《数字电子技术根底》期终考试试题〔110分钟〕(第一套)一、填空题:〔每空1分,共15分〕1.逻辑函数Y AB C=+的两种标准形式分别为〔〕、〔〕。

2.将2004个“1〞异或起来得到的结果是〔〕。

3.半导体存储器的结构主要包含三个局部,分别是〔〕、〔〕、〔〕。

4.8位D/A转换器当输入数字量10000000为5v。

假设只有最低位为高电平,那么输出电压为〔〕v;当输入为10001000,那么输出电压为〔〕v。

5.就逐次逼近型和双积分型两种A/D转换器而言,〔〕的抗干扰能力强,〔〕的转换速度快。

6.由555定时器构成的三种电路中,〔〕和〔〕是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对〔〕进展编程设定其〔〕的工作模式来实现的,而且由于采用了〔〕的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:〔共15分〕1.将逻辑函数P=AB+AC写成“与或非〞表达式,并用“集电极开路与非门〞来实现。

2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。

三、分析图3所示电路:〔10分〕1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。

四、设计“一位十进制数〞的四舍五入电路〔采用8421BCD码〕。

要求只设定一个输出,并画出用最少“与非门〞实现的逻辑电路图。

〔15分〕五、电路与CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0〞,试画出输出端B和C的波形。

〔8分〕BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。

〔6分〕七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。

数电期末考试试题及答案

数电期末考试试题及答案

数电期末考试试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是以下哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、同或、非答案:A2. 下列哪个不是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 结构简单D. 响应速度快答案:A3. 触发器的主要用途是什么?A. 存储信息B. 放大信号C. 转换信号D. 滤波答案:A4. 以下哪个不是数字电路的优点?A. 抗干扰能力强B. 可靠性高C. 集成度高D. 功耗大答案:D5. 一个4位二进制计数器的最大计数范围是多少?A. 8B. 16C. 32D. 64答案:B6. 以下哪个是同步时序逻辑电路的特点?A. 电路中存在多个时钟信号B. 电路中的触发器是异步的C. 电路中的触发器是同步的D. 电路中的触发器是无关紧要的答案:C7. 一个D触发器的输出Q与输入D的关系是?A. Q = DB. Q = ¬ DC. Q = D + ¬ DD. Q = D * ¬ D答案:A8. 以下哪个是数字电路设计中常用的优化方法?A. 增加冗余B. 减少冗余C. 增加噪声D. 减少噪声答案:B9. 布尔代数的基本运算有哪些?A. 与、或、非B. 加、减、乘C. 同或、异或、非D. 乘、除、模答案:A10. 以下哪个是数字电路中常用的存储元件?A. 电容B. 电感C. 电阻D. 二极管答案:A二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的区别。

答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。

数字电路具有更高的抗干扰能力,可靠性高,易于集成,功耗相对较低。

模拟电路则在信号处理方面更为灵活,但容易受到噪声干扰,集成度相对较低。

2. 解释什么是时序逻辑电路,并给出一个例子。

答案:时序逻辑电路是一种具有存储功能的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。

期末考试数字电子技术试题及答案(DOC)

期末考试数字电子技术试题及答案(DOC)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数电期末考试题及答案

数电期末考试题及答案

数电期末考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。

A. 1B. 2C. 3D. 4答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 没有记忆功能D. 任何时刻输出仅由该时刻的输入决定答案:B4. 一个4位二进制计数器可以计数到()。

A. 8B. 16C. 15D. 14答案:B5. 一个D触发器的特点是()。

A. 有两个稳定状态B. 只有一个稳定状态C. 没有稳定状态D. 以上都不是答案:A6. 在数字电路中,以下哪个不是基本的门电路?()。

A. 与门B. 或门C. 非门D. 异或门答案:D7. 一个3线-8线译码器可以译码()种不同的输入。

A. 3B. 8C. 6D. 7答案:B8. 一个8位寄存器可以存储()位二进制数。

A. 8B. 16C. 32D. 64答案:A9. 以下哪个是同步时序电路的特点?()A. 电路的输出仅依赖于当前的输入B. 电路的输出依赖于当前的输入和电路的历史状态C. 电路的输出不依赖于输入D. 电路的输出仅依赖于电路的历史状态答案:B10. 一个JK触发器可以表示()种不同的状态。

A. 1B. 2C. 3D. 4答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个基本的与门电路有_____个输入端和一个输出端。

答案:22. 一个4位二进制计数器的计数范围是从0到_____。

答案:153. 一个D触发器在时钟信号的上升沿到来时,其输出Q将与输入D保持_____。

答案:一致4. 在数字电路中,一个3线-8线译码器的输出是_____进制的。

答案:二5. 一个8位寄存器可以存储的最大十进制数是_____。

答案:2556. 一个JK触发器在J=0,K=0时,其状态将保持_____。

数字电子期末试题及答案

数字电子期末试题及答案

数字电子期末试题及答案第一部分:选择题1. 下列哪个元件可以实现将模拟信号转换为数字信号?A. 电容器B. 可变电阻C. ADC转换器D. 电位器答案:C. ADC转换器2. 在数字电子系统中,时钟信号的作用是什么?A. 控制数据传输速度B. 控制电源供应C. 控制系统温度D. 控制器件大小设计答案:A. 控制数据传输速度3. 下列哪个是二进制数字中的最小单位?A. 字节B. 位C. 字D. 比特答案:B. 位4. 在数字电子系统中,用于存储大量数据的主要设备是什么?A. 集成电路B. 处理器C. 存储器D. 音频输出设备答案:C. 存储器5. 下列哪个是代表逻辑“与”的运算符?A. ORB. ANDC. NOTD. XOR答案:B. AND6. 在逻辑电路中,由多个与门连接形成的电路被称为什么?A. 与门B. 或门C. 与非门D. 与反门答案:B. 或门7. 下列哪个是代表逻辑“或”的运算符?A. ORB. ANDC. NOTD. XOR答案:A. OR8. 在数字电子系统中,用于显示图像和文本的设备是什么?A. 集成电路B. 处理器C. 显示器D. 音频输出设备答案:C. 显示器第二部分:填空题1. 基于二进制系统的电子制品被称为__________。

答案:数字电子产品2. 数字电路中的最小单位是__________。

答案:门电路3. ADC转换器的全称为__________。

答案:模数转换器4. 使用二进制表示时,每个数字位上的值是__________。

答案:2的幂次方5. 存储器中数据的读取速度比存储速度要快,这是因为存储器中的数据是以__________的形式存储的。

答案:并行第三部分:简答题1. 请简要解释数字电子系统中的模拟信号和数字信号的区别。

答案:模拟信号是连续变化的信号,其数值可以在一段时间内连续地取值。

而数字信号是离散的信号,其数值只能在特定的离散值之间变化。

模拟信号可以是无限精细的,而数字信号则是有限的、离散的。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第一部分 门电路一、 填空题1. 数字集成电路按开关元件不同,可分为 TTL 集成电路 和 CMOS 集成电路 两大类。

2. 数字电路中的三种基本逻辑门电路是 与门 、 或门 、 非门 。

3.三态门是在普通门的基础上增加 控制 电路构成的,它的三种输出状态是 高电平、 低电平 和 高阻态 。

4. 与门、与非门的闲置输入端应接 高 电平;或门、或非门的闲置输入端应接 低 电平。

5. 图1所示三态门在1EN =时,Y 的输出状态是 高阻态 。

6. 利用TTL 与非门实现输出线与应采用 OC 门,实现总线传输应采用 三态 门。

7. 图2为几种常见逻辑门电路的逻辑符号,试分别写出其名称和逻辑表达式。

名称 逻辑表达式 名称 逻辑表达式 (a ) 与门 Y=AB ; (b ) 非门 ; (c ) 与非门; (d ) 或非门。

8. 当决定某一件事情的多个条件中有一个或一个以上具备时,该件事情就会发生,这种关系称为 或 逻辑关系。

二、 选择题1. 下列几种逻辑门中,能用作反相器的是 C 。

A. 与门B. 或门C. 与非门2. 下列几种逻辑门中,不能将输出端直接并联的是 B 。

A. 三态门B. 与非门C. OC 门3. TTL 与非门的输入端在以下四种接法中,在逻辑上属于输入高电平的是 C 。

A. 输入端接地B. 输入端接同类与非门的输出电压C. 输入端经10k Ω电阻接地D. 输入端经51Ω电阻接地4. TTL 与非门的输入端在以下4种接法中,在逻辑上属于输入低电平的是 D 。

A. 输入端经10k Ω电阻接地B. 输入端接同类与非门的输出电压C. 输入端悬空D. 输入端经51Ω电阻接地5. 逻辑电路如图3所示,该电路实现的逻辑关系为 C 。

A. Y AB =B. Y AB =C. Y AB =D. Y A B =+ENEN & ▽ Y AB 图1 填空题5用图&A BY(aYA B&YA B≥1(d)(c)图2 填空题7用图1A(b图3 选择题5用图Y图4 选择题6用图Y6. 图4为TTL逻辑门,其输出Y为D。

A. AB C+ B. A BC+ C. A B C++ D. AB7. 图5电路实现的逻辑功能是C。

A. Y AB= B. =+Y A B C. =⊕Y A B D. ⊙=Y A B8. 门电路使用时需要外接负载电阻和电源的是D。

A. 与门B. 与非门C. 异或门D. OC门9. 以下各种接法不正确的是D。

A. 与非门闲置输入端接1B. 或非门闲置输入端接地C. TTL与非门闲置输入端悬空D. CMOS 门闲置输入端悬空10. 图6中能实现Y AB=功能的TTL门是B。

11. 图7中,能实现=+Y AB AB的逻辑门是C。

12. 图8中电路连接和给定逻辑功能都正确的是C。

YY(B)(A)图6 选择题10用图YY(B)(A) (C)图7 选择题11用图Y(D)ABY=1图8 选择题12用图(D)Y AB CD=+YBDY Y(B)(A) (C)YV CC六、画图题先写出图12所示各门电路的逻辑表达式,再根据输入信号A 、B 的波形,对应画出各个门的输出波形。

解:波形如图12第二部分 组合逻辑电路一、 填空题1. 逻辑代数的三种基本逻辑运算是 与 、 或 和 非 ,在电路上,分别用 与 门、 或 门和 非 门来实现。

2. 逻辑变量和逻辑函数的取值只有 0 和 1 两种可能。

ABY 1Y 2 =1Y 3Y 4图12 题六用图Y 3A B A Y 112B 0A BY 4=1Y 2=13. 逻辑函数的表示方法有 真值表 、 逻辑表达式 、 逻辑图 、 波形图 、 卡诺图五种。

4.“全1出0,有0出1”描述的逻辑关系是 与非逻辑 。

5. 11+= 0 ,1100+⋅+= 1 。

6. A B +=,AB =,A AB += A+B ,AB AB += A 。

7. 101ABC =时,函数C B AB Y +=之值为Y = 1 。

8. 二进制的基数是 2 ,其第i 位的权值是 2i-1。

9. 在二-十进制码中,1位十进制数用 4 位二进制码表示,8421BCD 码从高位到低位的权值依次为 8、4、2、1 。

10.(93)10=( 101 1101 )2,(93)10=( 1001 0011 )8421BCD11. 最简与或式的标准有两个,即 与项数最少 、 每个与项中变量数最少 。

12. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。

13. 编码器的功能是将输入信号转化为 二进制代码输出 。

14. 编码器可分为 二进制编码器 和 二-十进制编码器 ,又可分为 普通编码器 和 优先编码器 。

15. 常用的译码器电路有 二进制译码器 、 二-十进制译码器 和 显示译码器 等。

16. 七段显示译码器74LS48输出高电平有效,用以驱动共阴极LED 显示器。

当输入01010123=A A A A 时,输出abcdefg = 1011011 ,显示字形 5 。

17. 数据选择器的逻辑功能是 从2n个输入信号中选择一个送到唯一输出端 ;数据分配器的逻辑功能是 根据地址信号的要求将公共总线上的一路输入数据分配到指定输出通道上去 。

二、 选择题1.“入1出0,入0出1”的逻辑运算关系属于 C 。

A. 与运算B. 或运算C. 非运算D. 与非运算2. 使函数Y AB AB =+的值为0的变量取值组合为AB = C 。

A. 00、11B. 00、10C. 01、10D. 01、113. 使函数CD AB Y +=之值为1的变量取值组合是 A 。

A. AB =00 ,CD 至少有一个0B. AB =01 ,CD 至少有一个1C. AB =10 ,CD =11D. AB =11 ,CD 任意组合4. Y ABC AC BC =++,当1A C ==时, D 。

A. Y B =B. B Y =C. 0=YD. 1=Y5. 3个逻辑变量的取值组合共有 C 种。

A. 3B. 6C. 8D. 166. 下列逻辑函数属于与非式的是 B 。

A. Y AB =B. Y AB =C. Y ABC =D. Y ABC =7. 与++AB AC BC 相等的式子是 A 。

A. +AB CB. +AB ACC. +AB BCD. +AB AB8. 图1所示波形关系的逻辑函数表达式为 C 。

A. =Y ABB. =+Y A BC. =⊕Y A BD. ⊙=Y A B9. 表1所示的真值表,其函数式为 C 。

A. =(⊕)Y A A BB. =⋅⊕Y A A BC. =(⊕)Y A A BD. =⋅⊕Y A A B10. 余3码的0011对应的十进制数是 C 。

A. 3B. 6C. 0D. 911. 二进制数1001 0110转换为十进制,应得 A 。

A. 150B. 151C. 96D. 9812. 十进制数35转换为二进制数得 A ,转换为8421BCD 码得 C 。

A. 100011B. 100001C. 00110101D. 0101001113. 属于无权码的是 B 。

A. 8421码B. 余3码C. 2421码D. 自然二进制码14. 组合逻辑电路通常由 A 组成。

A. 门电路B. 编码器C. 译码器D. 数据选择器15. 8线-3线优先编码器74LS148,低电平输入有效,反码输出。

当对5I 编码时,输出210Y Y Y 为 C 。

A. 000B. 101C. 010D. 10016.优先编码器同时有两个或两个以上信号输入时,是按 D 给输入信号编码。

A. 高电平B. 低电平C. 高频率D. 高优先级17. 8421BCD 译码器74LS42输出低电平有效,当输入32101000A A A A =时,其输出09Y Y ~等于 D 。

A. 0000000010B. 11C. 00D. 0118. 4选1数据选择器构成逻辑函数产生器的电路连接如图2所示,该电路实现的逻辑函数是 C 。

图2 选择题18用图01图1 选择题8用图A. Y AB= B. Y AB AB=+C. Y AB AB=+ D. Y A B=+四、计算题1. 将下列十进制数转换为二进制数。

(1)(25)10=(11001)2(2)()10=()22. 将下列二进制数转换为十进制数。

(1)(1001)2=(9)10(2)(1001011)=(75)103. 将下列各数转换为8421BCD码。

(1)(100011)2=(0011 0101)8421BCD (2)(231)10=(0010 0011 0001)8421BCD 4. 将下列数码分别看作自然二进制数和8421BCD码,求出相应的十进制数。

(1)(2)0101 0110 0011()2=(151)10(0101 0110 0011)2=(1379)10()8421BCD=(97)10(0101 0110 0011)8421BCD=(563)10五、组合逻辑电路设计题1. 某产品有A、B、C、D四项指标。

其中规定主要指标A、B必须满足要求,其余指标C、D 只要有一个达标即可判定产品Y为合格。

试设计一个逻辑电路实现此产品合格判定功能,要求:(1)列出真值表,(2)写出输出函数的最简与或式,(3)画出用与非门实现该电路的逻辑图。

解:(1)(2)(3)输出A B C D Y 11011 11101 11111输入2. 现有三个车间,每个车间各需10kW 电力,这三个车间由两台发电机组供电,一台功率为10kW ,另一台功率为20kW 。

三个车间经常不同时工作。

试用与非门和异或门设计一个逻辑电路,能够根据各车间的工作情况,以最节约电能的方式自动完成配电任务。

解: (1)(2)(3)CY 2&& &Y=1=1AB &B YA D&&&CA B C Y 1Y 20000000110010100110110010101011100111111输入输出3. 用集成译码器74LS138和4输入与非门实现表2所示真值表的逻辑功能。

先写出逻辑表达式,再画出逻辑电路图。

解: (1)(2)4. 分别用8选1数据选择器和4选1数据选择器实现逻辑函数Y AC BC =+,画出逻辑图。

解: (1)A B CS 1S 20000000110010100110110010101011100111111输出输入&&S 2S+5V74LS138Y 1 S 2A S 2B Y 2 Y 3 Y 5 Y 6 Y 0 Y 7S 1 A 2 A 1 A 0 A B C Y 4 5A D 0 A 1 D 5 D 7D 1 D 6 D 4 A 2 A 0YD 2 D 3 B C0 1774LS151ST(2)5. 设计一个电路实现图3所示的逻辑功能。

相关文档
最新文档