数电知识点汇总
数电重点知识总结

数电重点知识总结
以下是数电重点知识总结:
1. 逻辑代数基本定理:包括代入定理、反演定理、对偶定理。
2. 逻辑函数:描述输入与输出之间的函数关系,通过真值表、逻辑函数表达式、逻辑图、波形图和卡诺图来表示。
3. 最小项和最大项:最小项是n变量m个因子的乘积,最大项是m个因子的和。
4. 化简方法:包括公式法、并项法、吸收法、消项法、消因子法和配项法等。
5. 卡诺图法:用于将逻辑函数化为最小项之和的形式,通过画出卡诺图并找出可合并项来进行化简。
6. 门电路:包括与门、或门、非门、与非门、或非门等,以及它们的互补输出。
7. 三态门:具有高、低和开路三种状态。
8. 组合逻辑电路:任意时刻的输出仅仅取决于该时刻的输入,与之前的电路状态无关。
9. 常用的组合逻辑电路:包括编码器、译码器、数据选择器和加法器等。
10. 组合逻辑电路的竞争与冒险:可能产生尖峰脉冲,有竞争不一定有竞争
冒险,可以通过加滤波电容、引入选通脉冲或修改逻辑等方式消除竞争冒险。
11. 二进制数的算术运算:无符号二进制数的加法运算与十进制加法相同,减法同十进制减法,不够减借位;乘法由左移被乘数与加法运算组成;除法由右移除数与减法运算组成。
带符号二进制数的算术运算中,负数通常用补码表示,可以通过补码和反码计算得到。
以上内容仅供参考,如需更多信息,建议查阅相关教材或咨询专业人士。
(完整版)数电知识点汇总

数电知识点汇总第一章:1,二进制数、十六进制与十进制数的互化,十进制化为8421BCD代码2,原码,补码,反码及化为十进制数3,原码=补码反码+1重点课后作业题:题1.7,1.10第二章:1,与,或,非,与非,或非,异或,同或,与或非的符号(2种不同符号,课本P22,P23上侧)及其表达式。
A☉A☉A……A=?(当A的个数为奇数时,结果为A,当A的个数为偶数时,结果为1)A⊕A⊕A……A=?(当A的个数为奇数时,结果为A,当A的个数为偶数时,结果为0)2,课本P25,P26几个常用公式(化简用)3,定理(代入定理,反演定理,对偶定理),学会求一表达式的对偶式及其反函数。
4,※※卡诺图化简:最小项写1,最大项写0,无关项写×。
画圈注意事项:圈内的“1”必须是2n个;“1”可以重复圈,但每圈一次必须包含没圈过的“1”;每个圈包含“1”的个数尽可能多,但必须相邻,必须为2n个;圈数尽可能的少;要圈完卡诺图上所有的“1”。
5,一个逻辑函数全部最小项之和恒等于16,已知某最小项,求与其相邻的最小项的个数。
7,使用与非门时多余的输入端应该接高电平,或非门多余的输入端应接低电平。
8,三变量逻辑函数的最小项共有8个,任意两个最小项之积为0.9,易混淆知识辨析:1)如果对72个符号进行二进制编码,则至少需要7位二进制代码。
2)要构成13进制计数器,至少需要4个触发器。
3)存储8位二进制信息需要8个触发器。
4)N进制计数器有N个有效状态。
5)一个具有6位地址端的数据选择器的功能是2^6选1.重点课后作业题:P61 题2.10~2.13题中的(1)小题,P62-P63题2.15(7),题2.16(b),题2.18(3)、(5)、(7),P64题2.22(3)、2.23(3)、2.25(3)。
第三章:1,二极管与门,或门的符号(课本P71,P72)2,认识N沟道增强型MOS管,P沟道增强型MOS管,N沟道耗尽型,P沟道耗尽型的符号,学会由符号判断其类型和由类型推其符号。
数电知识点总结pdf

数电知识点总结pdf1. 位运算位运算是基于二进制数字的运算,常见的位运算有与(&)、或(|)、非(~)、异或(^)等。
其中,与运算是在两个位都为1时得到1,否则为0;或运算是在两个位中只要有一个为1时得到1;非运算是将每个位取反;异或运算是在两个位相同时得到0,不同时得到1。
2. 二进制与十进制转换二进制是计算机中常用的计数方式,但在实际应用中常常需要将二进制数转换为十进制数或者将十进制数转换为二进制数。
二进制转十进制的方法是将二进制数逐位进行乘积运算再相加,而十进制转二进制的方法是不断除以2并记录余数,最后倒序排列得到二进制数。
3. 逻辑门逻辑门是数电中的基本组成单元,常见的逻辑门有与门、或门、非门、异或门等。
其中,与门的输出只有在所有输入都为1的情况下才为1;或门的输出只有在所有输入都为0的情况下才为0;非门的输出是输入的反转;异或门的输出只有在输入不同时才为1。
4. 卡诺图卡诺图是用于化简逻辑表达式的方法,通过将输入变量以不同的排列方式呈现在二维平面上,然后找出最大的包围1的矩形或者分成最小的1的方式来化简表达式。
通过卡诺图可以简化逻辑表达式,减少逻辑门的数量,提高电路的效率。
5. 时序逻辑电路时序逻辑电路是根据输入信号的时序来产生输出信号的电路,其中最常见的是触发器。
触发器有SR触发器、D触发器、JK触发器等,它们根据不同的输入信号产生不同的输出信号。
通过时序逻辑电路可以实现存储、计数和控制等功能。
6. 组合逻辑电路组合逻辑电路是根据输入信号的瞬时电平来产生输出信号的电路,其中最常见的是加法器、减法器、多路选择器等。
组合逻辑电路通过不同的输入信号产生不同的输出信号,来实现不同的逻辑功能。
7. 计数器计数器是能够按照一定的规律递增或递减输出信号的电路,常见的计数器有同步计数器、异步计数器、模N计数器等。
通过计数器可以实现时序逻辑电路的计数功能,是数字系统中常用的电路之一。
8. 积分器积分器是能够将输入信号进行积分运算并产生输出信号的电路,常见的积分器有运算放大器积分器和数字积分器。
数电 知识点总结

数电知识点总结概述:数电(数字电子学)是研究数字电路和数字系统的学科,是现代电子学的一个重要分支。
数电主要研究数字信号的产生、处理、传输和存储等方面的问题。
在现代信息和通信技术中,数电起着举足轻重的作用,因此它是电子工程技术中的重要基础课程。
一、数字电路的基本概念1. 信号与系统信号可以分为模拟信号和数字信号两种。
模拟信号是以连续的形式表示的信号,而数字信号是以离散的形式表示的信号。
数字信号由一系列离散的电平组成,每个电平代表一个离散的数值。
数字信号的基本单位是比特,表示一个二进制数码。
2. 二进制数码二进制是一种适合数字电路处理的码制,它只包含两种状态(0和1),因此逻辑电路的设计更简单、可靠。
在数字电路设计中,计数和存储的基本单位都是二进制。
3. 逻辑门逻辑门是由一个或多个传递器件组成的电路,在它的输入端和输出端之间存在特定的逻辑关系。
常见的逻辑门有与门、或门、非门、异或门等。
逻辑门是数字电路的基本组成单元,可以用来实现各种逻辑函数。
4. 组合逻辑电路组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前输入的状态,和输入变化时输出的变化无关。
组合逻辑电路可以用来实现任意的布尔逻辑函数。
5. 时序逻辑电路时序逻辑电路是由组合逻辑电路和触发器组成的电路,其输出不仅依赖于当前输入的状态,还与触发器的状态有关。
时序逻辑电路可以用来处理时序信息,例如时钟信号、计数器等。
二、数字系统的表示与运算1. 布尔代数布尔代数是一种代数系统,用来研究逻辑变量之间的运算和关系。
它有两个基本运算:与运算(∧)、或运算(∨)、非运算(¬)。
在数字系统中,布尔代数是描述逻辑运算和逻辑关系的数学工具。
2. 二进制加法二进制加法是二进制数字之间的加法运算,和十进制加法类似。
但是在二进制加法中,只有两个基本数码(0和1),因此进位特别简单。
二进制加法是数字系统中的基本运算之一。
3. 二进制乘法二进制乘法是二进制数字之间的乘法运算,和十进制乘法类似。
数电基本知识点总结

数电基本知识点总结一、数字电子学概述数字电子学是研究数字系统中的信号处理和信息表示的学科。
它主要关注二进制数字信号的传输、处理和存储。
数字电子学的基础是逻辑运算,这些运算是构建更复杂数字系统的基本元素。
二、数制和编码1. 数制- 二进制数制:使用0和1两个数字表示所有数值的数制,是数字电子学的基础。
- 八进制数制:使用0到7八个数字表示数值,常用于简化二进制数的表示。
- 十进制数制:使用0到9十个数字表示数值,是日常生活中最常用的数制。
- 十六进制数制:使用0到9和A到F十六个数字表示数值,常用于计算机编程中。
2. 编码- ASCII编码:用于表示文本字符的一种编码方式。
- 二进制编码:将数据转换为二进制形式进行存储和传输。
- 格雷码:一种二进制数系统,用于减少错误的可能性。
三、基本逻辑门1. 与门(AND)- 逻辑表达式:A∧B- 输出为真(1)仅当所有输入都为真。
2. 或门(OR)- 逻辑表达式:A∨B- 输出为真(1)只要至少有一个输入为真。
3. 非门(NOT)- 逻辑表达式:¬ A- 输出为真(1)当输入为假(0)时。
4. 异或门(XOR)- 逻辑表达式:A⊕B- 输出为真(1)当输入不相同时。
四、组合逻辑组合逻辑是指输出仅依赖于当前输入的逻辑电路。
这些电路不包含存储元件,因此没有记忆功能。
1. 逻辑门的组合- 通过基本逻辑门的组合,可以构建更复杂的逻辑函数。
2. 多级逻辑- 多个逻辑门按层次结构连接,形成复杂的逻辑电路。
3. 逻辑表达式简化- 使用布尔代数规则简化逻辑表达式,优化电路设计。
五、时序逻辑时序逻辑电路的输出不仅依赖于当前的输入,还依赖于过去的输入(即电路的历史状态)。
1. 触发器(Flip-Flop)- 基本的时序逻辑元件,能够存储一位二进制信息。
2. 计数器(Counter)- 顺序记录输入脉冲的数量,常用于定时和计数。
3. 寄存器(Register)- 由一系列触发器组成,用于存储多位二进制信息。
数电知识点总结

数电知识点总结数电(数位电子)是一门研究数字电子技术的学科,涉及到数字电路、数字信号处理、数字系统等多个方面的知识。
数字电子技术已经成为现代电子工程技术的基础,并且在通信、计算机、控制、显示、测量等领域都有广泛的应用。
本文将从数字电路、数字信号处理和数字系统三个方面对数电的知识点进行总结。
1. 数字电路数字电路是将数字信号作为输入、输出,通过逻辑门、存储器等数字元器件完成逻辑运算和信息处理的电路。
数字电路是实现数字逻辑功能的基本组成单元,包括组合逻辑电路和时序逻辑电路两种类型。
1.1 组合逻辑电路组合逻辑电路是由若干逻辑门进行组合而成的电路,其输出仅取决于当前输入的组合,不受到电路内过去的状态的影响。
组合逻辑电路主要包括门电路(与门、或门、非门等)、编码器、译码器、多路选择器、加法器、减法器等。
常用的集成逻辑门有 TTL、CMOS、ECL、IIL 四种族类。
常见的集成逻辑门有 TTL、 CMOS、 ECL、 IIL 四种。
1.2 时序逻辑电路时序逻辑电路是组合电路与触发器相结合,结构复杂。
时序逻辑电路主要包括触发器、寄存器、计数器、移位寄存器等。
在传统的 TTL 集成电路中,触发器主要有 RS 触发器、 JK触发器、 D 触发器和 T 触发器四种。
在 CMOS 集成电路中一般用 T 触发器,D 触发器和 JK 触发器等。
2. 数字信号处理数字信号处理(DSP)是利用数字计算机或数字信号处理器对连续时间的信号进行数字化处理,包括信号的采样、量化和编码、数字滤波、谱分析、数字频率合成等基本处理方法。
数字信号处理已广泛应用于通信、音频、视频、雷达、医学影像等领域。
2.1 信号采样和量化信号采样是将连续时间信号转换为离散时间信号的过程,采样频率必须高于信号频率的两倍才能保证信号的完全重构。
信号量化是将采样得到的连续幅度信号转换为一个有限数目的离散的幅度值的过程,量化误差会引入信号失真。
2.2 数字滤波数字滤波是利用数字计算机对数字信号进行特定频率成分的增益或者衰减的处理过程。
(完整版)数电知识点总结(整理版)

数电复习知识点第一章1、了解任意进制数的一般表达式、2-8-10-16进制数之间的相互转换;2、了解码制相关的基本概念和常用二进制编码(8421BCD、格雷码等);第三章1、掌握与、或、非逻辑运算和常用组合逻辑运算(与非、或非、与或非、异或、同或)及其逻辑符号;2、掌握逻辑问题的描述、逻辑函数及其表达方式、真值表的建立;3、掌握逻辑代数的基本定律、基本公式、基本规则(对偶、反演等);4、掌握逻辑函数的常用化简法(代数法和卡诺图法);5、掌握最小项的定义以及逻辑函数的最小项表达式;掌握无关项的表示方法和化简原则;6、掌握逻辑表达式的转换方法(与或式、与非-与非式、与或非式的转换);第四章1、了解包括MOS在内的半导体元件的开关特性;2、掌握TTL门电路和MOS门电路的逻辑关系的简单分析;3、了解拉电流负载、灌电流负载的概念、噪声容限的概念;4、掌握OD门、OC门及其逻辑符号、使用方法;5、掌握三态门及其逻辑符号、使用方法;6、掌握CMOS传输门及其逻辑符号、使用方法;7、了解正逻辑与负逻辑的定义及其对应关系;8、掌握TTL与CMOS门电路的输入特性(输入端接高阻、接低阻、悬空等);第五章1、掌握组合逻辑电路的分析与设计方法;2、掌握产生竞争与冒险的原因、检查方法及常用消除方法;3、掌握常用的组合逻辑集成器件(编码器、译码器、数据选择器);4、掌握用集成译码器实现逻辑函数的方法;5、掌握用2n选一数据选择器实现n或者n+1个变量的逻辑函数的方法;第六章1、掌握各种触发器(RS、D、JK、T、T’)的功能、特性方程及其常用表达方式(状态转换表、状态转换图、波形图等);2、了解各种RS触发器的约束条件;3、掌握异步清零端Rd和异步置位端Sd的用法;2、了解不同功能触发器之间的相互转换;第七章1、了解时序逻辑电路的特点和分类;2、掌握时序逻辑电路的描述方法(状态转移表、状态转移图、波形图、驱动方程、状态方程、输出方程);3、掌握同步时序逻辑电路的分析与设计方法,掌握原始状态转移图的化简;4、了解异步时序逻辑电路的简单分析;5、掌握移位寄存器、计数器的功能、工作原理和实际应用等;6、掌握集成计数器实现任意进制计数器的方法;7、掌握用移位寄存器、计数器以及其他组合逻辑器件构成循环序列发生器的原理;第八章1、掌握门电路和分立元件构成的施密特触发器、单稳态触发器、多谐振荡器的电路组成及工作原理,掌握相关参数的计算方法;2、掌握用555电路构成施密特触发器、单稳态触发器、多谐振荡器的方法以及工作参数的计算或者改变方法;第九章1、了解ROM和RAM的基本概念;2、了解存储器容量的表示方法和扩展方法,了解存储容量与地址线、数据线的关系。
数电知识点

数电知识点数字电路知识点一:数字电路的概念与分类•数字电路:用离散的电信号表示各种信息,通过逻辑门的开关行为进行逻辑运算和信号处理的电路。
•数字电路的分类:1.组合逻辑电路:根据输入信号的组合,通过逻辑门进行转换得到输出信号。
2.时序逻辑电路:除了根据输入信号的组合,还根据时钟信号的变化进行状态的存储和更新。
知识点二:数字电路的逻辑门•逻辑门:由晶体管等元器件组成的能实现逻辑运算的电路。
•逻辑门的种类:1.与门(AND gate):输出为输入信号的逻辑乘积。
2.或门(OR gate):输出为输入信号的逻辑和。
3.非门(NOT gate):输出为输入信号的逻辑反。
4.与非门(NAND gate):输出为与门输出的逻辑反。
5.或非门(NOR gate):输出为或门输出的逻辑反。
6.异或门(XOR gate):输出为输入信号的逻辑异或。
7.同或门(XNOR gate):输出为异或门输出的逻辑反。
知识点三:数字电路的布尔代数•布尔代数:逻辑运算的数学表达方式,适用于数字电路的设计和分析。
•基本运算:1.与运算(AND):逻辑乘积,用符号“∙”表示。
2.或运算(OR):逻辑和,用符号“+”表示。
3.非运算(NOT):逻辑反,用符号“’”表示。
•定律:1.与非定律(德摩根定理):a∙b = (a’+b’)‘,a+b =(a’∙b’)’2.同一律:a∙1 = a,a+0 = a3.零律:a∙0 = 0,a+1 = 14.吸收律:a+a∙b = a,a∙(a+b) = a5.分配律:a∙(b+c) = a∙b+a∙c,a+(b∙c) = (a+b)∙(a+c)知识点四:数字电路的设计方法•数字电路设计的基本步骤:1.确定输入和输出信号的逻辑关系。
2.根据逻辑关系,使用布尔代数推导出逻辑表达式。
3.根据逻辑表达式,使用逻辑门进行电路设计。
4.进行电路的逻辑仿真和验证。
5.实施电路的物理布局和连接。
知识点五:数字电路的应用•数字电路的应用领域:1.计算机:CPU、内存、硬盘等。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数电知识点汇总
第一章:
1, 二进制数、十六进制与十进制数的互化,十进制化为8421BCD代码
2,原码,补码,反码及化为十进制数
3,原码=补码反码+1
重点课后作业题:题 1.7,1.10
第二章:
1,与,或,非,与非,或非,异或,同或,与或非的符号(2 种不同符号,课本
P22,P23 上侧)及其表达式。
A o A o A……A=?(当A的个数为奇数时,结果为A,当A的个数为偶数时,结果为1)
A㊉A㊉A••…A=?(当A的个数为奇数时,结果为A,当A的个数为偶数时,结果为0)
2,课本P25,P26 几个常用公式(化简用)3,定理(代入定理,反演定理,对偶定理),学会求一表达式的对偶式及其反函数。
4,※※卡诺图化简:最小项写1,最大项写0,无关项写X。
画圈注意事项:圈内的“T必须是2n个;“ 1可以重复圈,但每圈一次必须包含没圈过的“ 1”;每个圈包含“ 1”的个数尽可能多,但必须相邻,必须为2n个;圈数尽可能的少;要圈完卡诺图上所有的“ 1”。
5,一个逻辑函数全部最小项之和恒等于1
6,已知某最小项,求与其相邻的最小项的个数。
7,使用与非门时多余的输入端应该接高电平,或非门多余的输入端应接低电平8,三变量逻辑函数的最小项共有8个,任意两个最小项之积为0.
9,易混淆知识辨析:
1)如果对72个符号进行二进制编码,则至少需要7 位二进制代码。
2)要构成13 进制计数器,至少需要 4 个触发器。
3)存储8 位二进制信息需要8 个触发器。
4)N 进制计数器有N 个有效状态。
5)—个具有6位地址端的数据选择器的功能是2A6选1.
重点课后作业题:P61题2.10~2.13题中的(1)小题,P62-P63题2.15 (7),题2.16 (b),题2.18 (3)、(5)、(7),P64题2.22 (3)、2.23 (3)、2.25 (3)。
第三章:
1,二极管与门,或门的符号(课本P71,P72)
2, 认识N沟道增强型MOS管,P沟道增强型MOS管,N沟道耗尽型,P沟道耗尽
型的符号,学会由符号判断其类型和由类型推其符号。
(课本P79)
3,CMOS反相器的符号(课本P80)
4, 噪声容限(课本P82)
5, CMOS与非门和或非门的符号(课本P92)
6, CMOS类型的OD与非门符号,功能。
CMOS类型的OD线与符号及功能(课本P94,95)
7,CMOS类型的传输门,三态门功能及符号。
(课本P97,P99)
8, TTL门电路中的三极管反相器符号(课本P114)。
关于三极管,当Vbc<0三极管处于放大状态,当vbc>0,三极管处于饱和状态。
9, TTL门电路中的OC门和三态门(课本P132, P134)
10, 会分析TTL门电路中RP的作用,当RP<0.7K Q,相当于输入低电平;当RP > 1.5K Q相当于输入高电平。
而CMOS的无论通过接地的电阻为多大,只要接地,都视为输入低电平。
11, CMOS电路不允许悬空,必须接高电平。
TTL或非门多余的输入端接低电平,CMOS或非门多余的输入端接低电平。
12, N型半导体是在本征半导体中掺入五价元素形成,其多子是电子。
13, 若要三极管工作在放大状态,发射结应该正向偏置。
14, 了解扇出系数的概念。
扇出系数就是一个门电路驱动同类型门电路的个数。
也就是表示门电路的带负载能力。
(详情请查看数电课件“第三章门电路(5)(2)”的28~32页,有详细介绍)
第四章:
1, 组合逻辑电路:任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。
组合逻辑电路通常由门电路组合而成。
组合逻辑电路常见类型:编码器,译码器,数据选择器,数值比较器,加法器,函数发生器,奇偶校验器、发生器。
2, 学会由逻辑函数得其真值表。
3, 普通编码器(任何时刻只允许输入一个编码信号);优先编码器,例如74HC148, 输入输出均以低电平为有效信号。
17'勺优先权最高,10'的优先权最低。
具体原理见课本P171。
4, 用3线-8线译码器(74HC138实现要求的逻辑功能。
5, 用4选1选择器,8选1选择器实现要求的逻辑功能。
6, 了解半加器,全加器的真值表,逻辑图及符号。
7, 典例:当编码器74LS148的输入端|1'5,|6‘为低电平,选通输入端S'为低电平,其余输入端为高电平时,输出信号丫2丫1丫0'为001。
第五章:
1, SR或非,与非锁存器符号及其功能
2, 电平触发触发器:带置位,复位端的SR触发器;D触发器。
3, 脉冲触发触发器:主从SR JK触发器。
4, 边沿触发触发器
5, 课本P237-P239各触发器的符号及其表达式。
6, RS触发器有约束条件。
重点课后作业题: 5.9 5.10 5.12 5.15 5.16(画波形)
第六章:1,时序逻辑电路:任意时刻的输出信号不仅取决于当时的输入信号,而且还取决于电路原来的状态。
时序逻辑电路的电路结构是组合电路和存储电路组成。
2,时序逻辑电路的类型:寄存器,移位寄存器,计数器,顺序脉冲发生器。
3,时序电路可以分为米利型和穆尔型。
(课本P261)4,时序逻辑电路解题注意驱动方程,特性方程,状态方程,输出方程。
状态转化图和状态转化表的书写。
5,学会设计同步时序逻辑电路。
(课本P317-P319)(例题:课本课后作业题
P353,题6.31)
6,次态卡诺图的书写及其应用。
7,掌握160,161 芯片的异步清零和同步置数法。
例如题目要求显示“ 1—7”,则必须使用同步置数法,因为起始值为“ 1”。
当题目要求显示“ 0-7”时,用置数法时,D0-D3 引脚必须接在一起之后接地,而用清零法时则不必。
8, 8位序列信号发生器的题,当输出丫那里没有圈时,输出照D0~D7的顺序原样输出;当输出丫那里有圈时,输出照D0~D7的顺序反相输出。
第十章:
1,脉冲整形电路:施密特触发器,单稳态触发器。
2,脉冲振荡电路:对称式和非对称式多谐振荡器、环形振荡器以及用施密特触发器构成的多谐振荡器。
3,了解用门电路组成的施密特触发器同向输出和反向输出的电压传输特性图。
4,回差电压的概念:用555定时器构成的施密特触发器,当Vco悬空时,△
VT=v cc/3 5,掌握用555定时器接成的施密特触发器,单稳态触发器,多谐振荡器的周期。
单稳态触发器:tW (输出脉宽)=RCln3=1.1RC
多谐振荡器:充电时间巧=(R1+R2 *Cln2,放电时间T2=R2 *Cln2电路的振荡周期T=T1+T2=( R1+2R2 *Cln2,输出脉冲的占空比q=T1/T= (R1+R2 /(R1+2R2)施密特触发器,单稳态触发器,多谐振荡器的一些区别:
施密特触发器:2、6引脚接在一起,引入输入VI。
(图上没有R1,R2)单稳态触发器:2、 6 引脚不接在一起。
多谐振荡器:2,6引脚接在一起,多引入了R1和R2两个电阻。
6,为了将三角波变化成同频率的矩形波,应选用施密特触发器。
7,单稳态触发器中,两个状态一个是稳态,另一个是暂稳态。