时序逻辑电路试题

合集下载

(完整版)时序逻辑电路习题与答案

(完整版)时序逻辑电路习题与答案

第12章时序逻辑电路自测题一、填空题1.时序逻辑电路按状态转换情况可分为时序电路和时序电路两大类。

2.按计数进制的不同,可将计数器分为、和N进制计数器等类型。

3.用来累计和寄存输入脉冲个数的电路称为。

4.时序逻辑电路在结构方面的特点是:由具有控制作用的电路和具记忆作用电路组成。

、5.、寄存器的作用是用于、、数码指令等信息。

6.按计数过程中数值的增减来分,可将计数器分为为、和三种。

二、选择题1.如题图12.1所示电路为某寄存器的一位,该寄存器为。

A、单拍接收数码寄存器;B、双拍接收数码寄存器;C、单向移位寄存器;D、双向移位寄存器。

2.下列电路不属于时序逻辑电路的是。

A、数码寄存器;B、编码器;C、触发器;D、可逆计数器。

3.下列逻辑电路不具有记忆功能的是。

A、译码器;B、RS触发器;C、寄存器;D、计数器。

4.时序逻辑电路特点中,下列叙述正确的是。

A、电路任一时刻的输出只与当时输入信号有关;B、电路任一时刻的输出只与电路原来状态有关;C、电路任一时刻的输出与输入信号和电路原来状态均有关;D、电路任一时刻的输出与输入信号和电路原来状态均无关。

5.具有记忆功能的逻辑电路是。

A、加法器;B、显示器;C、译码器;D、计数器。

6.数码寄存器采用的输入输出方式为。

A、并行输入、并行输出;B、串行输入、串行输出;C、并行输入、串行输出;D、并行输出、串行输入。

三、判断下面说法是否正确,用“√"或“×"表示在括号1.寄存器具有存储数码和信号的功能。

( )2.构成计数电路的器件必须有记忆能力。

( )3.移位寄存器只能串行输出。

( )4.移位寄存器就是数码寄存器,它们没有区别。

( )5.同步时序电路的工作速度高于异步时序电路。

( )6.移位寄存器有接收、暂存、清除和数码移位等作用。

()思考与练习题12.1.1 时序逻辑电路的特点是什么?12.1.2 时序逻辑电路与组合电路有何区别?12.3.1 在图12.1电路作用下,数码寄存器的原始状态Q3Q2Q1Q0=1001,而输入数码D3D2D1D0=0110时,在CP的作用下,Q3Q2Q1Q0状态如何变化?12.3.2 题图12.2所示移位寄存器的初始状态为111,画出连续3个C P脉冲作用下Q2Q1Q0各端的波形和状态表。

第七章 时序逻辑电路题库

第七章 时序逻辑电路题库

1.JK触发器可完成:保持、置0、置1、翻转四种功能。

(对)2、JK触发器只有置0、置1两种功能。

(错)3、JK触发器只有保持、翻转两种功能。

(错)4、JK触发器可完成:保持、置0、置1、计数四种功能。

(错)5、RS触发器没有不确定的输出状态。

(错)6、RS触发器有不确定的输出状态。

(对)7、仅具有保持和翻转功能的触发器是RS触发器。

(错)8、仅具有保持和翻转功能的触发器是T触发器。

(对)9、仅具有保持和翻转功能的触发器是T’触发器。

(错)10、仅具有翻转功能的触发器是T’触发器。

(对)11、同步时序逻辑电路中各触发器的时钟脉冲CP是同一个信号。

(对)12、同步时序逻辑电路中各触发器的时钟脉冲CP不是同一个信号。

(错)13、异步时序逻辑电路中各触发器的时钟脉冲CP不是同一个信号。

(对)14、异步时序逻辑电路中各触发器的时钟脉冲CP是同一个信号。

(错)15、触发器在某一时刻的输出状态,不仅取决于当时输入信号的状态,还与电路的原始状态有关。

(对)16、触发器进行复位后,其两个输出端均为0.(错)17、触发器进行复位后,其两个输出端均为1.(错)18、触发器与组合电路两者都没有记忆能力。

(错)19、基本RS触发器要受时钟脉冲的控制。

(错)20、Qn+1表示触发器原来所处的状态,即现态。

(错)21、Qn表示触发器原来所处的状态,即现态。

(对)22、当CP处于下降沿时,触发器的状态一定发生翻转。

(错)23、当CP处于上升沿时,触发器的状态一定发生翻转。

(错)24、所谓单稳态触发器,只有一个稳定状态,而不具有其他的状态。

(错)25、JK触发器能够克服RS触发器存在的缺点。

(对)26、寄存器具有记忆功能,可用于暂存数据。

(对)27、74LS194可执行左移、右移、保持等几种功能。

(对)28、在异步计数器中,当时钟脉冲到达时,各触发器的翻转是同时发生的。

(错)29、可逆计数器既能作加法计数,又能作减法计数。

(对)30、 计数器计数前不需要先清零。

专题16 时序逻辑电路

专题16    时序逻辑电路

专题16 时序逻辑电路一、单项选择题1.(2019年高考题,第41题)如图所示同步RS触发器的符号,该触发器CP端触发方式正确的是A.上升沿触发 B.下降沿触发 C.高电平触发 D.低电平触发第41题图2.(2019年高考题,第42题)如图所示的组合逻辑电路,为使输出端Y=1,则输入A、B、C、D端有()A.4种组合 B.3种组合 C.2种组合 D.1种组合第42题图3.(2019年高考题,第43题)如图所示,设D触发器的初态为0,信号A接到CP端,则Q端输出波形正确的是()第43题图4.(2018年高考题,第42题)如图所示,电路具有( )A.置“0”功能 B.置“1”功能 C.D触发器功能 D.T触发器功能第42题图5.(2017年高考题,第41)如图所示电路,把K触发器的K两端用非门相连接,则连接后的触发器具有 ( )A.置反、置0和置1功能 B.置反功能C.置0和置1功能 D.与K触发器相同功能6.(2019年第一次联考题,第38题)设所有触发器的初始状态皆为0,触发器在时钟信号作用下输出电压波形不为0的是( )7.(2019年第二次联考题,第40题)设集成十进制加法计数器的初始状态为Q3Q2Q1Q0=0000,输入频率为10 kHz的CP脉冲,则Q3的频率为。

( )A.1 kHz B.1.25 kHz C.2.5 kHz D.5 kHz8.(2019年第二次联考题,第41题)如图所示电路具有的功能是( )A.置0 B.置1 C.保持 D.计数第41题图(2019年第三次联考题,第39题)如果一个寄存器的数码是“同时输入,同时输出”,9.则该寄存器是采用。

( )A.串行输入,串行输出 B.串行输入,并行输出C.并行输入,串行输出 D.并行输入,并行输出10.(2018年第一次联考题,第41题)有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( )A.1011—0110—1100—1000—0000 B.1011—0101—0010—0001—0000A.1011—1000—1100—0110—0000 B.1011—0001—0010—0101—000011.(2018年第一次联考题,第42题)电路如图所示(图中为下降沿JK触发器),触发器当前状态Q3Q2Q1为011,则在时钟脉冲作用下,触发器下一状态为( )第42题图A.110 B.100 C.010 D.00012.(2018年第二次联考题,第38题)在同步触发器中,当S=0,R=1时,CP脉冲作用后,触发器处于( )A.原状态 B.0状态 C.1状态 D.不确定13.(2018年第二次联考题,第40题)现对全班38位同学进行编码,至少需要的二进制码的位数是( )A.5位 B.6位 C.7位 D.38位14.(2018年第二次联考题,第41题)下列电路中,属于时序逻辑电路的是( ) A.译码器 B.计数器 C.全加器 D.比较器15.(2018年第三次联考题,第38题)集成电路74LS148是________优先编码器。

时序逻辑电路试题及答案

时序逻辑电路试题及答案

时序逻辑电路试题及答案一、单选题1.CP有效时,若JK触发器状态由1翻转为0,则此时JK输入端必定有A、J=0B、J=1C、K=0D、K=1【正确答案】:D2.主从RS触发器是在时钟脉冲CP的( ),根据输入信号改变状态。

A、低电平期间B、高电平期间C、上升沿时刻D、下降沿时刻【正确答案】:D3.仅具有置0和置1功能的触发器是A、RS触发器B、JK触发器C、D触发器D、T触发器【正确答案】:C4.关于JK触发器的错误表述是A、对于输入信号没有制约条件B、不允许JK同时为1C、允许JK同时为1D、允许JK同时为0【正确答案】:B5.D触发器当D=Q时,实现的逻辑功能是A、置0B、置1C、保持D、翻转【正确答案】:C6.JK触发器有( )触发信号输入端。

A、一个B、二个C、三个D、四个【正确答案】:B7.下列哪项表示基本RS触发器的符号A、B、C、D、【正确答案】:A8.D触发器在CP脉冲有效的情况下能实现的功能是A、置0和置1B、置1和保持C、置0和保持D、保持和翻转【正确答案】:A9.基本RS触发器是( )。

A、组合逻辑电路B、单稳态触发器C、双稳态触发器D、无稳态触发器10.双D集成触发器CD4013的时钟脉冲CP的引脚是A、14脚B、7脚C、3脚与11脚D、5脚与11脚【正确答案】:C11.与非型同步RS触发器,CP=1期间,( ),触发器维持原态。

A、R=0,S=0B、R=0,S=1C、R=1,S=0D、R=1,S=1【正确答案】:A12.主从JK触发器的初态为0,JK=01时,经过2021个触发脉冲后,其状态变化及输出状态为A、一直为0B、由0变为1,然后一直为1C、在01间翻转,最后为1D、在01间翻转,最后为013.对双JK集成触发器74LS112引脚功能叙述错误的是A、16脚是VccB、8脚是GNDC、1脚是CP1D、16脚是GND【正确答案】:D14.D触发器用作计数型触发器时,输入端D的正确接法是A、D=0B、D=1C、D=D=Q【正确答案】:C15.JK触发器中,当JK取值相同时,则Q等于A、J⊕QB、QC、1D、016.在RS触发器的逻辑符号中表示A、低电平时置1B、高电平时置1C、低电平时置0D、高电平时置0【正确答案】:C17.JK触发器,若J=,K= Q,则可实现的逻辑功能是A、置0B、置1C、保持D、翻转【正确答案】:D18.D触发器有( )触发信号输入端。

数字电子技术时序逻辑电路习题

数字电子技术时序逻辑电路习题
第42页/共55页
5、画逻辑电路图
T1 = Q1 + XQ0 T0 = XQ0 + XQ0 Z = XQ1Q0
第43页/共55页
6、检查自启动
全功能状态转换表
现 入 现 态 次 态 现驱动入 现输出
Xn Q1n Q0nQ1n+1Q0n+1 T1 T0
Zn
1/0
0/0 0 0 0 0 1 0 1
0
现入 现态 次 态
X Q1 Q0 Q1 Q0 0 0 00 1 0 0 11 0 0 1 00 0
1 0 00 1 1 0 11 0 1 1 01 1 1 110 0
现驱动入 现输出
D1 D0 01 10 00
Z1 Z2
00 00 10
01 10 11 00
00 00 00 01
D1 = Q1Q0 + Q1Q0X
标题区
节目录
第14页/共55页
X/Z
S0 1/0
S1
1/1
0/0
S2
10101…
题6.2(1)的状态转移图
③ 状态间的转换关系
标题区
节目录
第15页/共55页
X/Z
0/0 S0 1/0
S1 1/0
1/1
11…
0/0
0/0
100…
S2
题6.2(1) 的原始状态转移图
标题区
节目录
第16页/共55页
(2) 解:① 输入变量为X、输出变量为Z;
S1 1/0
11…
0/0
1/1
0/0
100…
S2
题6.2(2) 的原始状态转移图
标题区
节目录
第19页/共55页

第十三章 时序逻辑电路习题及答案

第十三章  时序逻辑电路习题及答案

第十三章时序逻辑电路习题及答案一、填空题1、数字逻辑电路常分为组合逻辑电路和两种类型。

2、时序逻辑电路是指任何时刻电路的稳定输出信号不仅与当时的输入信号有关,而且与有关。

3、时序逻辑电路由两大部分组成。

4、时序逻辑电路按状态转换来分,可分为两大类。

5、时序逻辑电路按输出的依从关系来分,可分为两种类型。

6、同步时序电路有两种分析方法,一种是另一种是。

7、同步时序电路的设计过程,实为同步时序电路分析过程的过程。

8、计数器种类繁多,若按计数脉冲的输入方式不同,可分两大类。

9、按计数器进制不同,可将计数器分为。

10、按计数器增减情况不同,可将计数器分。

11、二进制计数器是逢二进一的,如果把n个触发器按一定的方式链接起来,可枸成。

12、一个十进制加法计数器需要由 J-K触发器组成。

13、三个二进制计数器累计脉冲个数为;四个二进制计数器累计脉冲个数为。

14、寄存器可暂存各种数据和信息,从功能分类,通常将寄存器分为。

15、数码输入寄存器的方式有;从寄存器输出数码的方式有。

16、异步时序逻辑电路可分为和。

17、移位寄存器中,数码逐位输入的方式称为。

18、计数器可以从三个方面进行分类:按__ _ _方式,按_________________方式,按______________方式。

19、三位二进制加法计数器最多能累计__个脉冲。

若要记录12个脉冲需要___个触发器。

20、一个四位二进制异步加法计数器,若输入的频率为6400H Z,在3200个计数脉冲到来后,并行输出的频率分别为______H Z,_____ H Z,____ H Z,_____ H Z。

一个四位二进制加法计数器起始状态为1001,当最低位接收到4个脉冲时,各触发器的输出状态是:Q0为__;Q1为__;Q2为__;Q3为__。

21、时序逻辑电路的特点是:任意时刻的输出不仅取决于______________,而且与电路的______有关。

22、寄存器一般都是借助有________功能的触发器组合起来构成的,一个触发器存储____二进制信号,寄存N位二进制数码,就需要__个触发器。

第六章 时序逻辑电路的分析与设计典型例题

第六章 时序逻辑电路的分析与设计典型例题

解:解题步骤如下: ( 1) 求 激 励 输 入 议 程 :
⎧ J 3 = Q2 , ⎨ ⎩K 3 = Q2 ⎧ J 2 = Q1 , ⎨ ⎩ K 2 = Q1 ⎧ J 1 = Q3 ⊕Q1 ⎨ ⎩K1 = J 1
因 为 将 J 3 = Q 2 , K 3 = Q2 代 入 J - K 触 发 器 次 态 方 程 , 有
3
n +1 励 方 程 D3、 D2、 D1中 , 然 后 根 据 D触 发 器 次 态 方 程 Q = D , 可 知 所 有 的 非 工
作 状 态 都 能 进 入 工 作 状 态 , 即 101→ 001; 110→ 101→ 001; 111→ 001。 因 此 电路可以自启动。 ( 6) 画 完 整 状 态 转 换 图 如 下 图 所 示 。
J 1 = Q3 Q1 + Q3 Q1 + Q2 Q1 = Q3 ⊕ Q1 + Q2 Q1
修改后,具有自启动功能的电路如下图所示。
修改后的可自启动电路
5
Q1n +1 0 0 1 1 0
D3
0 1 0 0 0
D2
1 0 0 1 0
D1
0 0 1 1 0
0 1 0 0 0
1 0 0 1 0
( 3) 求 激 励 输 入 方 程 组 。 首 先 要 根 据 状 态 转 换 真 值 表 , 画 D3、 D2、 D1的 卡 诺 图 , 然 后 通 过 卡 诺 图 化 简 得 到 激 励 输 入 方 程 。 D3、 D2、 D1的 卡 诺 图 如 下 图所示。
S0— — 为 初 始 状 态 以 及 不 属 于 以 下 定 义 的 状 态 ; S1— — 收 到 首 个 1; S2— — 收 1 后 再 收 1; S3— — 收 11 后 再 收 0; S4— — 收 110 后 再 收 1。

电子技术时序逻辑电路

电子技术时序逻辑电路

1.已知逻辑电路畋及C 脉冲的波形,试画出各触发器输出Q 0,Q 1,Q 2,Q 3的波形(Q 0,Q 1,Q 2,Q 3初始状态为“1010”)。

Q 1CQ 3Q 2Q答案:Q 1CQ2QQ32.已知逻辑电路图及C 脉冲的波形,试写出各触发器J ,K 端的逻辑式并列出各Q 的状态表(设Q 0,Q 1,Q 2初始状态均为“0”)。

C答案逻辑式:J Q Q 012=,K J 0111==,K Q J Q 1021==,K 21=状态表:3.逻辑电路图如图所示,各触发器的初始状态为“0”,已知C 脉冲的波形,试画出输出Q 0,Q 1,Q 2的波形。

C Q 0Q 1Q 2答案"0"C Q 0Q1"0"Q 24.逻辑电路如图所示,各触发器的初始状态为“0”,试根据C 脉冲的波形,画出输出Q 0,Q 1,Q 2的波形。

C Q 0Q 1Q 2答案C Q 0Q 1Q 2"0"5.逻辑电路图如图所示,试写出各触发J ,K 的逻辑式,并画出输出Q 0,Q 1和Z 的波形(设Q 0,Q 1初始状态均为“0”)。

答案: J K Q J Q K Q 0011011====1Q 0Q 1ZC6.已知逻辑电路图和C 脉冲的波形,试画出输出Q 0,Q 1及F 的波形(设Q 0,Q 1初始状态均为“0”)。

Q 0Q 1C F答案:Q 0Q 1C F7逻辑电路如图所示,试写出逻辑式,列出状态表,并说明它是什么逻辑部件。

A B答案:S A B A BC AB =+=8当输入A 和B 同为“1”或同为“0”时,输出为“1”。

当A 和B 状态不同时,输出为“0”,试列出状态表并写出相应的逻辑式,用“与非”门实现之,画出其逻辑图。

答案: 状态表逻辑式:F A B AB A B AB A B AB =+=+=½逻辑图:A B9.逻辑状态表如下所示,其输入变量为A ,B ,C ,输出为S ,试写出S 的逻辑式。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第五章时序电路
一、选择题
1.同步计数器和异步计数器比较,同步计数器的显著优点是。

A.工作速度高
B.触发器利用率高
C.电路简单
D.不受时钟C P控制。

2.把一个五进制计数器与一个四进制计数器串联可得到进制计数器。

A.4
B.5
C.9
D.20
3.下列逻辑电路中为时序逻辑电路的是。

A.变量译码器
B.加法器
C.数码寄存器
D.数据选择器
4.N个触发器可以构成最大计数长度(进制数)为的计数器。

A.N
B.2N
C.N2
D.2N
5.N个触发器可以构成能寄存位二进制数码的寄存器。

A.N-1
B.N
C.N+1
D.2N
6.五个D触发器构成环形计数器,其计数长度为。

A.5
B.10
C.25
D.32
7.同步时序电路和异步时序电路比较,其差异在于后者。

A.没有触发器
B.没有统一的时钟脉冲控制
C.没有稳定状态
D.输出只与内部状态有关
8.一位8421B C D码计数器至少需要个触发器。

A.3
B.4
C.5
D.10
9.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同
步二进制计数器,最少应使用级触发器。

A.2
B.3
C.4
D.8
10.8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。

A.1
B.2
C.4
D.8
11.用二进制异步计数器从0做加法,计到十进制数178,则最少需要个触发器。

A.2
B.6
C.7
D.8
E.10
12.某电视机水平-垂直扫描发生器需要一个分频器将31500H Z的脉冲转换为60H Z 的脉冲,欲构成此分频器至少需要个触发器。

A.10
B.60
C.525
D.31500
13.某移位寄存器的时钟脉冲频率为100K H Z ,欲将存放在该寄存器中的数左移8
位,完成该操作需要 时间。

A.10μS
B.80μS
C.100μS
D.800m s
14.若用J K 触发器来实现特性方程为AB Q A Q n 1n +=+,则J K 端的方程为 。

A.J =A B ,K =B A +
B.J =A B ,K =B A
C.J =B A +,K =A B
D.J =B A ,K =A B
15.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要 片。

A.3
B.4
C.5
D.10
16.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用 个触发器。

A.2
B.3
C.4
D.10
二、判断题(正确打√,错误的打×)
1.同步时序电路由组合电路和存储器两部分组成。

( )
2.组合电路不含有记忆功能的器件。

( )
3.时序电路不含有记忆功能的器件。

( )
4.同步时序电路具有统一的时钟CP 控制。

( )
5.异步时序电路的各级触发器类型不同。

( )
6.环形计数器在每个时钟脉冲CP 作用时,仅有一位触发器发生状态更新。

( )
7.环形计数器如果不作自启动修改,则总有孤立状态存在。

( )
8.计数器的模是指构成计数器的触发器的个数。

( )
9.计数器的模是指对输入的计数脉冲的个数。

( )
10.D 触发器的特征方程Q n +1=D ,而与Q n 无关,所以,D 触发器不是时序电路。

( )
11.在同步时序电路的设计中,若最简状态表中的状态数为2N ,而又是用N 级
触发器来实现其电路,则不需检查电路的自启动性。

( )
12.把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。

( )
13.同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使
用同步二进制计数器。

( )
14.利用反馈归零法获得N 进制计数器时,若为异步置零方式,则状态S N 只是
短暂的过渡状态,不能稳定而是立刻变为0状态。

( )
三、填空题
1.寄存器按照功能不同可分为两类:寄存器和寄存器。

2.数字电路按照是否有记忆功能通常可分为两类:、。

3.由四位移位寄存器构成的顺序脉冲发生器可产生个顺序脉冲。

4.时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和
时序电路。

答案
一、选择题
1.A
2.D
3.C
4.D
5.B
6.A
7.B
8.B
9.B
10. D
11. D
12. A
13. B
14.AB
15. A
16. C
二、判断题
1.√
2.√
3.√
4.√
5.×
6.×
7.√
8.×
9.× 10.×
11.√ 12.× 13.× 14.√
三、填空题
1.移位数码
2.组合逻辑电路时序逻辑电路
3.4
4.同步异步。

相关文档
最新文档