实验六 任意进制计数器的构成

合集下载

2016.4.12--任意进制计数器的构成方法

2016.4.12--任意进制计数器的构成方法

⑶ 设计举例
主 要 内 容
1. M<N的情况
1011 1100 1101 0000 0001 1010 1001
0010
0011
主 要 内 容
1110 1111 1000 0111
1
0100
0110
0101
Q3
Q2
Q1
Q0
74LS161
CLK
> CLK D3 D2
. .
D1
D0
.
RD
. .
具体问题 具体分析 灵活应变
例:试用74LS161和置数法设计一个9进制加法计数器,
主 要 内 容
并检查是否能自启动。74LS161功能表如下表所示。
CLK R LD D EP ET
工作状态 置 0(异步) 预置数(同步)
X
0 1
X 0
X X
X X
X
X
1
1 1
1
1 1
0
X 1
1
0 1
保持(包括C)
保持(C=0) 计数
1. M<N的情况
内 容 引 入
用已有的N进制芯片,组成M进制计数器, 是常用的方法。 内 容 引 入
N进制 M进制
任意进制计数器的构成方法主来自要 内 容1. M<N的情况
2. M>N的情况
1. M<N的情况 原理:计数循环过程中设法跳过N-M个状态。 具体方法:置零法和置数法
主 要 内 容
74160 、 74161 异步置零法: 置零法 74162 、 74163 同步置零法: 74190 、 74191 异步预置数法: 置数法 74160 、 74161 同步预置数法:

任意进制计数器的构成方法

任意进制计数器的构成方法
-- 精品--
小结
前面介绍了利用计数芯片扩展功能实现任意 进制( M<N )计数器的两种构成方法:
1、利用芯片的置零功能来实现的置零法。 2、利用芯片的置数功能来实现的置数法。 不管采用哪种方法,要注意采用的扩展功能 是异步还是同步,因为取用译码状态是不同的。
-- 精品--
常用TTL计数器
-- 精品--
图6.3.35
0 0 10 0
1
0
1 0
-- 精品--
1 01
方法二:置数法
用74LS160 实现6进制计数器 利用74LS160的同步置数功能来实现
第6个有效边沿预置0
同步:LD/应先有效
LD (Q 3 Q 2Q 1 Q 0),R D 1,E P E P 1 D 3D 2D 1D 00000
1
有四种功能:异步置零、同步预置、 保持和计数,四种功能优先级别是异步置 零>同步预置>保持>计数。
-- 精品--
三、M<N的实现方法
实 现 方 法Biblioteka 置零功能置数功能置零法(复位法):利用置零功能 分异步和同步
置数法(置位法):利用预置数功能 分异步和同步
可从N个循 环状态的中 任一状态
可从N个循 环状态的中 任一状态
1
2
3
4
CLK
Q 01
2
3
4
RD 1
C
5
6
7
5
60
1
△t→0
图6.3.33
时序图
-- 精品--
R D ( Q 3 Q 2 Q 1 Q 0 ) ,L D 1 ,E E P 1 P
1
2
3
4

总结任意进制计数器的实现方法

总结任意进制计数器的实现方法

总结任意进制计数器的实现方法在计算机科学中,计数器是一种用于记录和控制某种计数操作的设备或算法。

通常情况下,我们使用的是十进制计数器,即以10为基数的计数器。

然而,在某些应用中,需要使用其他进制的计数器,例如二进制、八进制或十六进制。

实现任意进制计数器的方法如下:1. 定义计数器的进制:首先,我们需要确定计数器的进制,例如二进制、八进制或十六进制。

进制的选择取决于具体的需求。

2. 确定计数器的位数:接下来,我们需要确定计数器的位数,即计数器可以表示的最大值。

位数决定了计数器可以表示的范围。

3. 初始化计数器:根据选择的进制和位数,初始化计数器。

对于二进制计数器,可以将所有位都设置为0;对于八进制和十六进制计数器,可以将每一位都设置为最小值。

4. 计数器递增:根据选择的进制,实现计数器的递增操作。

对于二进制计数器,可以通过反转位的方式进行递增;对于八进制和十六进制计数器,可以在每一位上递增,并在达到最大值时进位到高位。

5. 计数器输出:根据具体需求,将计数器的当前值以所选进制表示出来。

对于二进制计数器,可以直接输出每一位的值;对于八进制和十六进制计数器,可以将每一位的值转换为对应的字符表示。

拓展部分:1. 递减操作:除了递增操作,我们也可以实现计数器的递减操作。

递减操作的实现与递增操作类似,只是在达到最小值时需要进行借位操作。

2. 范围检查:在实现任意进制计数器时,需要进行范围检查,确保计数器的值在合法范围内。

如果计数器的值超过了最大值,可以选择将其重置为最小值或抛出异常。

3. 多进制切换:在某些情况下,我们需要在不同的进制之间切换计数器的表示。

可以实现一个函数或方法,用于将计数器的值在不同进制之间进行转换。

4. 高位补零:为了使计数器的输出结果具有固定的位数,可以在输出时进行高位补零。

补零操作可以保证计数器的输出结果具有统一的格式。

总的来说,实现任意进制计数器需要确定进制、位数,初始化计数器,实现递增、递减操作,并进行范围检查和输出。

任意进制计数器

任意进制计数器
三实验原理(电路):
1.反馈清零法
在计数过程中,若将某中间状态N1反馈到清零输入端,计数器将立即回到0000状态,开始重新计数。若为异步清零功能计数器,则实现的进制为N=N1;若为同步清零功能,则实现的进制为N=N1-1。
2.反馈置数法
反馈置数法有两种形式:利用预置数端 或进位位输出端CO实现。
(1)利用预置数端 构成:当计数器计到(N-1)时,通过反馈逻辑使 =0,则当第N个CP到来时,计数器输出端为Q0Q1Q2Q3=D0D1D2D3。
实验报告
课程名称:
实验项目名称:任意进制计数器的设计
专业:
报告人:学号:班级:
实验时刻:
天津城市建设学院
操纵与机械工程学院
一实验目的:
1.进一步熟悉集成十进制计数器的逻辑功能和各控制端的作用。
2.掌握用集成计数器实现任意模计数器的方法。
3.熟悉集成计数器的级联方法。
二实验设备和器材:
; 74LS00;74LS20。
表1
输入
输出
功能
CLR
LD
ENP
ENT
CLK
A
B
C
D
QAn+1
QBn+1
QCn+1
QDn+1
RCO
L
×
×
×
×
×
×
×
×
LLΒιβλιοθήκη LLL异步清零
H
L
×
×

a
b
c
d
a
b
c
d

同步预置
H
H
L
×
×
×
×
×
×

任意进制计数器的构建

任意进制计数器的构建

② 其反魄 日 零函数为 =Q1 ' QO ' Q1 ③ 画图i 圭 璺 ‰ 如图}1 所示
①c T 7 4 L S 1 6 o 带有异步清写端,因此 位片( 2 ) 接成= 进% } 数, 低位片( 1 艟成九 进 汁女 ② 写出 ¥ 2 S 9 所对应的二进朱 【 码: S 2 S 9  ̄ 0 0 1 0 1 0 0 1 , 即 当 蚩 髂i 十 至 0 0 0 1 0 1 0 0 1 j 好 冬 时产 生 馈渭写信号。 ③ 写出反豌静 函数。= Q1 Q3 Q0 ④ 画图连线 用并行连接方式将地 片 ( 1 ) ( 2 b 鸯 成—个一 百进 十 数器。 并通过—个与非门相当于分别将片( 1 ) 片( 2 片 接成九揣 匕进制, 目 将反馈漓写 唁 号g I ^ 数输 ^ 端。 如图
时, 只需要通过改 变外部控制电路 即可得到。除 了可用常规 的 串行进位连接 和并行进位连接 , 本文提
出了整体置零 法、 整体置数法 , 可将集成二 、 十进制计数器变为所需的任意进 制大容量计数 器。 关键词 : 计数 器; 整体置零法 ; 整体置数法 ; 串行进位 连接方式; 并行进位 连接 方式
例 利用 c T 7 4 L S 1 6 1 置数功能完成五十七进制计数 器的 构眈
图2 _ 3 整体置写法构成的二 十九进静 数器 方法二: 采用整体置数法具体 步骤 ① 状态 姻导 莉 嗷 f 透吓所列应的十进带 I l ! 故 是 M1 ) 。 ② 若选用集成计数器的异步置数功能做反 馈端. 令 Y I Y 2 -M+ = M1 相当于高度片 接成Y1 进制. T 氐 位片接成Y2 进制; 若选用同步置数功能做反馈端。 则令 Y I Y 2 = M+M1 — 1 . 相当 于高位片接成 Y 1 进制。 低位片接成Y 2 进制。要获得 Yn " ……・ ' Y2 Y1 方 亦如此。 ③ 写出M 进带 圾 Y l I Y 2

不同进制计数器构成及译码显示实验结论

不同进制计数器构成及译码显示实验结论

不同进制计数器构成及译码显示实验结论进制是计算机科学中非常重要的概念,它影响着计算机的计算方式、数据存储方式和数据传输方式。

不同进制的计数器虽然有相同的作用,但它们却有不同的功能和表现形式。

在计算机科学的研究中,进制被广泛运用,其在计算机的应用中起着举足轻重的作用。

计数器是计算机中的重要部件之一,它是一个记录计算机运行次数或时间的计数器。

在计算机系统中,计数器有很多种不同的进制,如二进制、八进制、十进制和十六进制计数器等。

不同进制的计数器在计算机系统中实现的方式不同,但它们都有同样的基本功能。

二进制计数器是计算机系统中常用的计数器类型之一,它由多个触发器连接而成,每个触发器只有两种状态:1和0。

二进制计数器可以实现分频、计数和除法运算等功能。

它的输出可以直接连接到其他电子器件中,如译码器、选通器、多路复用器和解码器等,用于实现数字信号传输和信息处理。

八进制计数器是一种以8为基数的进制计数器,它由多个触发器组成,并可以实现不同的运算和功能。

八进制计数器比二进制计数器更加节约空间,并且可以有效降低系统中的复杂度。

在实际应用中,八进制计数器通常被用于音频和视频信号处理、时钟生成、数字信号处理等方面。

十进制计数器是一种以10为基数的进制计数器,它在数字显示和计算方面最为常用。

由于十进制计数器能够直接显示数字,因此它成为了一些科学家和工程师首选的进制计数器。

在数字处理和显示方面,十进制计数器能够简化系统设计,并更好地适应数学和物理问题的计算需求。

十六进制计数器是一种以16为基数的进制计数器,它由多个触发器连接而成,能够实现不同的逻辑和运算。

十六进制计数器通常被用于高速计算和数字处理场合,如高速缓存、高速存储器、数学计算和图形处理等。

十六进制计数器的优势在于可以更加准确地表示数字,因此在数据传输和处理方面具有重要的性能优势。

在实验过程中,我们分别将四种不同进制的计数器连接到七段译码器中,并通过电路连接完成数码管的显示。

实验六 任意进制计数器的构成

实验六  任意进制计数器的构成

实验六任意进制计数器的构成设计性实验一、实验目的1、学习用集成触发器构成计数器的方法;2、掌握中规模集成计数器的使用及功能测试方法;3、运用集成计数计构成N分频器,了解计数计的分频作用。

二、实验原理计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。

计数器种类很多。

按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。

根据计数制的不同,分为二进制计数器,十进制计数器和任意进制计数器。

根据计数的增减趋势,又分为加法、减法和可逆计数器。

还有可预置数和可编程序功能计数器等等。

目前,无论是TTL还是CMOS 集成电路,都有品种较齐全的中规模集成计数器。

使用者只要借助于器件手册提供的功能表和工作波形图以及引出端的排列,就能正确地运用这些器件。

1、用D触发器构成异步二进制加/减计数器图6-1是用四只D触发器构成的四位二进制异步加法计数器,它的连接特点是将每只D触发器接成T'触发器,再由低位触发器的Q端和高一位的CP端相连接。

图6-1 四位二进制异步加法计数器若将图6-1稍加改动,即将低位触发器的Q端与高一位的CP端相连接,即构成了一个4位二进制减法计数器。

2、中规模十进制计数器CC40192是同步十进制可逆计数器,具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如图6-2所示。

图中LD—置数端CP U—加计数端CP D—减计数端CO—非同步进位输出端BO—非同步借位输出端D0、D1、D2、D3—计数器输入端Q 0、Q 1、Q 2、Q 3 —数据输出端 CR图6-2 CC40192引脚排列及逻辑符号CC40192(同74LS192,二者可互换使用)的功能如表6-1,说明如下:当清除端CR 为高电平“1”时,计数器直接清零;CR 置低电平则执行其它功能。

当CR 为低电平,置数端LD 也为低电平时,数据直接从置数端D 0、D 1、D 2、D 3 置入计数器。

数字电路 实验 计数器及其应用 实验报告

数字电路 实验 计数器及其应用 实验报告

实验六计数器及其应用一、实验目的1.学习用集成触发器构成计数器的方法2.掌握同步计数的逻辑功能、测试方法及功能扩展方法3.掌握构成任意进制计数器的方法二、实验设备和器件1.+5V直流电源2.双踪示波器3.连续脉冲源4.单次脉冲源5.逻辑电平开关6.逻辑电平显示器7.译码显示器8.CC4013×2(74LS74)CC40192×3(74LS192)CC4011(74LS00)CC4012(74LS20)三、实验原理计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。

计数器种类很多。

计数器计数时所经历的独立状态总数为计数器的模(M)。

计数器按模可分为二进计数器(M=2n)、十进计数器(M=10n)和任意进制计数器(M≠2n、M≠10n)。

按计数脉冲输入方式不同,可分为同步计数和异步计数。

按计数值增减趋势分为:加法计数器、减法计数器和可逆(加/减)计数器。

1.用D触发器构成异步二进制加/减计数器图6-1是用四只D触发器构成的四位二进制异步加法计数器,它的连接特点是将每只D触发器接成T 触发器,再由低位触发器的Q端和高一位的CP端相连接。

若将图6-1稍加改动,即将低位触发器的Q端与高一位的CP端相连接,即构成了一个4位二进制减法计数器。

2.中规模十进制计数器、十六进制计数器(1)CC40192是同步十进制可逆计数器,具有双时钟输入,并具有清除和置数等功能。

当清除端CR为高电平“1”时,计数器直接清零;CR置低电平则执行其它功能。

当CR为低电平,置数端LD也为低电平时,数据直接从置数端D0、D1、D2、D3置入计数器。

当CR为低电平,LD为高电平时,执行计数功能。

执行加计数时,减计数端CP D接高电平,计数脉冲由CP U输入;在计数脉冲上升沿进行8421码十进制加法计数。

执行减计数时,加计数端CP U接高电平,计数脉冲由减计数端CP D 输入,表6-2为8421码十进制加、减计数器的状态转换表。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

实验六任意进制计数器的构成设计性实验一、实验目的1、学习用集成触发器构成计数器的方法;2、掌握中规模集成计数器的使用及功能测试方法;3、运用集成计数计构成N分频器,了解计数计的分频作用。

二、实验原理计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。

计数器种类很多。

按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。

根据计数制的不同,分为二进制计数器,十进制计数器和任意进制计数器。

根据计数的增减趋势,又分为加法、减法和可逆计数器。

还有可预置数和可编程序功能计数器等等。

目前,无论是TTL还是CMOS 集成电路,都有品种较齐全的中规模集成计数器。

使用者只要借助于器件手册提供的功能表和工作波形图以及引出端的排列,就能正确地运用这些器件。

1、用D触发器构成异步二进制加/减计数器图6-1是用四只D触发器构成的四位二进制异步加法计数器,它的连接特点是将每只D触发器接成T'触发器,再由低位触发器的Q端和高一位的CP端相连接。

图6-1 四位二进制异步加法计数器若将图6-1稍加改动,即将低位触发器的Q端与高一位的CP端相连接,即构成了一个4位二进制减法计数器。

2、中规模十进制计数器CC40192是同步十进制可逆计数器,具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如图6-2所示。

图中LD—置数端CP U—加计数端CP D—减计数端CO—非同步进位输出端BO—非同步借位输出端D0、D1、D2、D3—计数器输入端Q 0、Q 1、Q 2、Q 3 —数据输出端 CR图6-2 CC40192引脚排列及逻辑符号CC40192(同74LS192,二者可互换使用)的功能如表6-1,说明如下:当清除端CR 为高电平“1”时,计数器直接清零;CR 置低电平则执行其它功能。

当CR 为低电平,置数端LD 也为低电平时,数据直接从置数端D 0、D 1、D 2、D 3 置入计数器。

当CR 为低电平,LD 为高电平时,执行计数功能。

执行加计数时,减计数端CP D 接高电平,计数脉冲由CP U 输入;在计数脉冲上升沿进行 8421 码十进制加法计数。

执行减计数时,加计数端CP U 接高电平,计数脉冲由减计数端CP D 输入,表6-2为8421码十进制加、减计数器的状态转换表。

表6-23、计数器的级联使用一个十进制计数器只能表示0~9十个数,为了扩大计数器范围,常用多个十进制计数器级联使用。

同步计数器往往设有进位(或借位)输出端,故可选用其进位(或借位)输出信号驱动下一级计数器。

图6-3是由CC40192利用进位输出CO控制高一位的CP U端构成的加数级联图。

图6-3 CC40192级联电路4、实现任意进制计数(1) 用复位法获得任意进制计数器假定已有N进制计数器,而需要得到一个M进制计数器时,只要M<N,用复位法使计数器计数到M时置“0”,即获得M进制计数器。

如图6-4所示为一个由CC40192十进制计数器接成的6进制计数器。

(2) 利用预置功能获M进制计数器图6-4 六进制计数器图6-5 特殊12进制计数器图6-5是一个特殊12进制的计数器电路方案。

在数字钟里,对时位的计数序列是1、2、…11,12、1、…是12进制的,且无0数。

如图所示,当计数到13时,通过与非门产生一个复位信号,使CC40192(2)〔时十位〕直接置成0000,而CC40192(1),即时的个位直接置成0001,从而实现了1-12计数。

三、实验内容1、测试CC40192或74LS192同步十进制可逆计数器的逻辑功能计数脉冲由单次脉冲源提供,清除端CR、置数端LD、数据输入端D3 、D2、D1、D0 分别接逻辑开关,输出端Q3、Q2、Q1、Q0接实验设备的一个译码显示输入相应插口A、B、C、D;CO和BO接逻辑电平显示插口。

按表6-1逐项测试并判断该集成块的功能是否正常。

(1)清除令CR=1,其它输入为任意态,这时Q3Q2Q1Q0=0000,译码数字显示为0。

清除功能完成后,置CR=0(2)置数CR=0,CP U,CP D任意,数据输入端输入任意一组二进制数,令LD= 0,观察计数译码显示输出,予置功能是否完成,此后置LD=1。

(3)加计数CR=0,LD=CP D=1,CP U接单次脉冲源。

清零后送入10个单次脉冲,观察译码数字显示是否按8421码十进制状态转换表进行;输出状态变化是否发生在CP U的上升沿。

(4)减计数CR=0,LD=CP U=1,CP D接单次脉冲源。

参照3)进行实验。

3、图6-3所示,用两片CC40192组成两位十进制加法计数器,输入1Hz 连续计数脉冲,进行由00—99累加计数,记录之。

4、将两位十进制加法计数器改为两位十进制减法计数器,实现由99—00递减计数,记录之。

5、六进制减法计数器,按图6-4电路进行实验,记录之。

6、设计一个24进制加法计数器,进实验室之前完成电路设计,并进行实验记录之。

7、选做,设计一个60进制计数器并进行实验。

四、实验预习要求1、复习有关计数器部分内容2、绘出各实验内容的详细线路图3、拟出各实验内容所需的测试记录表格4、查手册,给出并熟悉实验所用各集成块的引脚排列图五、实验报告1、画出实验线路图,记录、整理实验现象及实验所得的有关波形。

对实验结果进行分析。

2、总结使用集成计数器的体会。

实验设备与器件示波器型号规格VP-5220、电子学习机型号规格WL-V、万用表MF10 CC40192×3(74LS192)、CC4011(74LS00)、CC4012(74LS20)实验七 555集成计时器一、实验目的1、熟悉555型集成时基电路结构、工作原理及其特点2、掌握555型集成时基电路的基本应用 二、实验原理集成时基电路又称为集成定时器或555电路,是一种数字、模拟混合型的中规模集成电路,应用十分广泛。

它是一种产生时间延迟和多种脉冲信号的电路,由于内部电压标准使用了三个5K 电阻,故取名555电路。

其电路类型有双极型和CMOS 型两大类,二者的结构与工作原理类似。

几乎所有的双极型产品型号最后的三位数码都是555或556;所有的CMOS 产品型号最后四位数码都是7555或7556,二者的逻辑功能和引脚排列完全相同,易于互换。

555和7555是单定时器。

556和7556是双定时器。

双极型的电源电压V CC =+5V ~+15V ,输出的最大电流可达200mA ,CMOS 型的电源电压为+3~+18V 。

1、555电路的工作原理555电路的内部电路方框图如图7-1所示。

它含有两个电压比较器,一个基本RS 触发器,一个放电开关管T ,比较器的参考电压由三只 5K Ω的电阻器构成的分压器提供。

它们分别使高电平比较器A 1 的同相输入端和低电平比较器A 2的反相输入端的参考电平为CC V 32和CC V 31。

A 1与A 2的输出端控制RS 触发器状态和放电管开关状态。

当输入信号自6脚,即高电平触发输入并超过参考电平CC V 32时,触发器复位,555的输出端3脚输出低电平,同时放电开关管导通;当输入信号自2脚输入并低于CC V 31时,触发器置位,555的3脚输出高电平,同时放电开关管截止。

D R 是复位端(4脚),当D R =0,555输出低电平。

平时D R 端开路或接V CC 。

5脚外接一个输入电压,即改变了比较器的参考电平,从而实现对输出的另一 种控制,在不接外加电压时,通常接一个0.01μf 的电容器到地,起滤波作 用,以消除外来的干扰,以确保参考电平的稳定。

V C 是控制电压端(5脚),平时输出CC V 32作为比较器A 1 的参考电平,当(a) (b)图7-1 555定时器内部框图及引脚排列T 为放电管,当T 导通时,将给接于脚7的电容器提供低阻放电通路。

555定时器主要是与电阻、电容构成充放电电路,并由两个比较器来检测电容器上的电压,以确定输出电平的高低和放电开关管的通断。

这就很方便地构成从微秒到数十分钟的延时电路,可方便地构成单稳态触发器,多谐振荡器,施密特触发器等脉冲产生或波形变换电路。

2、555定时器的典型应用 (1) 构成单稳态触发器图7-2(a)为由555定时器和外接定时元件R 、C 构成的单稳态触发器。

触发电路由C 1、R 1、D 构成,其中D 为钳位二极管,稳态时555电路输入端处于电源电平,内部放电开关管T 导通,输出端F 输出低电平,当有一个外部负脉冲触发信号经C 1加到2端。

并使2端电位瞬时低于CC V 31,低电平比较器动作,单稳态电路即开始一个暂态过程,电容C 开始充电,V C 按指数规律增长。

当V C 充电到CC V 32时,高电平比较器动作,比较器A 1 翻转,输出V 0 从高电平返回低电平,放电开关管T 重新导通,电容C 上的电荷很快经放电开关管放电,暂态结束,恢复稳态,为下个触发脉冲的来到作好准备。

波形图如图7-2(b)所示。

暂稳态的持续时间t w (即为延时时间)决定于外接元件R 、C 值的大小。

t w =1.1RC通过改变R 、C 的大小,可使延时时间在几个微秒到几十分钟之间变化。

当这种单稳态电路作为计时器时,可直接驱动小型继电器,并可以使用复位端(4脚)接地的方法来中止暂态,重新计时。

此外尚须用一个续流二极管与继电器线圈并接,以防继电器线圈反电势损坏内部功率管。

图7-2 单稳态触发器(2) 构成多谐振荡器如图7-3(a),由555定时器和外接元件R 1、R 2、C 构成多谐振荡器,脚2与脚6直接相连。

电路没有稳态,仅存在两个暂稳态,电路亦不需要外加触发信号,利用电源通过R 1、R 2向C 充电,以及C 通过R 2向放电端 C t 放电,使电路产生振荡。

电容C 在CC V 31和CC V 32之间充电和放电,其波形如图7-3 (b)所示。

输出信号的时间参数是T =t w1+t w2, t w1=0.7(R 1+R 2)C , t w2=0.7R 2C(a) (b)图7-3 多谐振荡器555电路要求R 1 与R 2 均应大于或等于1K Ω ,但R 1+R 2应小于或等于3.3M Ω。

外部元件的稳定性决定了多谐振荡器的稳定性,555定时器配以少量的元件即可获得较高精度的振荡频率和具有较强的功率输出能力。

因此这种形式的多谐振荡器应用很广。

(3) 组成占空比可调的多谐振荡器电路如图7-4,它比图7-3所示电路增加了一个电位器和两个导引二极管。

D 1、D 2 用来决定电容充、放电电流流经电阻的途径(充电时D 1 导通,D 2截止;放电时D 2导通,D 1 截止)。

占空比 P =≈+2w 1w 1w t t t BA AB A A R R R )R 0.7C(RC 0.7R +=+ 可见,若取R A =R B 电路即可输出占空比为50%的方波信号。

相关文档
最新文档