数字电子技术第六章习题答案
数字电子技术第6章习题及解答2

第6章习题解答1. 电路如图6-1所示,试分析其功能。
(1)写出驱动方程、次态方程和输出方程;(2)列出状态表,并画出状态图和时序波形。
图6-1 题1图z解 (1)根据图6-1写出驱动方程'1'21Q Q D =, 12Q D =将其代入D 触发器的特性方程,得每一触发器的状态方程'1'21*1Q Q D Q ==12*2Q D Q ==输出方程为 CP Q z ⋅=2(2)由状态方程可列出状态表如表6-1所示。
按表00,可作出时序波形图如图6-2(b )所示。
图6-2 题1状态图和波形图CP Q 2Q 1z(a )(b )2. 时序电路如图6-3所示。
(1)写出该电路的状态方程、输出方程;(2)列出状态表,画出状态图。
图6-3 题2图解 (1)驱动方程 x K J ==11 122xQ K J ==将其代入JK 触发器的特性方程,的状态方程21'21*21'1*1)'('Q xQ Q xQ Q Q x xQ Q +=+=输出方程 21Q xQ z =(2)假定一个现态,代入状态方程,得出对应的次态和输出状态,列表表示即得状态表,如表6-2所示。
由此算出状态图,如图6-4所示。
表6-2 题2状态表图6-4 题2的状态图3. 某计数器的输出波形如图6-5所示,试确定该计数器是模几计数器,并画出状态图。
图6-5 题3图CP Q A Q B QC解 由波形图画出状态图,Q C 为高位,Q A 为最低位。
010000001100011101Q C Q B Q A故该波形显示的计数器的计数模为六。
4. 分析如图6-6所示的同步时序电路。
图6-6 题4图解 (1)有题图得到各级触发器的驱动方程为⎪⎪⎩⎪⎪⎨⎧====34231242'3'11)'(Q D Q D Q D Q Q Q Q D(2)列出状态方程为⎪⎪⎩⎪⎪⎨⎧========34*423*312*242'3'11*1)'(Q D Q Q D Q Q D Q Q Q Q Q D Q由驱动方程和状态方程可以确定,该电路是移位寄存器型时序电路,其电路的状态转移决定于第一级的驱动信号。
数字电子技术基础 第五章、第六章习题参考答案

第五章锁存器和触发器
1、1n n Q S RQ +=+, 0SR =
2、n
Q , 0 3、32
4、T
7、
A B
J
4-13题解图
8、
D=B A ⊕
第六章时序逻辑电路
1、输入信号,原来的状态
2、异
3、n
4、4,4
5、反馈清零、反馈置数
6、N
7、状态方程和输出方程:
8、激励方程
状态方程
输出方程
Z=AQ1Q0
根据状态方程组和输出方程可列出状态表,如表题解6.2.4所示,状态图如图题解6。
2.4所示。
14、
15、状态方程为:
24、解:74HC194功能由S1S0控制
00 保持,01右移10 左移11 并行输入
当启动信号端输人一低电平时,使S1=1,这时有S。
=Sl=1,移位寄存器74HC194执行并行输人功能,Q3Q2Q1Q0=D3D2D1D0=1110。
启动信号撤消后,由于Q。
=0,经两级与非门后,使S1=0,这时有
S1S0=01,寄存器开始执行右移操
作。
在移位过程中,因为Q3Q2、
Q1、Q0中总有一个为0,因而能
够维持S1S0=01状态,使右移操作
持续进行下去。
其移位情况如图题
解6,5,1所示。
该电路能按固定的时序输出低电平
脉冲,是一个四相时序脉冲产生电
路。
万里学院-数字电子技术基础-第六章习题及参考答案

第六章习题一、选择题1.PROM和PAL的结构是。
A.PROM的与阵列固定,不可编程B. PROM与阵列、或阵列均不可编程C.PAL与阵列、或阵列均可编程D. PAL的与阵列可编程2.PAL是指。
A.可编程逻辑阵列B.可编程阵列逻辑C.通用阵列逻辑D.只读存储器3.当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于。
A.组合逻辑电路B.时序逻辑电路C.存储器D.数模转换器4.PLD器件的基本结构组成有。
A.输出电路B.或阵列C. 与阵列D. 输入缓冲电路5.PLD器件的主要优点有。
A.集成密度高B. 可改写C.可硬件加密D. 便于仿真测试6.GAL的输出电路是。
A.OLMCB.固定的C.只可一次编程D.可重复编程7.PLD开发系统需要有。
A.计算机B. 操作系统C. 编程器D. 开发软件8.只可进行一次编程的可编程器件有。
A.PALB.GALC.PROMD.PLD9.可重复进行编程的可编程器件有。
A.PALB.GALC.PROMD.ISP-PLD10.ISP-PLD器件开发系统的组成有。
A.计算机B.编程器C.开发软件D.编程电缆11.全场可编程(与、或阵列皆可编程)的可编程逻辑器件有。
A.PALB.GALC.PROMD.PLA12.GAL16V8的最多输入输出端个数为。
A.8输入8输出B.10输入10输出C.16输入8输出D.16输入1输出13一个容量为1K×8的存储器有个存储单元。
A.8B. 8192C.8000D. 8K14.要构成容量为4K×8的RAM,需要片容量为256×4的RAM。
A. 8B.4C. 2D.3215.寻址容量为16K×8的RAM需要根地址线。
A. 8B. 4C.14D.16KE. 1616.RAM的地址码有8位,行、列地址译码器输入端都为4个,则它们的字线加位线共有条。
A.8B.16C.32D.25617.某存储器具有8根地址线和8根双向数据线,则该存储器的容量为。
《数字电子技术基础》2版习题答案 6章习题解答

6章习题题解6.1 集成施密特触发器及输入波形如图题6.1所示,试画出输出u O的波形图。
施密特触发器的阈值电平U T+和U T-如下图。
图题6.1 [解]集成施密特触发器输出u O的波形如图解所示。
图解6.1图题所示为数字系统中常用的上电复位电路。
试说明其工作原理,并定性画出u I与u O 波形图。
假设系统为高电平复位,如何改接电路?图题图解[解] 工作原理分析如下(1) 当V CC刚加上时,由于电容C上的电压不能突变,u I为低电平,输出u O为低电平;随着电容充电,u I按指数规律上升,当u I≥U T时,输出u O变为高电平,完成了低电平复位功能。
波形如图解所示。
(2) 假设系统为高电平复位,仅将图中R,C互换位置即可。
图题是用TTL与非门、反相器和RC积分电路组成的积分型单稳态触发器。
该电路用图题所示正脉冲触发,R R off。
试分析电路工作原理,画出u O1、u I2和u O的波形图。
[解]工作原理分析如下9899触发信号未到来时,u I 为低电平,输出u O 为高电平;正触发脉冲到来时,u O1翻为低电平,此时由于u I2仍为高电平,输出u O 为高电平不变,电容通过R 放电,当u I2下降到U T 时〔u I 仍为高电平〕,输出u O 翻为高电平,暂稳态过程结束。
u O1、u I2和u O 的波形见图解。
6.4 集成单稳态触发器74121组成的延时电路如图题6.4所示,要求 (1)计算输出脉宽的调节范围; (2)电位器旁所串电阻有何作用?[解] (1) 输出脉宽:W ext ext W 0.70.7()t R C R R ==+,分别代入R W =0和22k Ω计算,可得t W的调节范围为:W 3.6mS 19mS t ≤≤。
(2) 电阻R 起保护作用。
假设无R ,当电位器调到零时,假设输出由低变高,那么电容C 瞬间相当于短路,V CC 将直接加于内部门电路输出而导致电路损坏。
6.5 集成单稳态触发器74121组成电路如图题6.5所示,要求(1)计算u O1、u O2的输出脉冲宽度;(2)假设u I 如图中所示,试画出输出u O1、u O2的波形图。
数字电子技术题目第六章

数字电子技术题目第六章第六章脉冲波形的变换与产生一.填空题1.用555构成的多谐振荡器如图所示,则其振荡频率为f=Hz,占空比q=2.用555构成的多谐振荡器如图所示,则其振荡频率为f=Hz,占空比q=。
3.用555构成的多谐振荡器如图4所示,其中R1=2kΩ,R2=2kΩ,C=10μF,则其振荡频率为f=Hz,占空比q=4.用555定时器构成的多谐振荡器如图2所示,其中R=80kΩ,C=100μF,则输入信号为(选择“高电平”还是“低电平”)时,灯泡L亮;灯泡亮的时间为秒。
二.简答题&计算题1.已知555定时器组成的单稳态触发器如图4所示,试画出电容器上电压波形vc和输出端vo的波形,并计算暂稳态的脉冲宽度。
其中R=10kΩ,C=10μF,要求写出分析计算过程。
uc2.已知如图4所示555定时器组成的施密特触发器中,VCC=9V,试画出输出端vo的波形,要求写出分析计算过程。
3.已知555定时器组成的单稳态触发器如图7所示,试画出电容器上电压波形vc和输出端vo 的波形,并计算脉冲宽度tw。
其中R=20kΩ,C=10μF,要求写出分析计算过程。
uc4.已知如图8所示555定时器组成的施密特触发器中,VCC=9V,试画出输出端vo的波形,要求写出分析计算过程。
(5分)答案一.填空题4.76,2/32.86,3/523.8,2/3低电平,8.8s二.简答题&计算题1.解:tW=1.1RC=1.1×10×103×10×10-6=0.11s2.解:∵∴∴………2分3.解:tW=1.1RC=1.1×20×103×10×10-6=0.22s4.解:∵∴∴。
数字电子技术第五版阎石 第五版第6章的 习题答案

第六章习题课后一、选择题1.PROM和PAL的结构是。
A.PROM的与阵列固定,不可编程B. PROM与阵列、或阵列均不可编程C.PAL与阵列、或阵列均可编程D. PAL的与阵列可编程2.PAL是指。
A.可编程逻辑阵列B.可编程阵列逻辑C.通用阵列逻辑D.只读存储器3.当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于。
A.组合逻辑电路B.时序逻辑电路C.存储器D.数模转换器4.PLD器件的基本结构组成有。
A.输出电路B.或阵列C. 与阵列D. 输入缓冲电路5.PLD器件的主要优点有。
A.集成密度高B. 可改写C.可硬件加密D. 便于仿真测试6.GAL的输出电路是。
A.OLMCB.固定的C.只可一次编程D.可重复编程7.PLD开发系统需要有。
A.计算机B. 操作系统C. 编程器D. 开发软件8.只可进行一次编程的可编程器件有。
A.PALB.GALC.PROMD.PLD9.可重复进行编程的可编程器件有。
A.PALB.GALC.PROMD.ISP-PLD10.ISP-PLD器件开发系统的组成有。
A.计算机B.编程器C.开发软件D.编程电缆11.全场可编程(与、或阵列皆可编程)的可编程逻辑器件有。
A.PALB.GALC.PROMD.PLA12.GAL16V8的最多输入输出端个数为。
A.8输入8输出B.10输入10输出C.16输入8输出D.16输入1输出13一个容量为1K×8的存储器有个存储单元。
A.8B. 8192C.8000D. 8K14.要构成容量为4K×8的RAM,需要片容量为256×4的RAM。
A. 8B.4C. 2D.3215.寻址容量为16K×8的RAM需要根地址线。
A. 8B. 4C.14D.16KE. 1616.RAM的地址码有8位,行、列地址译码器输入端都为4个,则它们的字线加位线共有条。
A.8B.16C.32D.25617.某存储器具有8根地址线和8根双向数据线,则该存储器的容量为。
数电习题解答_杨志忠_第六章练习题_部分

教材:数字电子技术基础(“十五”国家级规划教材) 杨志忠 卫桦林 郭顺华 编著高等教育出版社2009年7月第2版; 2010年1月 北京 第2次印刷;第六章 时序逻辑电路(部分习题答案)习题6解答:(P276页)【6.2】、试分析图P6.2所示逻辑电路的逻辑功能。
写出它的驱动方程、状态方程,列出状态转换真值表,画出它的状态转换图和时序图,并检查能否自启动。
解题思路:根据时序电路分析的一般步骤要依次写出逻辑方程(时钟方程、驱动方程、输出方程、状态方程)、求出状态值(状态表、状态表、时序图)、确定逻辑功能。
解:(1)、根据电路写出时钟方程、驱动方程、状态方程、输出方程如下:012CP CP CP CP ===;02110 1nn J Q K J K Q ====0; ;2012,1n n J Q Q K ==; n 1n n n 1n n n n 020*******n n Q Q Q Q Q Q Q Q Q Q ++=⋅=+=⊕ ;n 1n n n 2012Q Q Q Q +=;2n Y Q =(2)、根据逻辑方程,列出状态表、状态图、时序图如下: 1、状态真值表: 2、状态图:现 态 次 态 输出Q2n Q 1n Q 0n Q 2n+1 Q 1n+1 Q 0n+1Y 0 0 0 0 0 1 0 0 0 1 0 1 0 0 0 1 00 1 10 0 1 1 1 0 0 0 1 0 0 0 0 0 1 1 0 10 1 0 1 1 1 0 0 1 0 1 1 1 10 0 013、时序图——同步5进制计数器;电路能自启动。
【6.3】、试分析图P6.3所示逻辑电路的逻辑功能。
写出它的驱动方程、状态方程,列出状态转换真值表,画出它的状态转换图和时序图。
解题思路:根据时序电路分析的一般步骤要依次写出逻辑方程(时钟方程、驱动方程、输出方程、状态方程)、求出状态值(状态表、状态表、时序图)、确定逻辑功能。
解:(1)、根据电路写出时钟方程、驱动方程、状态方程、输出方程如下:012CP CP CP CP ===;(同步时序电路)0121011 1 n nn J K Q Q J Q K ====0; ;221n J K Q ==n 1n n n n 1n n 00120012101n n n n Q Q Q Q Q Q Q Q Q Q Q ++=⋅+=+=+ ;n 1212n n Q Q Q +=⊕;12n n CO Q Q =(2)、根据逻辑方程,列出状态表、状态图、时序图如下: 1、状态真值表: 2、状态图:3、时序图——同步5进制计数器;电路能自启动。
数字电子技术(山东科技大学)智慧树知到课后章节答案2023年下山东科技大学

数字电子技术(山东科技大学)智慧树知到课后章节答案2023年下山东科技大学山东科技大学第一章测试1.一位十六进制数可以用()位二进制数来表示。
答案:42.十进制数43可转换为()8421BCD码。
答案:010000113.二进制数+1011的反码为()。
答案:010114.有符号二进制数-89的补码为()。
答案:101001115.与模拟电路相比,数字电路主要的优点有()。
答案:抗干扰能力强; 保密性好; 通用性强6.与八进制数(47.3)8等值的数为()。
答案:(27.6)16;(100111.011)27.以下代码中为恒权码的为()。
答案:5421BCD码; 8421BCD码8.与十进制数(53.5)10等值的数或代码为()。
答案:(65.4)8; (35.8)16; (110101.1)2; (0101 0011.0101)8421BCD9.在一个8位的存储单元中,能够存储的最大无符号整数是()。
答案:(255)10;(FF)1610.矩形脉冲信号的参数有()。
答案:占空比; 周期; 脉宽11.常用的BCD码有()。
答案:余三码; 8421码12.以下几种编码中,可靠性编码是()。
答案:奇偶校验码; 格雷码第二章测试1.利用约束项化简逻辑函数时,约束项应看成( )。
答案:能使圈组大的看成1,其它看成02.下面的卡诺图化简,应画()个包围圈。
答案:43.已知两输入逻辑变量AB和输出结果Y的真值表如下表,则AB的逻辑关系为()。
A B Y0 0 00 1 11 0 11 1 0答案:异或4.利用卡诺图化简逻辑函数时,8个相邻的最小项可消去()个变量。
答案:35.在函数L(A,B,C,D)=AB+CD的真值表中,L=1的状态有()。
答案:76.在同一逻辑函数式中,下标号相同的最小项和最大项是()关系。
答案:互补7.F=ABCD'+ABD+BCD'+ABC+BD+BC' 化简为最简与或式()。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第六章存储器和可编程器件
6.1 填空
1、按构成材料的不同,存储器可分为磁芯和半导体存储器两种。
磁芯存储器利用 正负剩磁 来存储数据;而半导体存储器利用 器件的开关状态 来存储数据。
两者相比,前者一般容量较 大 ;而后者具有速度 快 的特点。
2、半导体存储器按功能分有 ROM 和 RAM 两种。
3、ROM 主要由 地址译码器 和 存储矩阵 两部分组成。
按照工作方式的不同进行分类,ROM 可分为 固定内容的ROM 、 PROM 和 EPROM 三种。
4、某EPROM 有8数据线,13位地址线,则其存储容量为 213×8 。
5、PLA 一般由 与ROM 、 或ROM 和 反馈逻辑网络 三部分组成。
6.2 D 0A 0D 1m(3,6,9,12,15)D 2A 1A 0D 3
m(0,5,9,13)==∑=⋅=∑⎧⎨
⎪
⎪⎪⎩⎪⎪
⎪ 6.3
地
址译码器
A1A0D3 D2 D1 D0
B1B0
m 0
m 15
6.4 1。
F Q Q Q Q Q Q Q F Q Q Q Q Q Q Q Q Q F Q Q 11021210
2210210210310
=⋅+⋅+⋅=⋅⋅+⋅+⋅⋅=⋅⎧⎨⎪⎪
⎩⎪⎪
2、
CP F1F2F3
6.5
A A
B B
C C i-1i-1
S i C i
6.6 用PLA 实现BCD8421码十进制加法计数器和相应的显示译码电路。
D 1Q1Q1D2 Q2 Q2D3 Q3Q3D4Q4Q4
9 87654 3210
a b c d e f g
a b c
d
e
f g。