触发器练习题
20.RS触发器练习

一、判断题1.仅具有保持和翻转功能的触发器是RS触发器。
()2.基本的RS触发器具有“空翻”现象。
()3.为了使时钟控制的RS触发器的次态为1,RS的取值应为RS=01。
()4.同步RS触发器只有在CP信号到来后,才依据R、S信号的变化来改变输的状态。
()5.触发器能够存储一位二值信号。
()6.触发器与门电路一样,输出状态仅取决于触发器的即时输入情况。
()7.时钟脉冲的主要作用是使触发器的输出状态稳定。
()8.主从触发器电路中,主触发器和从触发器输出状态的翻转是同时进行的。
()9.组合逻辑电路的基本单元是门电路。
()二、选择题1.或非门构成的基本RS触发器的输入S=1、R=0,当输入S变为0时,触发器的输出将会()。
A.置位B.复位C.不变2.基本RS触发器74LS279的输入信号是()有效。
A.低电平B.高电平C.保持不变3.同步RS触发器电路中,触发脉冲消失后,其输出状态()。
A.保持状态B.状态会翻转C.置1D.置04.触发器引入时钟脉冲的目的是()。
A.改变输出状态B.改变输出状态的时刻受时钟脉冲的控制C.改变输入状态5.仅具有置“0”和置“1”功能的触发器是()。
A.基本RS触发器B.同步RS触发器C.D触发器D.JK触发器6.仅具有保持和翻转功能的触发器是()。
A.JK触发器B.T触发器C.D触发器D.Tˊ触发器7.触发器由门电路构成,但它与门电路功能不同,主要特点是()。
A.具有翻转功能B.具有保持功能C.具有记忆功能D.具有置“0”功能8.与非门构成的基本RS触发器的约束条件是()。
A.S+R=0B.S+R=1C.SR=0D.SR=19.按触发器触发方式的不同,双稳态触发器可分为()。
A.高电平触发和低电平触发B.上升沿触发和下降沿触发C.电平触发或边沿触发D.输入触发或时钟触发10.按逻辑功能的不同,双稳态触发器可分为()。
A.RS、JK、D、T等B.主从型和维持阻塞型C.TTL型和MOS型D.上述均包括三、填空题1.RS触发器按结构不同可分为无时钟输入端的基本RS触发器和有时钟输入端的触发器。
触发器试题

触发器试题
1、下列有关触发器的描述,错误的是(B)
A、触发器是一种特殊的存储过程,用户不能直接调用
B、触发器inserted表和deleted表有共同记录
C、触发器可以用来定义比check约束更复杂的规则
D、删除触发器可以哟弄DROP TRIGGER命令,也可以用管理平台操作
2、关于触发器的正确说法是(D)
A、D ML触发器控制表记录
B、DDL触发器实现数据库管理
C、D ML触发器不能控制所有数据完整性
D、触发器中的T-SQL代码在事件产生时执行
3、关于触发器的错误说法是(C)
A、游标一般用于存储过程
B、游标也可以用于触发器
C、应用程序也可以调用触发器
D、触发器一般是针对表
4、当触发器执行时,系统会创建临时表保存用户操作更改的行的新值和旧值,UPDATE操
作所涉及的旧值会被临时保存在(C)
A、u pdate表
B、inserted表
C、d eleted表
D、i nserted表和update表
5、如果有两个事物同时对数据库中同一数据进行操作,不会引起冲突的是(D)
A、一个DELETE和一个SELECT
B、一个SELECT和一个DELETE
C、两个UPDATE
D、两个SELECT
判断题
6、触发器基于一个表创建,但是可以针对多个表进行操作(对)
7、触发器(trigger)是一种特殊的存储过程(对)
8、触发器被定义以后,只有当用户调用它时才触发,用户不调用时,触发器不起作用(错)
9、可以根据完整性的需要,对某一个表定义SELECT触发器(错)
10、触发器主要是通过表操作事件进行触发而被执行的(对)。
《触发器》练习题

《触发器》练习题一、填空题1、数字电路可分为________________电路和________________电路。
2、触发器具有_________个稳定状态,在输入信号消失后,它能保持______________不变,即这种电路具有______________功能。
3、在CP脉冲作用下,根据输入信号J、K的不同组合状态,凡具有_____________、_____________、_____________和_____________功能的电路称为JK触发器。
4、同步RS触发器状态的改变与________________信号同步。
5、主从触发器是一种能防止_______________现象的实用触发器。
6、时序逻辑电路与组合逻辑电路的最大区别在于____________________________。
二、选择题1、为了提高抗干扰能力,触发脉冲宽度_________。
A、越宽越好B、越窄越好C、随意2、触发器电路如图1所示,其次态方程为_________。
A、Q n+1=1B、Q n+1=0C、Q n+1= Q nD、Q n+1=nQTC1Q Q _CP=1ATC1QQ_CP(1)(2)3、触发器电路如图2所示,当A=1时,其次态方程为_________。
A、Q n+1=1B、Q n+1=0C、Q n+1= Q nD、Q n+1=nQ4、要求JK触发器状态由0→1,其激励输入端JK应为____________。
A、JK=0⨯B、JK=1⨯C、JK=⨯0D、JK=⨯15、为了使同步RS触发器的次态为1,RS的取值应为___________。
A、RS=00B、RS=01C、RS=10D、RS=116、仅具有置0、置1功能的触发器称为__________。
A、JK触发器B、基本RS触发器C、D触发器7、仅具有翻转功能的触发器称为__________。
A、JK触发器B、T触发器C、D触发器D、T‘触发器8、基本RS触发器电路中,触发脉冲消失后,其输出状态__________。
最新触发器练习题

触发器练习题一、填空题1、触发器具有 个稳定状态,在输入信号消失后,它能保持 。
2、在基本RS 触发器中,输入端D R 或D R 能使触发器处于 状态,输入端D S 或D S 能使触发器处于 状态。
3、同步RS 触发器状态的改变是与 信号同步的。
4、在CP 脉冲和输入信号作用下,JK 触发器能够具有 、 、 、和 的逻辑功能。
5、对于JK 触发器,当CP 脉冲有效期间,若J=K=0时,触发器状态 ;若K J =时,触发器 或 ;若J=K=1时,触发器状态 。
6、与主从触发器相比, 触发器的抗干扰能力较强。
7、对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。
8、对于JK 触发器,若K J =,则可完成 触发器的逻辑功能。
二、判断题1、触发器有两个稳定状态,一个是现态,一个是次态。
( )2、触发器有两个稳定状态,在外界输入信号的作用下,可以从一个稳定状态转变为另一个稳定状态。
( )4、同步D 触发器的Q 端和D 端的状态在任何时刻都是相同的。
( )5、同一逻辑功能的触发器,其电路结构一定相同。
( )6、仅具有反正功能的触发器是T 触发器。
( )三、选择题1、对于触发器和组合逻辑电路,以下( )的说法是正确的。
A 、两者都有记忆能力B 、两者都无记忆能力C 、只有组合逻辑电路有记忆能力D 、只有触发器有记忆能力2、对于JK 触发器,输入J=0、K=1,CP 脉冲作用后,触发器的1+n Q 应为( )。
A 、0B 、1C 、可能是0,也可能是1D 、与n Q 有关3、JK 触发器在CP 脉冲作用下,若使n n Q Q =+1,则输入信号应为( )。
A 、1==K JB 、Q K Q J ==,C 、Q K Q J ==,D 、0==K J4、具有“置0” “置1” “保持” “翻转”功能的触发器叫( )。
A 、JK 触发器B 、基本RS 触发器C 、同步D 触发器 D 、同步RS 触发器5、边沿控制触发的触发器的触发方式为( )。
触发器复习题及答案

触发器复习题及答案班级: 姓名: 学号:4.1 分析图题4.1所示RS 触发器的功能,并根据输入波形画出Q 和Q 的波形。
4.2 边沿触发器接成图题4.3(a)、 (b)、 (c)、 (d)所示形式,设初始状态为0,试根据图(e)所示的CP 波形画出Q a 、Q b 、Q c 、Q d 的波形。
QQR S“1”(a )(b )(c )1234CP“0”4.3 维持阻塞D 触发器接成图题4.3(a)、 (b)、 (c)、 (d)所示形式,设触发器的初始状态为0,试根据图(e)所示的CP 波形画出Q a 、Q b 、Q c 、Q d 的波形。
(e)4.4 下降沿触发的JK 触发器输入波形如图题4.4所示,设触发器初态为0,画出相应输出波形。
DQ aDCPQ bDQ cDQ CP“0”(a )(b )(c )(d )CP JK“1”“0”“0”4.5 边沿触发器电路如图题4.5所示,设初状态均为0, 试根据CP 波形画出Q 1、Q 2的波形。
4.6 边沿触发器电路如图题4.6所示,设初状态均为0,试根据CP 和D 的波形画出Q 1、 Q 2的波形。
2CP“0”2CPD “0”4.7 边沿T 触发器电路如图题4.7所示,设初状态为0,试根据CP 波形画出Q 1、Q 2的波形。
Q Q 1234CP“0”习题答案4.1 输出波形如图题K4.1所示。
图题K 4.14.2 输出波形如图题K4.2所示。
图题K 4.24.3 输出波形如图题K4.3所示。
图题K 4.34.4 输出波形如图题K4.4所示。
CPJKQ图题K 4.44.5 输出波形如图题K4.5所示。
CPQ1Q2图题K 4.5 4.6 输出波形如图题K4.6所示。
图题K4.64.7 输出波形如图题K4.7所示。
图题K4.7。
触发器练习题

触发器练习题一、填空题1、触发器具有 个稳定状态,在输入信号消失后,它能保持 。
2、在基本RS 触发器中,输入端D R 或D R 能使触发器处于 状态,输入端D S 或D S 能使触发器处于 状态。
3、同步RS 触发器状态的改变是与 信号同步的。
4、在CP 脉冲和输入信号作用下,JK 触发器能够具有 、 、 、和 的逻辑功能。
5、对于JK 触发器,当CP 脉冲有效期间,若J=K=0时,触发器状态 ;若K J =时,触发器 或 ;若J=K=1时,触发器状态 。
6、与主从触发器相比, 触发器的抗干扰能力较强。
7、对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。
8、对于JK 触发器,若K J =,则可完成 触发器的逻辑功能。
二、判断题1、触发器有两个稳定状态,一个是现态,一个是次态。
( )2、触发器有两个稳定状态,在外界输入信号的作用下,可以从一个稳定状态转变为另一个稳定状态。
( )4、同步D 触发器的Q 端和D 端的状态在任何时刻都是相同的。
( )5、同一逻辑功能的触发器,其电路结构一定相同。
( )6、仅具有反正功能的触发器是T 触发器。
( )三、选择题1、对于触发器和组合逻辑电路,以下( )的说法是正确的。
A 、两者都有记忆能力B 、两者都无记忆能力C 、只有组合逻辑电路有记忆能力D 、只有触发器有记忆能力2、对于JK 触发器,输入J=0、K=1,CP 脉冲作用后,触发器的1+n Q 应为( )。
A 、0B 、1C 、可能是0,也可能是1D 、与n Q 有关3、JK 触发器在CP 脉冲作用下,若使n n Q Q =+1,则输入信号应为( )。
A 、1==K JB 、Q K Q J ==,C 、Q K Q J ==,D 、0==K J4、具有“置0” “置1” “保持” “翻转”功能的触发器叫( )。
A 、JK 触发器B 、基本RS 触发器C 、同步D 触发器 D 、同步RS 触发器5、边沿控制触发的触发器的触发方式为( )。
触发器练习

触发器练习(一)1、画出图题5-1所示的RS 触发器输出端Q 、Q 端的波形,输入端S 与R 的波形如图所示。
(设Q 初始状态为0)S RSRSRQQ....图题5-12、画出图题5-2所示的RS 触发器输出端Q 、Q 端的波形,输入端S 与R 的波形如图所示。
(设Q 初始状态为0)S RS RQQ...SR....图题5-23、画出图题5-3所示的同步RS 触发器输出端Q 、Q 端的波形,输入端S 、R 与CLK 的波形如图所示。
(设Q 初始状态为0)C1S RS RQQ....CLKS RCLK...图题5-34、画出图题5-4所示的同步D 触发器输出Q 端的波形,输入端D 与CLK 的波形如图所示。
(设Q 初始状态为0)C1DDQQ....CLKDCLK..图题5-45、若在图5-5电路中的CP 、S 、R 输入端,加入如图4.27所示波形的信号,试画出其 Q 和Q端波形,设初态Q =0。
SRCP触发器练习(二)1、画出图题5-6所示的同步JK 触发器输出Q 端的波形,输入端J 、K 与CLK 的波形如图所示。
(设Q 初始状态为0)J KQQ..CLKJKCLK ......C11J 1K..图题5-62、画出图题5-6所示的边沿触发D 触发器输出端Q 端的波形,输入端D 与CLK的波形如图所示。
(设Q 初始状态为0)C11D D QQ....CLKDCLK...D QQ....CLKDCLK...C11D (1)(2)3、画出图题5-7所示的边沿D 触发器输出Q 端的波形,CLK 的波形如图所示。
(设Q 初始状态为0)C11D Q 1CLK....CLK.1C11D Q 2CLK .CLK .图题5-74、画出图题5-8所示的JK 触发器输出Q 端的波形,输入端J 、K 与CLK 的波形如图所示。
(设Q 初始状态为0)J KQQ....CLKJ KCLK ...C11J 1KJ KCLK ......图题5-85、试画出图题5-9所示T 触发器输出Q 端的波形,输入端CLK 的波形如图所示。
第五章 触发器典型例题

第五章触发器典型例题分析例1:选择题1.为了使时钟控制的RS触发器的次态为1,RS的取值应为()。
A. RS=00B. RS=01C. RS=10D. RS=112.为了使触发器克服空翻与振荡,应采用()。
A.CP高电平触发B.CP低电平触发C.CP低电位触发D.CP边沿触发3.逻辑电路如图所示,当A=“0”,B=“1”时,脉冲来到后触发器( )。
A.具有计数功能B.保持原状态C.置“0”D. 置“1”答案 1.B 2. D 3.A例2:设主从J-K触发器的原状态为1,按照下图所给出的J、K、CP输入波形,画出触发器Q端的工作波形。
解:此题信号K的某些跳变与CP脉冲的跳变发生在同一时刻,这是初学者容易感到疑惑的地方,所以要注意到,画Q次态波形时应看CP脉冲下降沿前一刻的J、K值。
画波形时,从第1个CP脉冲开始分析,看它的下降沿前的J、K为何值,再依据J-K触发器真值表所述的功能,确定Q的次态,也就是CP脉冲下降沿触发以后Q的新状态。
例如图(a)中第1个CP 脉冲下降沿前一刻,J、K同为1,经CP脉冲触发后Q必然翻转,所以在第1个CP脉冲下降沿后Q由1变为0。
这样分析下去,直到最后一个CP脉冲为止。
故该题正确的Q端工作波形如图(b)所示。
例2 J-K触发器工作波形例3:设主从J-K 触发器的原状态为0,输入波形如下图所示,试画出Q 端的工作波形。
解:该例题增加了难度。
要求读者不但熟悉J-K 触发器的真值表,还应熟悉D R 、D R 的异步置0、置1的作用。
画波形时,应首先考虑D R 、D S 的值。
它们对触发器是属于一种电平触发,即不像CP 脉冲那样有上升沿与下降沿的区分。
只要D R (或D S )为0,无论是由0→1,还是由1→0,附近的CP 脉冲都不能起作用,视为无效,同样J 、K 也视为无效。
一旦D R =0(D =1),触发器Q 就为0;而只要D =0(D R =1),触发器Q 就为1。
只有当D R =D S =1时,才分析CP 、J 、K 对触发器Q 的作用。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一、判断题1、用逻辑门构成的各种触发器均属于电平异步时序逻辑电路()2、RS、JK、D和T四种触发器中,唯有RS触发器存在输入信号的约束条件()3、与非门的输入端加有低电平时,其输出端恒为高电平。
()4、数字电路可以分为组合逻辑电路和时序逻辑电路两大类。
()5、时序逻辑电路中存在反馈,其输出不仅取决于当时的输入,还与电路的上一个状态有关。
()6、组合逻辑电路的输出只与当时的输入有关,与电路的上一个状态无关,没有记忆功能。
()7、触发器是时序逻辑电路的基本单元。
()8、时序逻辑电路由组合逻辑电路和存储电路构成。
()9、触发器的反转条件是由触发输入与时钟脉冲共同决定的。
()10、组合逻辑电路任何时刻的输出不仅与该时刻的输入状态有关,还与先前的输出状态有关。
()11、译码器、比较器属于组合逻辑电路。
12、数字电路可分为组合逻辑电路和时序逻辑电路。
13、全加器是实现两个1位二进制数相加并考虑低位进位的逻辑电路。
14、实现同一逻辑功能的逻辑电路可以不同15、译码是编码的逆过程。
16、寻找组合逻辑电路输入输出关系表达式的过程和方法,是组合逻辑电路的设计过程.17、公式化简法有时不容易判断结果是否最简.18、实现同一逻辑功能的电路是唯一的.19、加法器可以有并行进位加法器.20、七段显示译码器有共阳极和共阴极显示器两种接法.21、一个班级有80个学生,现采用二进制编码器对每位学生进行编码,则编码器输出至少5位二进制数才能满足要求22、高电平有效的显示译码器可驱动共阴极接法的数码管23、低电平有效的显示译码器可驱动共阳极接法的数码管24、高电平有效的显示译码器可驱动共阳极接法的数码管25、低电平有效的显示译码器可驱动共阴极接法的数码管26、同一CP控制各触发器的计数器称为异步计数器()27、各触发器的信号来源不同的计数器称为同步计数器()28、1个触发器可以存放2个二进制数()29、D触发器只有时钟脉冲上升沿有效的品种。
30、同步RS触发器用在开关去抖中得到应用。
31、不同触发器间的逻辑功能是可以相互转换的。
32、对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。
()33、JK触发器只要J,K端同时为1,则一定引起状态翻转。
()34、将D触发器的Q端与D端连接就可构成T’触发器。
()35、JK触发器在CP作用下,若J=K=1,其状态保持不变。
()36、JK触发器在CP作用下,若J=K=1,其状态变反。
()37、使DK=,就可实现JK触发器到D触发器的功能转换。
()J=38、JK触发器在CP作用下,若J=K=0,其状态保持不变。
()39JK触发器在CP作用下,若J=K=0,则触发器置0(即复位)。
()40、D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。
()41、RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。
()42、同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。
()43、所谓上升沿触发,是指触发器的输出状态变化是发生在CP=1期间。
()44、边沿触发型D触发器的输出状态取决于CP=1期间输入D的状态。
()二、单项选择题1、当同步RS触发器的CP=0时,若输入由“0”→“1”且随后由“1”→“0”,则触发器的状态变化为()。
A、“0”→“1”B、“1”→“0”C、不变D、不定2、b。
触发器是由逻辑门电路组成,所以它的功能特点是()A、和逻辑门电路功能相同B、它有记忆功能C、没有记忆功能D、全部是由门电路组成的3、c。
下列触发器中,不能用于移位寄存器的是()A、D触发器B、JK触发器C、基本RS触发器D、T触发器4、下列()不属于时序逻辑电路的范畴。
A、译码器B、计数器C、寄存器D、移位寄存器5、时序逻辑电路的状态一般由其()的组合确定A、外部输入B、外部输出C、内部输入D、内部输出6、下列几种触发器中,哪种触发器的逻辑功能最灵活()A、D型B、JK型C、T型D、RS型7、由与非门组成的RS触发器不允许输入的变量组合RS为();A、00B、01C、11D、108、同步时序逻辑电路和异步时序逻辑电路的区别在于异步时序电路()A、没有触发器B、没有统一的时钟脉冲控制C、没有稳定状态D、输出只与内部状态有关9、要使JK触发器的状态和当前状态相反,所加激励信号J和K应该是()A、00B、01C、10D、1110、激励信号有约束条件的触发器是()A、RS触发器B、D触发器C、JK触发器D、T触发器11、双向移位寄存器的功能是()A、只能将数码左移B、只能将数码右移C、既可以左移,又可以右移D、不能确定12、构成计数器的基本单元电路是()A、或非门B、与非门C、同或门D、触发器13、下列哪种方程不是描述时序逻辑电路的()A、驱动方程B、输出方程C、状态方程D、逻辑函数式方程14、对于同步触发的D型触发器,要使输出为1,则输入信号D满足()A、D=1B、D=0C、不确定D、D=0或D=115、要使JK触发器的状态由0转为1,所加激励信号JK应为()A、0×B、1×C、×1D、×016、对于D触发器,若CP脉冲到来前所加的激励信号D=1,可以使触发器的状态()A、由0变0B、由×变0C、由1变0D、由×变117、使同步RS触发器置0的条件是[]A、RS=00B、RS=01C、RS=10D、RS=1118、若基本触发器的初始输入为R反为1,S反为=0,当R反由“0”→“1”且同时S反由“1”→“0”时,触发器的状态变化为()。
A、“0”→“1”B、“1”→“0”C、不变D、不定19、要使JK触发器的状态由0转为1,所加激励信号JK应为[]A、0XB、1XC、X1D、X020、移位寄存器不能实现的功能为()A、存储代码B、移位C、数据的串行,并行转换D、计数21、D触发器的R端为()A、置0端B、置1端C、保持端D、反转端22、对于T触发器,当T=()时,触发器处于保持状态。
A、0B、1 C、0,1均可D、以上都不对23、对于JK触发器,若J=K,则可完成()触发器的逻辑功能。
A、RSB、DC、TD、Tˊ24、要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为()A、JK=00B、JK=01C、JK=10D、JK=1125、当J=0,K=0时,钟控JK触发器的次态输出为()。
A、现态不变B、1C、现态取反D、026、组成一个模为60的计数器,至少需要()个触发器。
A、6B、7C、8D、927、基本RS触发器在触发脉冲消失后,输出状态将()A、随之消失B、发生翻转C、恢复原态D、保持现态28、当两个输入端均为1时,输出Q不定的是()A、基本RS触发器B、钟控同步RS触发器C、主从JK触发器D、D触发器29、满足特征方程nn QQ=+1的触发器称为()。
A、D触发器B、JK触发器C、T触发器D、T’触发器30、为了使触发器克服空翻与振荡,应采用()。
A、CP高电平触发B、CP低电平触发C、CP低电位触发D、CP边沿触发31、如果J=K=1,每次出现时钟脉冲时,JK触发器都要()A、置1B、置0 C、保持D、翻转32、欲使JK触发器按nn QQ=+1工作,可使JK触发器的输入端()。
A 、J=K=0B 、J=Q ,Q K =C 、Q J =,K=QD 、J=K=133、欲使JK 触发器按n 1n Q Q =+工作,可使JK 触发器的输入端()。
A 、J=K=0B 、J=Q ,Q K =C 、Q J =,K=QD 、J=Q ,K=034、一个T 触发器,在T=1时,加上时钟脉冲,则触发器()。
A 、保持原态B 、置0 C 、置1D 、翻转35、同步RS 触发器不允许输入的变量组合RS 为()A 、00B 、01 C 、10D 、1136、T 触发器的特征方程为()A 、n n 1n Q T TQ Q +=+B 、n 1n Q T Q =+C 、nn 1n Q T Q T Q +=+D 、n1n Q T Q =+37、将D 触发器转换成T 触发器,则应令() A 、Q D T ⊕=B 、Q T D ⊕=C 、Q T D ⊕=D 、Q D T ⊕=38、对于D 触发器,欲使Qn+1=Qn ,应使输入D=()。
A 、0B 、1C 、QD 、Q39、欲使D 触发器按Qn+1=n Q 工作,应使输入D=()。
A 、0B 、1C 、QD 、Q 40、为实现将JK 触发器转换为D 触发器,应使()。
A 、J=D ,K=DB 、K=D ,J=DC 、J=K=DD 、J=K=D41、将D 触发器改造成T 触发器,图示电路中的虚线框内应是()。
A.或非门B.与非门C.异或门D.同或门42、对于T 触发器,若现态Qn=0,欲使次态Qn+1=1,应使输入T=()。
A 、0B 、1C 、QD 、Q43、。
对于T 触发器,若现态Qn=1,欲使次态Qn+1=1,应使输入T=()。
A 、0B 、1C 、QD 、Q44、欲使JK 触发器按Qn+1=Qn 工作,可使JK 触发器的输入端()。
A 、J=K=0B 、J=Q,K=QC 、J=0,K=QD 、J=Q,K=045、欲使JK 触发器按Qn+1=Q n 工作,可使JK 触发器的输入端()。
A 、J=K=1B 、J=1,K=QC 、J=Q ,K=QD 、J=Q,K=146、欲使JK 触发器按Qn+1=0工作,可使JK 触发器的输入端()。
A 、J=K=1B 、J=Q,K=QC 、J=Q,K=1D 、J=0,K=147、欲使JK 触发器按Qn+1=1工作,可使JK 触发器的输入端()。
A 、J=K=1B 、J=1,K=0C 、J=K=QD 、J=Q ,K=0。