数电 数字电子技术 期末考试常用芯片功能总结
数字电子技术总结

3.用3线—8线译码器74138组成的地址译码器如下图所 . 74138组成的地址译码器如下图所 8线译码器74138 示,填写表1所示的真值表。 填写表1所示的真值表。
一、基本内容
半导体器件 双极型 二极管 三极管 单极型 (MOS管) MOS管 数字电路的基本概念
数字电路与模拟电路 二极管与三极管的开关特性。 二极管与三极管的开关特性。 与、或、非基本逻辑关系及常用逻 辑关系。 辑关系。 数制与码制。 数制与码制。 三极管三种工作状态及判别方法。 三极管三种工作状态及判别方法。
在下列电路中,已知输入波形,画出对应的输出波形。 在下列电路中,已知输入波形,画出对应的输出波形。
A
1.
1 & 1 & &
B
L
A B L
写出电路的逻辑表达式并化简。 写出电路的逻辑表达式并化简。
VDD T1 A T2 B T4 T7 T8 T10 T3 T6 T9 L T5
由TTL逻辑门组成的电路如下图所示,已知输入波形,请画出输出F1和F2 TTL逻辑门组成的电路如下图所示,已知输入波形,请画出输出F 逻辑门组成的电路如下图所示 的波形图。 的波形图。
工作原理主要参数da与ad转换器自由电子与空穴n型半导体与p型半导体pn结二极管的单向导电性三极管的电流控制作用二极管与三极管的开关特性三极管的三种工作状态正逻辑与负逻辑数制与码与或非逻辑变量与逻辑函数真值表与逻辑表达式最小项与卡诺图组合逻辑电路与时序逻辑电路编码与译码全加与半加数据选择与数据分配触发器及其记忆功能空翻与一次翻转边沿触发上沿触发与下沿触发计数与分频同步与异步递增与递减清零与预置ram与rom字数与位数单稳双稳与无稳周期与脉宽ad与da分辨率
数字电子技术期末考试题含答案

.z."数字电子技术"考试试卷〔第一套〕课程号2904025035考试时间 100 分钟一、填空题〔共28分〕1、〔2分〕〔5E.8〕H =〔 94.5 〕D =〔 10010100.0101 〕8421BCD 。
2、〔2分〕逻辑函数L =+ A+ B+ C +D =〔 1 〕。
3、〔2分〕由传输门构成的电路如以下图所示,当A=0时,输出L= B 。
4、〔2分〕三态门可能输出的三种状态是 低电平 、高电平和 高阻态_。
5、〔3分〕A/D 转换器一般要经过_ 采样__、保持、量化和__编码__这4个步骤,A/D 转换器的转换速度主要取决于转换类型。
对双积分型A/D 转换器、并行比拟型A/D 转换器和逐次比拟型A/D 转换器的相对速度进展比拟,转换速度最快的是_并行比拟型A/D 转换器__。
6、〔2分〕集成优先编码器CD4532〔功能表见后〕正常接电源和地,且待编码信号输入端I 0 =I 2 = I 6 = I 7 = 1,输入使能端EI=1,其余输入端为0,其输出Y 2Y 1Y 0为 111 。
7、〔3分〕集成数据选择器74HC151构成的电路如以下图所示,则其输出Y= ABC BC A C B A ++⋅⋅ 。
〔注:不需化简〕8、〔3分〕*PLA 电路如以下图所示,其输出逻辑函数表达式*=适用专业年级〔方向〕: 应用物理、电信科技2010级考试方式及要求:闭卷笔试题 号 一二三四五六七 总分 得 分 阅卷人. z. 6分L D ABC=+4分四、〔16分〕在举重比赛中有A、B、C三名裁判,A为主裁判,B、C 为副裁判。
当两名或两名以上裁判〔且必须包括A在〕认为运发动上举杠铃合格时,按动电钮可发出裁决合格信号〔即输出Z为1〕。
请设计该三输入的组合逻辑电路。
要求:〔1〕列出真值表;〔2〕写出逻辑函数的最简与或式;〔3〕用与非门实现该电路,画出电路图;〔4〕用3线8线译码器74HC138实现该电路,画出电路图。
《数字电子技术》总结复习

《数字电子技术》复习一、主要知识点总结和要求1.数制、编码其及转换:要求:能熟练在10进制、2进制、8进制、16进制、8421BCD、格雷码之间进行相互转换。
举例1:(37.25)10= ( )2= ( )16=( )8421BCD解:(37.25)10= ( 100101.01)2= ( 25.4)16= ( 00110111.00100101 )8421BCD2.逻辑门电路:(1)基本概念1)数字电路中晶体管作为开关使用时,是指它的工作状态处于饱和状态和截止状态。
2)TTL门电路典型高电平为3.6 V,典型低电平为0.3 V。
3)OC门和OD门具有线与功能。
4)三态门电路的特点、逻辑功能和应用。
高阻态、高电平、低电平。
5)门电路参数:噪声容限VNH或VNL、扇出系数No、平均传输时间tpd。
要求:掌握八种逻辑门电路的逻辑功能;掌握OC门和OD门,三态门电路的逻辑功能;能根据输入信号画出各种逻辑门电路的输出波形。
举例2:画出下列电路的输出波形。
解:由逻辑图写出表达式为:,则输出Y见上。
3.基本逻辑运算的特点:与运算:见零为零,全1为1;或运算:见1为1,全零为零;与非运算:见零为1,全1为零;或非运算:见1为零,全零为1;异或运算:相异为1,相同为零;同或运算:相同为1,相异为零;非运算:零变 1, 1 变零;要求:熟练应用上述逻辑运算。
4. 数字电路逻辑功能的几种表示方法及相互转换。
①真值表(组合逻辑电路)或状态转换真值表(时序逻辑电路):是由变量的所有可能取值组合及其对应的函数值所构成的表格。
②逻辑表达式:是由逻辑变量和与、或、非3种运算符连接起来所构成的式子。
③卡诺图:是由表示变量的所有可能取值组合的小方格所构成的图形。
④逻辑图:是由表示逻辑运算的逻辑符号所构成的图形。
⑤波形图或时序图:是由输入变量的所有可能取值组合的高、低电平及其对应的输出函数值的高、低电平所构成的图形。
⑥状态图(只有时序电路才有):描述时序逻辑电路的状态转换关系及转换条件的图形称为状态图。
芯片归纳总结

芯片归纳总结近年来,芯片技术的快速发展已经成为推动现代科技进步的重要驱动力。
从智能手机到电脑、从人工智能到物联网,无一不离开芯片的支持。
在这篇文章中,我们将对芯片技术进行归纳总结,探讨其应用和影响。
一、芯片的定义与分类芯片是指集成电路片上集成了电子元器件和电路的微小硅片。
根据其功能和结构,我们可以将芯片分为以下几类:1. 逻辑芯片:用于实现数字电路中的逻辑功能,如微处理器和计算机内存芯片。
2. 存储芯片:用于存储数据和程序,包括闪存和DRAM(动态随机存储器)芯片。
3. 传感芯片:用于感知环境中的物理量和信号,如温度传感器和光学传感器。
4. 通信芯片:用于实现各种通信模块和协议的芯片,如无线网络芯片和蓝牙芯片。
二、芯片应用领域的拓展随着科技进步和芯片技术的不断创新,芯片在各个领域的应用也越发广泛。
以下是几个重要应用领域的介绍:1. 智能手机与移动设备:芯片在移动设备上的应用包括处理器芯片、存储芯片和通信芯片。
它们共同保证了智能手机的高性能和多功能。
2. 人工智能与机器学习:芯片在人工智能领域的应用以及深度学习和神经网络模型中的优化起到了至关重要的作用。
GPU(图形处理器)核心芯片的出现大大提高了机器学习的效率。
3. 无人驾驶与自动驾驶:传感芯片和处理器芯片在无人驾驶领域的应用有助于实现精准感知和高效判断,为车辆提供自主决策能力。
4. 物联网与智能家居:芯片在物联网设备和智能家居产品中的应用如传感芯片和通信芯片,使得各类设备能够互连互通,实现智能化管理和控制。
三、芯片技术的前景与挑战随着对高性能和低功耗的需求日益增长,芯片技术面临着一些前景和挑战。
1. 人工智能芯片:为了满足人工智能和机器学习的要求,人工智能芯片的研发如火如荼。
AI芯片以其高效运算和低功耗而备受关注,并且有望在无人驾驶、机器人和医疗等领域有广泛应用。
2. 全球芯片供应链:芯片在世界各地的供应链中扮演着重要角色。
然而,近年来由于国际贸易紧张局势以及自然灾害等不确定因素,芯片供应链的稳定性受到了较大影响。
74系列芯片功能表汇总

74系列芯片功能表汇总74系列标准数字电路功能表——中文资料名称类别功能7400 TTL 2输入端四与非门7401 TTL 集电极开路2输入端四与非门7402 TTL 2输入端四或非门7403 TTL 集电极开路2输入端四与非门7404 TTL 六反相器7405 TTL 集电极开路六反相器7406 TTL 集电极开路六反相高压驱动器7407 TTL 集电极开路六正相高压驱动器7408 TTL 2输入端四与门7409 TTL 集电极开路2输入端四与门7410 TTL 3输入端3与非门74107 TTL 带清除主从双J-K触发器74109 TTL 带预置清除正触发双J-K触发器7411 TTL 3输入端3与门74112 TTL 带预置清除负触发双J-K触发器7412 TTL 开路输出3输入端三与非门74121 TTL 单稳态多谐振荡器74122 TTL 可再触发单稳态多谐振荡器74123 TTL 双可再触发单稳态多谐振荡器74125 TTL 三态输出高有效四总线缓冲门74126 TTL 三态输出低有效四总线缓冲门7413 TTL 4输入端双与非施密特触发器74132 TTL 2输入端四与非施密特触发器74133 TTL 13输入端与非门74136 TTL 四异或门74138 TTL 3-8线译码器/复工器74139 TTL 双2-4线译码器/复工器7414 TTL 六反相施密特触发器74145 TTL BCD—十进制译码/驱动器7415 TTL 开路输出3输入端三与门74150 TTL 16选1数据选择/多路开关74151 TTL 8选1数据选择器74153 TTL 双4选1数据选择器74154 TTL 4线—16线译码器74155 TTL 图腾柱输出译码器/分配器74156 TTL 开路输出译码器/分配器74157 TTL 同相输出四2选1数据选择器74158 TTL 反相输出四2选1数据选择器7416 TTL 开路输出六反相缓冲/驱动器74160 TTL 可预置BCD异步清除计数器74161 TTL 可予制四位二进制异步清除计数器74162 TTL 可预置BCD同步清除计数器74163 TTL 可予制四位二进制同步清除计数器74164 TTL 八位串行入/并行输出移位寄存器74165 TTL 八位并行入/串行输出移位寄存器74166 TTL 八位并入/串出移位寄存器74169 TTL 二进制四位加/减同步计数器7417 TTL 开路输出六同相缓冲/驱动器74170 TTL 开路输出4×4寄存器堆74173 TTL 三态输出四位D型寄存器74174 TTL 带公共时钟和复位六D触发器74175 TTL 带公共时钟和复位四D触发器74180 TTL 9位奇数/偶数发生器/校验器74181 TTL 算术逻辑单元/函数发生器74185 TTL 二进制—BCD代码转换器74190 TTL BCD同步加/减计数器74191 TTL 二进制同步可逆计数器74192 TTL 可预置BCD双时钟可逆计数器74193 TTL 可预置四位二进制双时钟可逆计数器74194 TTL 四位双向通用移位寄存器74195 TTL 四位并行通道移位寄存器74196 TTL 十进制/二-十进制可预置计数锁存器74197 TTL 二进制可预置锁存器/计数器7420 TTL 4输入端双与非门7421 TTL 4输入端双与门7422 TTL 开路输出4输入端双与非门74221 TTL 双/单稳态多谐振荡器74240 TTL 八反相三态缓冲器/线驱动器74241 TTL 八同相三态缓冲器/线驱动器74243 TTL 四同相三态总线收发器74244 TTL 八同相三态缓冲器/线驱动器74245 TTL 八同相三态总线收发器74247 TTL BCD—7段15V输出译码/驱动器74248 TTL BCD—7段译码/升压输出驱动器74249 TTL BCD—7段译码/开路输出驱动器74251 TTL 三态输出8选1数据选择器/复工器74253 TTL 三态输出双4选1数据选择器/复工器74256 TTL 双四位可寻址锁存器74257 TTL 三态原码四2选1数据选择器/复工器74258 TTL 三态反码四2选1数据选择器/复工器74259 TTL 八位可寻址锁存器/3-8线译码器7426 TTL 2输入端高压接口四与非门74260 TTL 5输入端双或非门74266 TTL 2输入端四异或非门7427 TTL 3输入端三或非门74273 TTL 带公共时钟复位八D触发器74279 TTL 四图腾柱输出S-R锁存器7428 TTL 2输入端四或非门缓冲器74283 TTL 4位二进制全加器74290 TTL 二/五分频十进制计数器74293 TTL 二/八分频四位二进制计数器74295 TTL 四位双向通用移位寄存器74298 TTL 四2输入多路带存贮开关74299 TTL 三态输出八位通用移位寄存器7430 TTL 8输入端与非门7432 TTL 2输入端四或门74322 TTL 带符号扩展端八位移位寄存器74323 TTL 三态输出八位双向移位/存贮寄存器7433 TTL 开路输出2输入端四或非缓冲器74347 TTL BCD—7段译码器/驱动器74352 TTL 双4选1数据选择器/复工器74353 TTL 三态输出双4选1数据选择器/复工器74365 TTL 门使能输入三态输出六同相线驱动器74365 TTL 门使能输入三态输出六同相线驱动器74366 TTL 门使能输入三态输出六反相线驱动器74367 TTL 4/2线使能输入三态六同相线驱动器74368 TTL 4/2线使能输入三态六反相线驱动器7437 TTL 开路输出2输入端四与非缓冲器74373 TTL 三态同相八D锁存器74374 TTL 三态反相八D锁存器74375 TTL 4位双稳态锁存器74377 TTL 单边输出公共使能八D锁存器74378 TTL 单边输出公共使能六D锁存器74379 TTL 双边输出公共使能四D锁存器7438 TTL 开路输出2输入端四与非缓冲器74380 TTL 多功能八进制寄存器7439 TTL 开路输出2输入端四与非缓冲器74390 TTL 双十进制计数器74393 TTL 双四位二进制计数器7440 TTL 4输入端双与非缓冲器7442 TTL BCD—十进制代码转换器74352 TTL 双4选1数据选择器/复工器74353 TTL 三态输出双4选1数据选择器/复工器74365 TTL 门使能输入三态输出六同相线驱动器74366 TTL 门使能输入三态输出六反相线驱动器74367 TTL 4/2线使能输入三态六同相线驱动器74368 TTL 4/2线使能输入三态六反相线驱动器7437 TTL 开路输出2输入端四与非缓冲器74373 TTL 三态同相八D锁存器74374 TTL 三态反相八D锁存器74375 TTL 4位双稳态锁存器74377 TTL 单边输出公共使能八D锁存器74378 TTL 单边输出公共使能六D锁存器74379 TTL 双边输出公共使能四D锁存器7438 TTL 开路输出2输入端四与非缓冲器74380 TTL 多功能八进制寄存器7439 TTL 开路输出2输入端四与非缓冲器74390 TTL 双十进制计数器74393 TTL 双四位二进制计数器7440 TTL 4输入端双与非缓冲器7442 TTL BCD—十进制代码转换器74447 TTL BCD—7段译码器/驱动器7445 TTL BCD—十进制代码转换/驱动器74450 TTL 16:1多路转接复用器多工器74451 TTL 双8:1多路转接复用器多工器74453 TTL 四4:1多路转接复用器多工器7446 TTL BCD—7段低有效译码/驱动器74460 TTL 十位比较器74461 TTL 八进制计数器74465 TTL 三态同相2与使能端八总线缓冲器74466 TTL 三态反相2与使能八总线缓冲器74467 TTL 三态同相2使能端八总线缓冲器74468 TTL 三态反相2使能端八总线缓冲器74469 TTL 八位双向计数器7447 TTL BCD—7段高有效译码/驱动器7448 TTL BCD—7段译码器/内部上拉输出驱动74490 TTL 双十进制计数器7449174498 TTL 八进制移位寄存器7450 TTL 2-3/2-2输入端双与或非门74502 TTL 八位逐次逼近寄存器74503 TTL 八位逐次逼近寄存器7451 TTL 2-3/2-2输入端双与或非门74533 TTL 三态反相八D锁存器74534 TTL 三态反相八D锁存器7454 TTL 四路输入与或非门74540 TTL 八位三态反相输出总线缓冲器7455 TTL 4输入端二路输入与或非门74563 TTL 八位三态反相输出触发器74564 TTL 八位三态反相输出D触发器74573 TTL 八位三态输出触发器74574 TTL 八位三态输出D触发器74645 TTL 三态输出八同相总线传送接收器74670 TTL 三态输出4×4寄存器堆7473 TTL 带清除负触发双J-K触发器7474 TTL 带置位复位正触发双D触发器7476 TTL 带预置清除双J-K触发器7483 TTL 四位二进制快速进位全加器7485 TTL 四位数字比较器7486 TTL 2输入端四异或门7490 TTL 可二/五分频十进制计数器7493 TTL 可二/八分频二进制计数器7495 TTL 四位并行输入\输出移位寄存器7497 TTL 6位同步二进制乘法器常用74系列标准数字电路的中文名称资料器件代号器件名称74 74LS 74HC00 四2输入端与非门√√√01 四2输入端与非门(OC) √√02 四2输入端或非门√√√03 四2输入端与非门(OC) √√04 六反相器√√√05 六反相器(OC) √√06 六高压输出反相器(OC,30V) √√07 六高压输出缓冲,驱动器(OC,30V) √√√08 四2输入端与门√√√09 四2输入端与门(OC) √√√10 三3输入端与非门√√√11 三3输入端与门√√12 三3输入端与非门(OC) √√√13 双4输入端与非门√√√14 六反相器√√√15 三3输入端与门√√16 六高压输出反相器(OC,15V) √17 六高压输出缓冲,驱动器(OC,15V) √20 双4输入端与非门√√√21 双4输入端与门√√√22 双4输入端与非门(OC) √√25 双4输入端或非门(有选通端) √√√26 四2输入端高压输出与非缓冲器√√√27 三3输入端或非门√√√28 四2输入端或非缓冲器√√√30 8输入端与非门√√√32 四2输入端或门√√√33 四2输入端或非缓冲器(OC) √√37 四2输入端与非缓冲器√√38 四2输入端与非缓冲器(OC) √√40 双4输入端与非缓冲器√√√42 4线-10线译码器(BCD输入) √√43 4线-10线译码器(余3码输入) √44 4线-10线译码器(余3葛莱码输入) √48 4线-7段译码器√49 4线-7段译码器√50 双2路2-2输入与或非门√√√√√√51 2路3-3输入,2路2-2输入与或非门52 4路2-3-2-2输入与或门√53 4路2-2-2-2输入与或非门√54 4路2-3-3-2输入与或非门√√55 2路4-4输入与或非门√60 双4输入与扩展器√√61 三3输入与扩展器√62 4路2-3-3-2输入与或扩展器√64 4路4-2-3-2输入与或非门√65 4路4-2-3-2输入与或非门(OC) √70 与门输入J-K触发器√71 与或门输入J-K触发器√72 与门输入J-K触发器√74 双上升沿D型触发器√√78 双D型触发器√√85 四位数值比较器√86 四2输入端异或门√√√87 4位二进制原码/反码√95 4位移位寄存器√101 与或门输入J-K触发器√102 与门输入J-K触发器√107 双主-从J-K触发器√108 双主-从J-K触发器√109 双主-从J-K触发器√110 与门输入J-K触发器√111 双主-从J-K触发器√√112 双下降沿J-K触发器√。
数电期末 知识点总结

数电期末知识点总结一、数字逻辑电路1.1 逻辑门逻辑门是数字逻辑电路的基本组成部分,包括与门、或门、非门、与非门、或非门、异或门等。
它们的功能分别是进行逻辑与、逻辑或、逻辑非、逻辑与非、逻辑或非、逻辑异或运算。
1.2 组合逻辑电路组合逻辑电路由逻辑门组成,没有存储功能,输出仅由输入决定,不受时钟脉冲控制。
典型的组合逻辑电路包括加法器、减法器、比较器、译码器、编码器、多路选择器、多路数据选择器等。
1.3 时序逻辑电路时序逻辑电路内部包含存储器件(触发器、寄存器等),能够存储信息,并且输出受时钟脉冲控制。
典型的时序逻辑电路包括计数器、触发器、寄存器等。
1.4 存储器件存储器件是一种能够存储信息的电子元件,包括静态随机存取存储器(SRAM)、动态随机存取存储器(DRAM)、只读存储器(ROM)、可擦写存储器(EEPROM、Flash)等。
其中,SRAM具有快速读写速度,但价格昂贵;DRAM价格较为便宜,但需要定期刷新;ROM不可写,一经编程内容不可更改;EEPROM和Flash可擦写,具有较好的灵活性。
1.5 组合逻辑和时序逻辑的设计组合逻辑和时序逻辑的设计包括了逻辑方程、真值表、卡诺图、逻辑代数和状态图等的转化与设计原则、设计方法、设计步骤等。
1.6 计算机组成原理计算机组成原理是指计算机的基本组成和运行原理,包括控制器、运算器、存储器件和输入输出设备四大部分。
其中,控制器负责指挥各部件协调工作,运算器负责进行数据运算,存储器件负责存储数据和指令,输入输出设备负责与外部进行信息交换。
1.7 计算机系统计算机系统是指由硬件和软件组成的计算机结构。
硬件包括中央处理器、内存、输入输出设备、总线等;软件包括系统软件和应用软件。
计算机系统根据不同的应用场景,可以分为单机系统、网络系统和分布式系统等。
1.8 计算机网络计算机网络是指将多台计算机通过通信设备和通信线路连接在一起,实现信息交换和资源共享的系统。
计算机网络的组成包括硬件设备、传输媒体、通信协议三部分。
数字电子技术期末总结

例 试用与非门设计一个组合逻辑电路,它接收一位8421BCD码
B3、B2、B1、B0,仅当2<B3B2B1B0<7时,输出Y才为1。
= AB AC D BC
= AB D BC
L1 AC BC BD A(B C) ABC D ABDE
( AC AC) BC BD AB ABC D ABDE
( A AB ABDE ) BC BD ABC D
1.观察电路的结构,确定电路是同步时序逻辑电路还是 异步时序逻辑电路,是米里型电路还是莫尔型电路。
2. 根据给定的时序电路图,写出下列各逻辑方程式:
(1)写出各触发器的时钟方程。 (2)写出时序逻辑电路的输出方程。 (3)写出各触发器的驱动方程。 (4)将各触发器的驱动方程代入其特性方程,求得各触发器的次态方 程.
0 0 0 0 状态不变 0 0 11
0 1 00 0 1 10
1 0 01 1 0 11
1 1 01 1 1 10
置0 置1 翻转
2.特性方程
KQn
J
00 01 11 10
00 1 0 0
11 1 0 1
Qn1 J Qn KQn
3.状态转换图
J=1
K=×
J=0 K=×
0
1
J=× K=0
L
解:将逻辑函数转换成最小项表达式, & 再转换成与非—与非形式。
L ABC ABC ABC ABC
74LS系列集成电路分类及常用芯片功能

VCC_CIRCLE
VCC_CIRCLE
+5V
VCC_CIRCLE
R3 4.7K C
1
22
+5V CMOS V0 9013 T
3
TTL
100pF
2 1
Rp 2K A B TTL
2
A B R1 5.1K R2 10K
2
1
CMOS V0
1
(a)
(b)
12
2 CMOS电路驱动LED或继电器接口电路
下图a电路是CMOS驱动小型直流继电器的接口电路。当CMOS 输出高电平时,三极管饱和,继电器线圈有电流通过,继电器 吸合,可驱动报警器或执行机构工作。反之,继电器不动作。 为了保护三极管,在继电器线圈两端并联一只续流二极管。注 意二极管的极性不得接反,否则不仅起不到保护作用,还使继 电器无法正常工作。 在数字仪器中,经常要用发光二极管(LED)作电平指示或工 作指示灯。此时可将LED串一限流电阻代替三极管集电极负载 。电路如下图b。
R=(Ec-Vcc)/30mA R
1 2
Ec
Vcc CMOSµ Â ç ² DW C Vss
9
VCC_CIRCLE
3.对输入端的处理 在使用CMOS电路器件时,对输入端一般要求如下: (1)应保证输入信号幅值不超过CMOS电路的电源电压。即 满足VSS≤VI≤Vcc,一般VSS=0V。 (2)输入脉冲信号的上升和下降时间一般应小于数ms,否则 电路工作不稳定或损坏器件。 (3)所有不用的输入端不能悬空,应根据实际要求接入适当 的电压(Vcc或0V)。由于CMOS集成电路输入阻抗极高,一 旦输入端悬空,极易受外界噪声影响,从而破坏了电路的正常 逻辑关系,也可能感应静电,造成栅极被击穿。 4.对输出端的处理 (1)CMOS电路的输出端不能直接连到一起。否则导通的P沟道 MOS场效应管和导通的N沟道MOS场效应管形成低阻通路,造成电 源短路。 (2)在CMOS逻辑系统设计中,应尽量减少电容负载。电容负载 会降低CMOS集成电路的工作速度和增加功耗。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数电 数字电子技术 考试常用芯片功能总结
Slide 1
74LS148(优先编码器)
Logic symbol for the 74LS148 8-line-to-3line encoder.
Slide 2
74LS148(优先编码器)
英文版芯片功能表
输入
输出
EI 0 1 2 3 4 5 6 7 A2 A1 A0 GS EO
Slide 7
Slide 8
74LS93
The 74LS93 4-bit asynchronous binary counter logic diagram. (Pin
numbers are in parentheses, and all J and K inputs are internally
置零
Slide 10
同步置零、同步置数
Slide 11
74LS161:异步置零(与74LS163的不同之处)
同步计数器
UCC CO Q0 Q1 Q2 Q3 CTT LD
Q0 Q1 Q2 Q3
16 15 14 13 12 11 10 9
CTT
74LS161
CTP
74LS161
CO
12345678
CP
Slide 13
74HC190
An Integrated Circuit: The 74HC190 An up/down synchronous decade counter. 同步可逆计数器
Slide 14
Timing example for a 74HC190.
特点: 异步置数
Slide 15
connected HIGH.)
异步计数器
Slide 9
74LS163
同步计数器
RC 74LS163
P
CLR A B C D
74LS163功能表
PT 11 XX 01 10 XX
LOAD 1 0 1 1 X
CLR 1 1 1 1 0
CP 功
能
计数
预置数
X
保持
X 保持 ( RC=0 )
Slide 3
中文版芯片功能表
输入
输出
S I0 I1 I2 I3 I4 I5 I6 I7 Y2 Y1 Y0 YEX Ys
1XXXXXXXX1 1 1 1 1 011111111111 1 0 0XXXXXXX0 0 0 0 0 1 0XXXXXX0 1 0 0 1 0 1 0XXXXX0 1 1 0 1 0 0 1 0XXXX0 1 1 1 0 1 1 0 1 0XXX0 1 1 1 1 1 0 0 0 1 LXX0 1 1 1 1 1 1 0 1 0 1 0X0111111110 0 1 001111111111 0 1
LD
CR CP D0 D1 D2 D3 CTP GND (a) 引脚排列图
CR D0 D1 D2 D3 (b) 逻辑功能示意图
PT 11 XX 01 X0 XX
LOAD 1 0 1 1 X
CLR 1 1 1 1 0
CP
X X X
Slide 12
功
能
计数
预置数
保持
保持 ( RC=0 )
置零
74LS160功能表与74LS161相同,不同仅 在74LS160是十进制而74LS161为十六进 制。
1XXXXXXXX1 1 1 1 1 011111111111 1 0 0XXXXXXX0 0 0 0 0 1 0XXXXXX0 1 0 0 1 0 1 0XXXXX0 1 1 0 1 0 0 1 0XXXX0 1 1 1 0 1 1 0 1 0XXX0 1 1 1 1 1 0 0 0 1 LXX0 1 1 1 1 1 1 0 1 0 1 0X0111111110 0 1 001111111111 0 1
Slide 4
S:选通输入端 S 1输出被封锁 S 0 编码器正常工作 YS:选通输出端 YS 0电路工作,但编码器无有效输入 YEX:扩展端 YEX 0 电路工作且有编码输入 三种输出“111”状态可以由YS和YEX的状态区分
Slide 5
74lS138
功能表
Slide 6
S1 0; S2 S3 X 时不管输入是什么,输 出都为1 S1 X ; S2 S3 1时不管输入是什么,输 出都为1 S1 1;S2 S3 0时译码器正常工作