SP3767HN低功耗立体声收音机电路

合集下载

单片机控制的数字FM收音机设计(郝兴恒)

单片机控制的数字FM收音机设计(郝兴恒)

单片机控制的数字FM收音机设计1.引言虽然电视、手机、互联网等媒体和各种便携式娱乐设备已经普及到千家万户,但传统的收音机在丰富的娱乐媒介中任然占有重要地位。

随着信息化的发展,收音机逐渐数字化,集成化,而且成本越来越低,这使得在各种设备中嵌入收音机的现象更加普遍。

TEA5767系列单片数字收音机就被广泛地应用在数字音响,便携式CD、VCD、DVD、MP3、MP4、手机、PDA等数字消费电子系统中。

但是该数字收音机芯片与传统的超外差式收音机的调谐原理不太相同,传统的超外差式收音机的固定频率为10.7MZ,而TEA5767系列数字收音机的固定中频为225KHz,由于固定中频不同,锁相环系统的软件控制就有很大的差别,这就给广大芯片应用设计者带来一定的难度。

本设计采用宏晶科技生产的8位微控制器STC89 C52来控制数字收音机模块TEA5767,构成一个FM数字收音机系统。

该收音机的设计具有电路简单易懂、体积小,易调谐的特点,同时该收音机系统还具有抗干扰能力强,频带宽、音质好的优点。

2.方案设计与论证本设计是一个数字调频收音机,调频就是频率调制,所谓频率调制就是原来等幅恒频的高频信号的频率,随着调制信号(音频信号)的幅度变化而变化,调频收音机(FM Radio)就是接收这些频率调制的无线电信号,经过解调还原成原信号的电子设备。

FM Radio电路一般主要由接收天线、振荡器、混频器、AGC(自动增益控制)、中频放大器、中频限幅器、中频滤波器、鉴频器、低频静噪电路、搜索调谐电路、信号检测电路及频率锁定环路、音频输出电路等组成。

本设计就是用单片机控制集成了上述所有FM功能的专用芯片,设计一个数字FM收音机系统。

本设计采用模块化设计,整个系统由控制模块、FM音频模块、电源模块和功放模块组成,系统的整体方案框图如下图(1):图(1)系统方案设计框图(1)控制模块。

控制模块是本设计的核心,通过外围电路和向TEA5767芯片写入相关程序,控制部分要实现能够改变收音机的接收频率、工作模式、音量等各项参数的功能。

毕业设计(论文)-基于51系列单片机的调频收音机的设计[管理资料]

毕业设计(论文)-基于51系列单片机的调频收音机的设计[管理资料]

基于51系列单片机的调频收音机的设计陈超东华理工大学机械与电子工程学院08062120摘要随着科学技术的发展,调频收音机的应用十分广泛,尤其消费类占有相当的市场。

从分立元件组成的收音机到由集成电路组成的收音机,调频收音机技术已达到十分成熟的地步。

收音机从它的诞生至今,不仅方便了媒体信息的传播,也推进了现代电子技术和更先进的电信设备的发展。

从普通的调幅收音机到高级调频收音机,调频收音机以较高的技术含量和较高的音质得到了广泛的欢迎。

本课题主要研究调频收音机的设计全过程,介绍一种基于51系列单片机的调频收音机,~,。

该系统主要由电源模块、控制模块、显示模块和调频模块,功放模块组成。

它以51单片机为核心,控制TEA5767调频芯片及LED数码管实现调频收音与显示频率,并通过功放播音。

该设计将是一台工作稳定、高性能、体积小、易调谐、接收灵敏度高、参考频率选择灵活、可实现自动搜台的调频收音机。

关键词:调频收音机; 51系列单片机; TEA5767芯片AbstractWith the development of science and technology, FM radio is widely used, especially consumer occupies a considerable market. From discrete components radio to consist of Integrated Circuits Radio, FM radio technology has reached a very mature stage.Radio from its birth date, not only facilitate the media dissemination of information, but also promoted the modern electronic technology and the development of more advanced telecommunications equipment. From the ordinary AM radio to senior FM radio, FM radio with high technology content and high quality has been widely welcomed.The main topic on FM radio design process, based on the51 Series MCU FM radio, can realize the automatic frequency range between ~, adjustable. The system is mainly composed of a power supply module, control module, display module and a modulation module, power amplifier module. With51 single-chip microcomputer as the core control chip, TEA5767FM and LED digital control to achieve the FM radio frequency power amplifier and display, and the broadcast. The design will be a stable work, high performance, small volume, easy tuning, high receiving sensitivity, frequency reference selection is flexible, can realize the automatic searching FM radio.Key words: FM radio;The 51 Series MCU;TEA5767 chip目录第一章绪论 (1)第二章系统总体设计方案 (2) (2) (2) (2) (2) (2) (2) (2) (3) (3) (4) (4) (4) (4) (5) (5)第三章系统硬件电路的设计与实现 (6)控制模块设计 (6)调频模块设计 (6)键盘电路 (7)显示模块设计 (8)功放模块设计 (8)电源模块设计 (9)第四章系统的软件设计 (10)主程序设计 (10)TEA5767的主要功能特征 (10)TEA5767的管脚说明及其基本的外围电路 (11)TEA5767的应用电路 (12)第五章系统调试 (14) (14) (14) (15).......................................................................................15第六章总结 (16)参考文献 (17)附录一 (18)附录二 (19)第一章绪论1888年德国科学家赫兹,发现了无线电波的存在。

收音机电路分析与调试ppt课件

收音机电路分析与调试ppt课件
3)统调(三点跟踪)
收音机的输入回路和本振回路
三点统调的作用 整机灵敏度的均匀性和选择性等达到最好的程度,要使收音机 的本振在整个频段内总是高于电台信号465 kHz是较困难的,为 此,可使本地振荡回路在高端(1400 kHz)、中间(1000 kHz) 和低端(600 kHz)三点处的频率比电台频率高465 kHz,这样本 振在其它点的频率即算基本调准。
为了规范事业单位聘用关系,建立和 完善适 应社会 主义市 场经济 体制的 事业单 位工作 人员聘 用制度 ,保障 用人单 位和职 工的合 法权益
5)低放和功放电路
低放电路主要由 V5、B6组成,进行信 号的电压放大。
功放电路将前置电 路送来的音频信号进 行功率放大,推动扬 声器发出声音。
为了规范事业单位聘用关系,建立和 完善适 应社会 主义市 场经济 体制的 事业单 位工作 人员聘 用制度 ,保障 用人单 位和职 工的合 法权益
为了规范事业单位聘用关系,建立和 完善适 应社会 主义市 场经济 体制的 事业单 位工作 人员聘 用制度 ,保障 用人单 位和职 工的合 法权益
3)统调(三点跟踪)
磁性天线
微调电容
调接收低频率端:双连全旋进,高频信号发生器输出载频 525KHz;移动磁性天线线圈在磁棒上的位置,同时用mV表监 测输出音频电压大小,将输出的音频电压调至最大。 调接收高频率端:双连全旋出,高频信号发生器输出载频 1605KHz,用无感锣刀调与天线连相并联的微调电容,同时用 mV表监测输出音频电压大小,将输出的音频电压调至最大。
一、1)收SD音-1机05电收路音分机析直(流以通S路D-105为例)
为了规范事业单位聘用关系,建立和 完善适 应社会 主义市 场经济 体制的 事业单 位工作 人员聘 用制度 ,保障 用人单 位和职 工的合 法权益

收音机的电路原理及构成

收音机的电路原理及构成

收音机的电路原理及构成摘要:超外差式收音机,是指输入信号和本机振荡信号产生一个固定中频信号的过程。

如果把收音机收到的广播电台的高频信号,都变换为一个固定的中频载波频率(仅是载波频率发生改变,而其信号包络仍然和原高频信号包络一样),然后再对此固定的中频进行放大,检波,再加上低放级,就成了超外差式收音机。

这种接收机中,在高频放大器和中频放大器之间须增加一级变换器,通常称为变频器,它的根本任务是把高频信号变换成固定中频。

而由于中频频率(我国采用465千赫)较变换前的高频信号(广播电台的频率)低,而且频率是固定的,所以任何电台的信号都能得到相等的放大量。

另外,中频的放大量容易做得比较高,而不易产生自激,所以超外差式收音机可以做得灵敏度很高。

由于外来电台必须经过“变频”变成中频频率才能通过中频放大回路,所以可以提高收音机的选择性。

关键词:电路原理、构成构造正文:一、变频级超外差式收音机的变频级包括混频器和本机振荡器两个部分。

接收天线收到的高频调幅信号经调谐输入回路的选择,送入变频级的混频器。

本机振荡器(由变频级本身产生一个等幅的高频信号)产生的高频等幅振荡电流也送入混频器。

通常本机振荡的频率高于外来信号的频率,而且高出的数值要保持一定值,即中频频率。

两种信号在混频器中混频的结果,产生一个新的频率信号,也就是混频器的根本功用是把输入信号的载波频率同本机振荡器的载频频率进行差拍在其输出端得到一个“差频”信号,即“中频”信号。

这就是“外差作用”。

我国收音机中频频率规定为465千赫。

465千赫的差频信号仍属高频范围,只是因为它比外来信号的载波频率低,才称为“中频”信号。

外来的高频调幅信号,经过变频以后只是变了载波频率,要求原来信号的调制规律不能改变,仍然调制在新的中频信号,所以变频级输出的中频信号仍然是调幅信号。

变频电路是本实验套件的收音机线路中的变频电路。

Lab是绕在磁性棒上的线圈,Lab、Ca、Cat组成了高频调谐回路,Lb、Cb、Cbt、C3组成本机振荡回路。

收音机原理图及分析

收音机原理图及分析

收音机原理图及分析一、电路原理及特点1.二次变频接收电路二次变频接收电路常用在短波收讯、移动电话等通讯设备上,主要是为提高接收机的灵敏度、选择性和抗于扰能力。

国外高档收音机也常采用二次变频接收电路。

德生R9700收音机在短波段采用了二次变频接收电路,这是该机的主要特点。

如下图,场效应三极管Q2(2SK544)和T9组成第一混频级。

拉杆天线ANT接收到的高频信号经C13、L7耦合到由波段开关K3A接通相对应的选频谐振回路T4~T8选频段,经L9耦合至Q2(2SK544)G极。

同时,Q4(9018)、C20、C21,L8和波段开关K3A接通的晶振X1~X8共同组成第一本振级,产生短波1~9波段所需的固定本振频率也加至Q2的S极进行混频。

混频后的信号经中频变压器T9和宽带陶瓷滤波器F4选频后得到10.7±0.25MHz的宽频带第一中频信号,送至单片收音集成电路ICl(TA8122AN)(24)脚,并利用集成电路的高频放大级作为短波第一中频(10.7±0.25MHz)放大级。

IC1内的本振电路、T3和可变电容器组成第二本振级,经IC1放大后的第一中频信号又在IC1内部的混频级中进行第二次混频,产生出465kHz的第二中频信号。

第二中频信号从IC1(4)脚输出,经中频变压器T1和陶瓷滤波器F1选频后,由IC1(7)脚输入再进行第二中频放大、检波还原出的音频信号从(13)、(14)脚输出至功放电路。

由于本机每个短波段分别由一块相应频率的晶振组成第一本机振荡级(晶振频率的选择为:相应接收波段中心频率与第一中频中心频率之和),所以第一本振频率相当稳定。

而第一混频级又采用了输入阻抗高、动态范围大、噪声小的场效应管(2SK544)作混频,使短波灵敏度、选择性和抗镜像干扰等指标显着提高。

2.电子控制电路R9700收音机采用了以74HC138为核心组成的轻触式电子开机、波段选择及关机电路,这是本机的另一个特点。

(整理)SP3767HN低功耗立体声收音机电路.

(整理)SP3767HN低功耗立体声收音机电路.

第九章、SP3767HN 低功耗立体声收音机电路一、概述:SP3767HN 是一片低功耗电调谐调频立体声收音机电路,其内部集成了中频选频和解调网络,可以做到完全免调,因此只需要很少量的小体积外围元件。

SP3767HN 可以应用在欧洲、美国和日本不同的FM 波段环境。

二、管脚说明:32.768KHzor四、极限参数:最大绝对额定值:(IEC 60134)七、典型应用:(1)应用线路图or应用图元件清单八、封装外形:HVQFN40:带散热片的塑料扁平封装;无引线;40 管脚;体积6*6*0.9mm九:附件(1): I 2C-总线说明I 2C 总线是通过二根线(串行数据线和串行时钟线)来连接器件之间通信的总线,并根据地址识别每个器件。

启动总线后的第一个字节的高七位是从器件的寻址IC 的地址为C0:1100000 。

I 2C 总线的逻辑结构:收发机。

最低位未使用。

最大低电平和最小高电平分别限定在0.2VCCD 和0.45VCCD。

总线模式(BUSMODE)引脚必须接地时工作在I2C-总线模式注:总线工作在最大时钟频率为400KHz,不能连接IC到一个正工作在高时钟的总线上。

(2):数据传输数据顺序:地址,字节1,字节2,字节3,字节4,字节5(数据传送必须按顺序)。

地址最低位为“0”,表示写操作到SP3767。

每个字节的第七位被认为是最高位,并作为字节的第一位传送。

在时钟的下降沿,数据变为有效信号。

在每一字节后面的停止信号可以缩短传送时间。

在整个传输完成之前发送一个停止条件:保留的字节将包含以前的信息。

如果一个字没有传送完,新的字节将被使用,但新的调谐周期不会开始。

通过standby位设置,芯片可以工作在省电的待机模式;总线仍然激活。

屏蔽总线界面可以减小待机电流。

如果总线界面被屏蔽则程序没有待机模式,芯片维持正常工作,但已经脱离总线。

软口1能够被用作调谐指示器输出,在搜台没有完成的时候,软口1输出低电平。

收音机电路图

单片调频收音机采用先进电子电路及新一代高集成度的集成电路TDA7021T设计而成,灵敏度高,体积小,如同BB机,可挂扣在裤腰带上或装在胸袋内,使用一节五号电池,设有调谐指示,配用微型耳机收听。

装置调试简单,很适宜初学无线电爱好者组装。

电路原理
如图l所示,FM信号经C19至IC(12)脚,经内部高频放大后与④⑤脚FM本振信号在内部进行混频、中放、鉴频,从(14)脚经C6、R5至V3、V4等元件组成的低频放大电路至耳机输出。

Vl、V2、T等元件组成升压电路,正常时F点3V左右。

V5、R9、LED组成调谐指示电路。

安装调试
全部元件均装置在印制电路板上,印制板电路如图2所示。

先将阻容元件、三极管、插座装上,再装上IC(焊IC时烙铁功率应在25W左右,焊接时间不宜太长,以免温度太高而烧坏I C),最后装可调电容C。

可调电容先不要装外套,先将动片全部旋入定片中,再装上外套,装好电池夹,再把电路板装入面壳内,上好螺丝,再将旋钮底片装在可调电容上,最后把旋钮盖的调谐指示对正87MHz刻度时按下,装好旋钮盖。

调整线圈L(拉长或压缩)使之接收到87MHz的信号,此时,本机的覆盖范围约为87MHz至108MHz左右。

外壳及调谐部分如图3所示。

业余调整接收频率覆盖范围,将旋钮调谐指示转至本地电台频率位置,调整线圈L 能清晰地接收到本地电台信号,再装上底壳。

低功耗立体声调频解码电路


静电击穿电压
Ves
对于除数据脚外的所有管脚
对于数据脚
注意: 1. 机器模式(R = 0 Ω, C = 200 pF). 2. 人工模式 (R = 1.5 kΩ, C = 100 pF).
条件
note1 note2 note1 note2
最小值
−0.3
−0.3
−0.3
−0.3
−55
−40 −200 −2000 −150 −2000
-2-
三、电路结构框图:
VCCA
FM antenna 100pF L1
47nF LIMDEC2
29
47nF LIMDEC1 28
47nF TIFC 27
33nF Vref 26
MPXO 25
33nF TMUTE 24
VAFR 23
VAFL 22
R1
Igain 32
4.7 22nF
AGND 33
22uF
30 11
56 19
80 26
µA µA
待机模式; VCCD = 5 V
50
78
105
µA
bus enable line HIGH bus enable line LOW
20
33
45
µA
-5-
低功耗立体声调频解码电路
(2)直流工作点
符号
参数
直流工作点 VCPOUT
无负载
VXTAL1
VXTAL2
VPHASEFIL VPILFIL VVAFL VVAFR VTMUTE VMPXO VVref VTIFC
760
1
1.2
10.5 10.7
6 6.2 940

数字式调频立体声收音机电路原理图如何

数字式调频立体声收音机电路原理图如何数字式调频立体声收音机电路原理图如何?答:数字式调频立体声收音机电路原理图如图6.22所示。

由图6.22可知数字式调频立体声收音TMP75AIDGKR机电路主要由飞利浦TEA5767 (或其兼容产品)收音模块、TDA2822音频放大电路和单片机掌握电路构成。

首先调频信号经由天线接收送到TEA5767第10脚,第7脚和第8 脚为左右声道输出,送往音频放大电路进行功率放大以推动扬声器。

单片机接受按键的掌握信息并通过I2C总线对TEA5767实现掌握,完成选台的功能,然后将频率实时显示在数码管上。

制作数字式调频立体声收音机需要选用哪些元器件?答:制作数字式调频立体声收音机需要选用4块集成电路, 其中∣C.选用STC89C51型单片机,IC,选用飞利浦TEA5767 型收音集成电路,IC,选用TDA2822型音频功率放大集成电路,IC。

选用7805型三端稳压集成电路。

vτ, ~vT,、VT,选用SC9012 型三极管,VT。

选用SC9014型三极管。

VD1、VD,、VDo 选用IN4148 型二极管,VD2〜VD5 选用1N4007型整流二极管,VD。

、VDo〜VD.,选用LED发光二极管。

晶体振荡器选用频率为11.0592MHz品振,其他元器件无特别要求,按图6.22所示型号选用。

制作数字式调频立体声收音机所用的元器件实物如图6.23所示。

数字式调频立体声收音机电路原理图如何?答:数字式调频立体声收音机电路原理图如图6.22所示。

由图6.22可知数字式调频立体声收音TMP75AIDGKR机电路主要由飞利浦TEA5767 (或其兼容产品)收音模块、TDA2822音频放大电路和单片机掌握电路构成。

首先调频信号经由天线接收送到TEA5767第10脚,第7脚和第8 脚为左右声道输出,送往音频放大电路进行功率放大以推动扬声器。

单片机接受按键的掌握信息并通过I2C总线对TEA5767实现掌握,完成选台的功能,然后将频率实时显示在数码管上。

第五讲高频电路设计举例


RF:Ready标志位。1表明发现一个电台或搜索到头,0表明未找到电台。 BLF:波段到头标志位。1表明搜索到头,0表明未搜索到头。 PLL13~PLL8:搜索或预置的电台频率值的高6位(需换算)。
读模式字节2格式
B7 (MSB)
B6
PLL7 PLL6
B5 PLL5
B4 PLL4
B3 PLL3
B2 PLL2
SNC
SI
SWP2: 软件可编程输出口2设置。1时SWPOR2为高,0时SWPOR2为低。 STBY:待机设置。1待机模式,待机时可减小工作电流。0非待机模式。 BL:波段设置。1日本FM波段(76~91MHz),0欧美FM波段(87.5~ 108MHz)。中国FM波段与美欧接近,该位应设置0。 XTAL:晶振频率设置。1时晶振频率32.768kHz,0时晶振频率13MHz。 SMUTE:软件静音设置。1软件静音开,0软件静音关。 HCC:高音切割设置。1高电平切割开,0高电平切割关。 SNC:立体声消噪设置。1立体声噪声消除开,0立体声噪声消除关。 SI:搜索指示设置。1时引脚SWPORT1作为RF输出标志,输出标志含义见 读模式控制字1。0时引脚SWPORT1作为软件可编程输出口。
读模式字节4格式
B7 (MSB)
B6
B5
B4
B3
B2
B1
B0 (LSB)
LEV3 LEV2 LEV1 LEV0 CI3
CI2
CI1
0
B1
B0 (LSB)
IF1 IF0
LEV3~LEV0:ADC输出电平。 CI3~CI0:芯片识别,这些为必须置0。 0:内部集成设定为0。 读模式字节5的8位为保留位,为以后功能扩展用,内部集成全部设定为0。
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第九章、SP3767HN 低功耗立体声收音机电路
一、概述:
SP3767HN 是一片低功耗电调谐调频立体声收音机电路,其内部集成了中频选频和解调网络,可以做到完全免调,因此只需要很少量的小体积外围元件。

SP3767HN 可以应用在欧洲、美国和日本不同的FM 波段环境。

二、管脚说明:
32.768KHzor
四、极限参数:
最大绝对额定值:(IEC 60134)
七、典型应用:(1)应用线路图or
应用图元件清单
八、封装外形:
HVQFN40:带散热片的塑料扁平封装;无引线;40 管脚;体积6*6*0.9mm
九:附件
(1): I 2
C-总线说明I 2
C 总线是通过二根线(串行数据线和串行时钟线)来连接器件之间通信的总线,并根据地址识别每个器件。

启动总线后的第一个字节的高七位是从器件的寻址
IC 的地址为C0:1100000 。

I 2
C 总线的逻辑结构:收发机。

最低位未使用。

最大低电平和最小高电平分别限定在0.2VCCD 和0.45VCCD。

总线模式(BUSMODE)引脚必须接地时工作在I2C-总线模式注:总线工作在最大时钟频率为400KHz,不能连接IC到一个正工作在高时钟的总线上。

(2):数据传输数据顺序:地址,字节1,字节2,字节3,字节4,字节5(数据传送必须按顺序)。

地址最低位为“0”,表示写操作到SP3767。

每个字节的第七位被认为是最高位,并作为字节的第一位传送。

在时钟的下降沿,数据变为有效信号。

在每一字节后面的停止信号可以缩短传送时间。

在整个传输完成之前发送一个停止条件:保留的字节将包含以前的信息。

如果一个字没有传送完,新的字节将被使用,但新的调谐周期不会开始。

通过standby位设置,芯片可以工作在省电的待机模式;总线仍然激活。

屏蔽总线界面
可以减小待机电流。

如果总线界面被屏蔽则程序没有待机模式,芯片维持正常工作,但已经脱离总线。

软口1能够被用作调谐指示器输出,在搜台没有完成的时候,软口1输出低电平。

当搜到预先设置的台或搜索完成或界定波段达到时,软口1输出高电平。

当第五字节最大有效位设置为逻辑1时,锁相环的参考频率改变。

调谐系统能够工作在XTAL2引脚接6.5MHz晶振。

(3):上电复位在上电复位时,静音位置“1”,其他所有位置“0”。

为了初始化集成块所有位必须重新
设定。

(4): I 2
C-总线协议
表1:写模式S(1)
地址(写) A(2)
数据位
A(2)
注意:1:S 为启动条件。

2:A 为应答信号。

3:P 为停止条件。

表2:读模式
S(1)
地址(读)
A(2)
数据位1
注意:1:S 为启动条件。

2:A 为应答信号。

表3:IC 地址位
注:1:读或者写模式
a) 0 对SP3767 写操作。

b) 1 对SP3767 读操作。

(5): 3-线说明3-线控制:写/读,时钟和数据线;工作在最大时钟频率为1MHz。

提示:通过standby位设置,芯片可以工作在省电的待机模式。

在待机模式下芯片必须设置在写模式。

在待机期间,当芯片设置为读模式时,芯片会保持数据。

屏蔽总线界面可以减小待机电流。

如果总线界面被屏蔽则程序没有待机模式,芯片维持正常工作,但已经脱离时钟和数据线。

(6):数据传输
数据顺序:地址,字节1,字节2,字节3,字节4,字节5(数据传送必须按顺序)。

在写/读控制的上升沿可以写数据到芯片。

在时钟的上升沿之前,数据必须为有效信号。

当时钟为低时可改变数据信号,在时钟的上升沿时数据被写入芯片。

在以开始二字节或每个字节之后,如果有新的开始信号,数据传输被停止。

在写/读控制的下降沿可以从芯片读数据。

当时钟为低时,写/读控制改变。

在写/读控制的下降沿数据端出现第一个字节的最大有效位。

在时钟下降沿移存数据,在上升沿读数据。

要实现两个连续的读或写操作,写/读必须固定
在最少一个时钟周期。

当一个搜索调谐请求被发送时,芯片将自动开始搜索,搜索方向和搜索停止电平可以设置。

当搜到一个强度等于或大于停止电平时,调谐系统停止且准备好标志位为高。

在搜索期间,当一个制式已经符合时,调谐系统停止且制式标志位为高。

在这种情况下准备好标志位也为高。

软口1能够被用作调谐指示器输出,在搜台没有完成的时候,软口1输出低电平。

当搜到预先设置的台或搜索完成或界定波段达到时,软口1输出高电平。

当第五字节最大有效位设置为逻辑1时,锁相环的参考频率改变。

调谐系统能够工作在XTAL2引脚接6.5MHz晶振。

(7):上电复位在上电复位时,静音位置“1”,其他所有位任意设置。

为了初始化集成块所有位必须重新设
定。

(8):写数据
表4:写模式
数据字节1
数据字节2
数据字节3
数据字节4
数据字节5
表5 数据字节1 的格式
表6 数据字节1 的各个位描述
表7 数据字节2 的格式
表8 数据字节2 的各个位描述
位号
符号
描述
7 到0
PLL[7:0]
设定用于搜索和预设的可编程频率合成器。

表9 数据字节3 的格式
表10 数据字节3 的各个位描述
表11:搜索停止标准设定
表12:数据字节4 的格式
表13:数据字节4 的各个位描述
表14:数据字节5 的格式
表15:数据字节5 的各个位描述
(9):读数据
表16:读模式
数据字节1
数据字节2
数据字节3
数据字节4
数据字节5
表17:数据字节1 的格式
表18:数据字节1 的各个位描述
表19:数据字节2 的格式
表20:数据字节2 的各个位描述
位号
符号
描述
7 到0
PLL[7:0]
设定用于搜索和预设后的可编程频率合成器设定结果。

表21:数据字节3 的格式
表22:数据字节3 的各个位描述
表23:数据字节4 的格式
表24:数据字节4 的各个位描述
表25:数据字节5 的格式
表26:数据字节5 的各个位描述
位号
符号
描述
7 到0
预留为扩展用,由内部置0。

(10):总线传输时间表27:数字电平和传输时间
符号参数条件最小值最大值单位数字输入
VIH 输入高电平 0.45VCCD −V VIL 输入低电平−0.2VCCD V
数字输出
Isink(L) 低电平吸收电流 500 −µA VOL 低电平输出电压IOL = 500 µA −450 mV 传输时间
I2C总线−400 kHz fclk
时钟输入频率
3-线− 1 MHz tHIGH 时钟高电平时间I2C总线 1 −µs
3-线300 −ns tLOW 时钟低电平时间I2C总线 1 −µs
3-线300 −ns tW(write) 写操作脉冲宽度 3-线 1 −µs tW(read) 读操作脉冲宽度 3-线 1 −µs tsu(clk) 时钟建立时间 3-线300 −ns
读操作数据输出控制时
th(out)
3-线10 −ns 间
td(out) 读操作输出延迟时间3-线−100 ns tsu(write) 写操作建立时间 3-线100 −ns th(write) 写操作控制时间 3-线100 −ns。

相关文档
最新文档